Устройство фазовой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
5) М. Кл 04 Ь 70 осударствеииы й ком итетовета Ми и истров С С С Рпо дедам изобретенийи открытий) Авторы изобретения Яшунин и В.Г.Тыдма) Заавител РОЙСТВО ФАЗОВОЙ СИНХРОНИЗАЦИ яэи и урес Изобретение относится к свможет испольрваться в аппаратсистем передачи данных.Известно устройство синхронизации по циклам в дискретном канале связи, содержащее делитель частоты, выходы ячеек которого подключены к входам Формирователя синхросигналов, десвифратор маркерных групп, выход которого подключен через элементы И к10 соответствующим накопителям, формирователи стробов, через которые выходы каждой ячейки делителя подклю" чены к вторым входам соответствующих элементов И, а также блоки выделения1 б максимума, через которые выходы накопителей подключены к дополнительным входам Формирователя синхросигналов Г 11 .20Наиболее близкое; к предлагаемому изобретению устройство фаэовой синхронизации содержит последовательно оединенные местный генератор и линию задержки, выходы которой подключены к первым входам блока совпадений, к вторым входам которого под-, ключены соответствующие выходы блока памяти,а выходы блока совпадений подключены к соответствующим входам блока сборки 121. Однако известные устройства затрачивают значительное время на вхождение в синхронизм и не работоспособны при частоте Фазирующего сигнала, в кратное число раэ меньшей частоты местного генератора,Цель изобретения - сокращение времени вхождения в синхроннзм и обеспечение работы устройства при частоте Фазирующего сигнала, меньшей частоты местного генератора в кратное число разДля этого в устройство фаэовой синхронизации, содержащее последовательно соединенные местный генератор и линию задержки, выходы которой подключены к первым входам блока совпадений, к вторым входам которого подключены соответствующие выходы блока памяти, а выходы блока совпадений подключены к соответствующим входам блока сборки, введены элемент задержки и дополнительный блок совпадений, при этом фазирующнй сигнал подан на вход сброса блока памяти и на вход элемента задержки, выход которого подключен к одним входам дополнительного блока совпадений, к другим входам которого подключены соответствующие выходы линии задерж-.ки, а выходы дополнительного блокасовпадений подключены к дополнительным входам блока сборки, выходы которогв-подключены к соответствующимустановочным входам блока памяти.На чертеже дана структурная электрическая схема предлагаемого устройства.Устройство фазовой синхронизациисодержит последовательно соединенныеместный генератор 1 и линию задержки 2, выходы которой подключены кпервым входам блока 3 совпадений, кзторым входам которого подключенысоответствующие выходы блока 4 памяти,а выходы блока 3 совпадений подключены к соответствУющим входам блока 5сборки. Устройство содержит такжеэлемент б задержки и дополнительныйблок 7 совпадений, при этом фазирующИЯ сигнал подан на вход сброса блока 4 памяти и на вход элемента задержки б, выход которого подключенк одним входам дополнительного блока7 совпадений, к другим входам которого подключены соответствующие выходы линии задержки 2, а выходы дополнительного блока 7 совпадений подИЛючены к дополнительным входам блока 5 сборки, выходы которого подключеиы к соответствующим установочнымВходам блока 4 памяти. Общий выходблока 5 сборки является выходом устройства.Устройство работает следующим образом,Импульс местного генератора 1 поступает на вход линии задержки 2, наеыходах (отводах) которой последовательно появляются импульсы, сдвинутые оди относительно другого на время Х= - , где Т - период следованияимпульсов местного генератора 1, ап - число отводов линии задержки 2,Импульс фазирующего сигнала поступает на вход элемента б задержки и навходы сброса блока 4 памяти,. сбрасывая фпамять. Через время, равноевремени задержки в элементе б задержки, в блоке 7 совпадений произойдетсовпадение Фазирующего импульса симпульсом одного из отводов линиизадержки 2. В результате появится .импульс на соответствующем выходеблока 7 совпадений. Через блок 5 сборки этот импульс поступает на выходустройства и на соответствующий устанавливающий вход блока 4 памяти.Тогда соответствующий этому входу выход блока 4 памяти разрешит проходО 15 20 следующего импульса местного генератора 1 через блок 3 совпадений с того отвода линии задержки 2, сигнал которого совпал с фазирующим импульсом в блоке 7 совпадений. Таким образом, на выходе устройства будут появлятьсяимпульсы, фаза которых жестко привязана к Фазе импульса фазировки. Импульсы Фазировки могут появляться реже, чем импульсы местного генератора 1 в кратное число раз,хранениефазы на этом интервале обеспечивает блок 4 памяти ф 1 запоминанием отвода линии задержки 2, соответствующего этой фазе, Наличие элемента б задержки обусловлено необходимостью приоритета сброса блока 4 памяти во времени над записью.Предлагаемое устройство сокращает потери информации при входе в синхронизм и повышает качество передачи данных. формула изобретения2 бУстройство Фазовой синхронизации,содержащее последовательно соединенные местный генератор и линию задержки, выходы которой подключены к первым входам блока совпадений, к вторым входам которого подключены соответствующне выходы блока памяти, авыходы блока совпадений подключенык соответствующим входам блока -,.борки, о т л и ч а ю щ е е с я тем,что, с целью сокращения времени вхождения в синхронизм и обеспечения работы устройства при частоте фазирующего сигнала, меньшей частоты местного генератора в кратное число раз,40 введены элемент задержки и дополнительный блок совпадений, при этомфазирующий сигнал подан на вход сброса блока памяти и на вход элементазадержки, выход которого подключен45 к одним входам дополнительного блокасовпадений, к другим входам которогоподключены соответствующие выходылинии задержки, а выходы дополнительного блока совпадений подключены к50 дополнительным входам блока сборки,выходы которого подключены к соответствующим установочным входам блокапамяти,Источники информации, принятые во55 внимание при экспертизе:1. Авторское свидетельство СССРМ 543181, кл. Н 04 Ь 7/02, 1974,2, Заявка франции Ф 21 б 7259,кл. С 1 03 В 3/00, С 08 С 19/00,.Яцеми скан Зак иал ППП ффПатент, г. Ужгород, ул. Проектная 677/53 Тираж 805ИПИ Государственного ксеететпо делак изобретений113035 Иосква ЖРа Подписное Совета Ииннстров СССР открытий кая наб С 5
СмотретьЗаявка
2464631, 21.03.1977
ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО
ЯШУНИН ВИКТОР ФЕДОРОВИЧ, ТЫДМАН ВЛАДИМИР ГЕОРГИЕВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: синхронизации, фазовой
Опубликовано: 25.08.1978
Код ссылки
<a href="https://patents.su/3-621113-ustrojjstvo-fazovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазовой синхронизации</a>
Предыдущий патент: Анализатор сигнала тактовой синхронизации
Следующий патент: Устройство контроля поэлементной синхронизации
Случайный патент: Устройство для клеймения