Устройство для определения достоверности передачи двоичной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(11) 618857 Союз Советсицн Социалистических Республик(23) Г 1 риоритет Гаоударстввнный комитет Совета Министров СССР оо делам изоорвтаний и открытийОпубликовано 0508,78,Бюллетень2 53) УДК 621.384 ,62(088.8) 45) Дата опублик иия описанияу.Ф(72) Авторы изобретения Б. А. Дорфман, А, Н, Жук, Я. М. Золотарев 7) Заявитель О ДЛЯ ОПРЕДЕЛЕНИЙ ДОСТОВЧИ ДВОИЧНОЙ ИНФОРМАЦИИ 54) УСТРОЙС ПЕРЕИзобретение относится к технике измерений и может использоваться для измерений в области передачи данных по дискретным каналам связи.По основному авт. св,274152 известно устройство для определения достоверно- .сти передачи двоичной информации, содержащее датчики испытательного и контрольного сигналов, блок сравнения, схему запрета, генератор тактовых импульсов и систему тактовой синхронизации, выход указанного блока сравнения подключен к одному из входов схемы совпадения, а также к тактовому входу индикатора пораженных циклов и к сбросодому входу индикатора фази рования, при этом выход генератора такто вых импульсов подключен к тактовому вхо 4 ду индикатора фазирования, соединенному с одним из входов триггера циклового фазирования, а также с управляющим входом генератора меток цикла, выход которого подключен к тактовому входу интегратора, через элементы задержки - к сбросовому входу интегратора и через элемент задержки и схему запрета - к сбросовому входу интегратора, причем выход индикатора поражен.нь,х циклов соединен с запрещающим входом схемы запрета, а выход интегратора соединен со вторым входом триггера циклового фазирования, выход которого подключен ко второму входу схемы совпадения, выход которой подключен к запрещающему входу схемы запрета,Однако это устройство характеризуется педостаточно высокой точностью.Целью изобретения является повышение точности контроля состояния канала связи путем оценки его пропускной способности,Для этого в. устройство для определения достоверности передачи двоичной информации, содержащее датчики испытательного и контрольного сигналов, блок сравнения, схему запрета, генератор тактовых импульсов и систему тактовой синхронизации, выход указанного блока сравнения подключен к одному из входов схемы совпадения, а также к тактовому входу индикатора пораженных циклов и к сбросовому входу индикатора фазирования; при этом выход генератора тактовых импульсов подключен к тактовому входу индикатора фазирования, соединенному с одним из входов триггера циклового фазирования, а также с управляющим входом генератора меток цикла, выход которого подключен к тактовому входу интегратора, через элементы задержкик сбросовому входу интегратора и через элемент задержки и схему запрета - к сбросовому входу интегратора, причем выход индикатора пораженных циклов соединен с запрещающим входом схемы запрета, а выход интегратора соединен со вторым входом триггера циклового фазирования,выход которого подкл 1 очен ко второму входу схемы совпадения, выход которой подключен к запрещающему входу схемы запрета, введены анализатор, формирователь сигналов блокировки и формирователь сигналов длительности сеанса измерения, при этом выход блока сравнения подключен ко входу анализатора, выход которого непосредственно и черсз фор мирователь сигналов блокировки подключен к соответствующим дополнительным входам счетчика, причем к тактовым входам анализатора и формирователя сигналов длительности сеанса измерения подключен выход генератора тактовых импульсов, а выход формирователя сигналов длительности сеанса измерения подключен к соответствующему дополнительному входу счетчика.На чертеже приведена структурная электрическая схема предложенного устройства.Устройство для определения достоверности передачи двоичной информации содержит датчики испытательного 1 и контрольФного 2 сигналов, блок 3 сравнения, схему 4 запрета, генератор 5 тактовых импульсов и систему 6 тактовой синхронизации. Выход блока 3 сравнения подключен к одному из входов схемы 7 совпадения, а также к тактовому входу индикатора 8 пораженных циклов и к сбросовому входу индикатора 9 фазирования, При этом выход генератора 5 тактовых импульсов подключен к тактовому входу индикатора 9 фазирования, соединенному с одним из входов триггера 10 циклового фазирования, а также с управляющим входом генератора 11 меток цикла, выход которого подключен к тактовому входу интегратора 12, через элементы 13, 14 задержки - к сбросовому входу интегратора 12 и через элемент задержки 14 и схему.15 запрета - к сбросовому входу интегратора 12. Причем выход индикатора 8 пораженных циклов соединен с запрещающим входом схемы 15 запрета, а выход интегратора 12 соединен со вторым входом триггера 10 циклового фазирования, выход которого подключен ко второму входу схемы 7 совпадения, выход которой подключен к запрещающему входу схемы запрета; устройство содержит также анализатор 16, формирователь 17 сигналов блокировки и форсмирователь 18 сигналов длительности сеан са измерения, при этом выход блока сравнения 3 подключен ко входу анализатора 16, выход которого непосредственно и через формирователь 17 сигналов блокировки подключен к соответствующим дополнительным входам счетчика 19, причем к тактовым входам анализатора 16 и формирователя 18 сигналов длительности сеанса измерения подключен выход генератора 5 тактовых импульсОв, а выход формирователя 18 сигналовдлительности сеанса измерения подключен ксоответствующему дополнительному входу счетчика 19, выход датчика испытательного сигнала подается на вход дискретногоканала 20, с выхода которого эти сигналыпоступают на вход блока 3 сравнения и схему 6 тактовой синхронизации.Устройство работает следующим образом.Датчик 1 испытательного сигнала пере 1 О дает в дискретный канал 20 испытательныйсигнал в виде двоичной периодической квазислучайной последовательности, котораяимеет однозначно определенную структуру.С выхода дискретного канала 20 испыта 15тельный сигнал, подвергшийся действию мешающих факторов в канале (импульсные помехи, перерывы уровня), поступает на испытательный вход блока 3 сравнения, на контрольный вход которого от датчика 2 контрольного сигнала поступает контрольный сигнал, идентичный по структуре неискаженно. му испытательному сигналу.Блок 3 сравнения поэлементно сравнивает испытательный и контрольный сигналы,и, в случае несовпадения значности элементов сравниваемых сигналов, на выходе блока25 3 сравнения появляется сигнал об ошибочном элементе, который засчитывается первым каналом счетчика 19.Число ошибочных элементов за сеансизмерения, деленное на длительность сеанса, выраженную в элементарных интервалах, является коэффициентом ошибок поэлементам. Для того, чтобы можно былопоэлементно сравнивать два периодическихсигнала, они должны быть сфазированы поциклу и синхронны.35 Синхронизация генератора 5 тактовыхимпульсов, управляющего через схему запрета 4 работой датчика 2 контрольногосигнала, обеспечивается системой 6 тактовой синхронизации, Цикловое фазирова 40ние испытательного и контрольного сигналов обеспечивается группой узлов, состоящей нз схем запрета 4, 15, схемы 7 совпадения, генератора 11 меток цикла, триггера10 циклового фазирования, индикатора 8пораженных циклов, элементов 13, 14 за 45 держки, индикатора 9 фазирования и интегратора 12.Анализатор 16 делит последовательностьтактовых импульсов, поступающих от генератора 5 тактовых импульсов, на отрезки,равные длине блока. Блок информации счи 50 тается ошибочным, если в течение этого периода на анализирующий вход анализатора16 поступит, по крайней мере, один сигналошибки от блока 3 сравнения,С выхода анализатора 16 сигналы обошибочных блоках поступают на вход формирователя 17 сигналов блокировки и навход второго канала счетчика 19. Счетчик 19подсчитывает число ошибочных блоков засеанс измерения. Это число, деленное на общее число переданных блоков, является коэф.60 фициентом ошибок по блокам.Составитель Л. Каграманова Техред О. Луговая Корректор М. Демч Тираж 805 Подписное Редактор Г. Мар:совска Заказ 4275/47 ПИ Гогу,сарственного когиитста Совета Министров ССС и дслам изобретений и открытий3035, Москва, Ж.35, Раушс кая наби д. 4/5 илиал ППГ Патент, г. Ужгород, ул. Проектная. 4ДНИИ По сигналу об ошибочном блоке, поступающему с анализатора 16, формирователь 17 сигналов блокировки формирует олокировку по алгоритму блокировки приемного устройства в аппаратуре передачи данных. Сигналы об оцибочных блоках, поступившие на вход формирователя 17 сигналов блокировки во время олокировки, на него не воздействуют,Каждой блокировке на выходе формирователя 17 сигналов блокировки соответствует сигнал, который поступает на вход третьего канала счетчика 19. Этот канал счетчика подсчитывает число блокировок за сеанс измерения. По числу блокировок можно вычислить потерянное время для опреде ления пропускной способности дискретного канала.Для упрощения обработки результатов устройство имеет калиброванные длительности сеансов, равные 104, 10, 1 О элементарных интервалов. Сеанс формируется формирователем 18 сигналов длительности сеанса измерения, сигналом с выхода которого останавливается счетчик 19 по истечении установленной длительности сеанса.Таким образом устройство дает возможность определять наряду с коэффициентом ошибок по элементам и по блокам пропускную способность дискретного канала, что позволяет более полно оценить качеств канала в процессе измерений, в результате чего полнее удовлетворяются требования арендаторов, улучшаются характеристики каналов, улучц;аются условия эксплуатаци, уменьшается число нарушений связи. Устрой: гво для определения достоверности переда ги двоичной информации по авт. св, М 274152, огличаюи 4 ееся тем, что, с целью повышения точности контроля состояния канала связи путем оценки его пропускной способности, введены анализатор, формирователь сигналов блокировки и формирователь сигналов длительности сеанса измерения, при этом выход блока сравнения подклочен ко входу анализатора, выход которого непосредственно и через формирователь сигналов блокировки подключен к соответствусшим дополнительным входам счетчика, причем к тактовым входам анализатора и формирователя сигналов длительности сеанса измерения подключен выход генератора тактовых импульсов, а выход формирователя сигналов длительности, сеанса изме. роняя подключен к соответствующему дополнительному входу счетчика.
СмотретьЗаявка
2182896, 20.10.1975
ПРЕДПРИЯТИЕ ПЯ А-1221
ДОРФМАН БОРИС АВРУМОВИЧ, ЖУК АНАТОЛИЙ НИКОЛАЕВИЧ, ЗОЛОТАРЕВ ЯН МОЙСЕЕВИЧ, ЗОРЬЕВ АРНОЛЬД ДАНИИЛОВИЧ
МПК / Метки
МПК: H04L 1/00
Метки: двоичной, достоверности, информации, передачи
Опубликовано: 05.08.1978
Код ссылки
<a href="https://patents.su/3-618857-ustrojjstvo-dlya-opredeleniya-dostovernosti-peredachi-dvoichnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для определения достоверности передачи двоичной информации</a>
Предыдущий патент: Устройство для передачи и приема сигналов телеотключения в энергосистемах
Следующий патент: Устройство синхронизации по циклам
Случайный патент: Нагревательное устройство для топлив или смазочных масел двигателя внутреннего сгорания транспортного средства