Дискриминатор временного положения периодических электрических сигналов

Номер патента: 600693

Авторы: Агроскин, Волынчук, Лобанов

ZIP архив

Текст

/ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВКДЕТЕЛЬСТВУ п 1 6 ОО 693 Савв Советских Социалистических Республик(51) Ь. Кл. Н ОЗР 13 гг 00 присоединением заявк осударственный комите овета Министров ССС(72) Авторы изобретени В. И, Агроскин, И К. Лобано ольг нчук 71) Заявител 4) ДИСКРИМИНАТОР ВРЕМЕННОГО ПОЛОЖЕН ПЕРИОДИЧЕСКИХ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ кац ние Иусторы,нальбильупом 30 зобретение относится к области радиолоионной техники и может найти применев частности, в радиопеленгаторах,звестен дискриминатор, содержащий однойчивый элемент, например одновибрато на выходах которых вырабатываются сиг-с входной и опорной частотами, двухстаный элемент, на входы которого поданы янутые сигналы, логические элементы Однако одновременная дисскольких частот в этом дис р рвозможна.Известен такке дискриминатор, содержащий логические элементы, интеграторы и эле менты сравнения. Принцип работы данного дискриминатора основан па генсрировании прямоугольных сигналов, частота которых равна частоте входного сигнала 2.Этот дискриминатор недостаточно точен. 20 Прототипом изобретения является дискриминатор, содержащий источник сигналов управления частотной настройкой дискриминатора, генератор опорного сигнала, формирователи импульсов отсчета характерных точек 2 измеряемого и опорного сигналов и преобразователь временного интервала от характерной точки опорного сигнала до характерной точки измеряемого сигнала в цифровой код, подключенный к формирователю измеряемого сигнала и через формирователь опорного сигнала к генератору опорного сигнала 3.Этот дискриминатор недостаточно точен.Целью изобретсшя является повышение точности дискриминации и упрощение дискриминатора.Это достигается тем, что в дискрпм 1 шатор временного положения периодических электрических сигналов, содержащий источник сигналов унравлепия частотной настройкой дискриминатора, генератор опорного сипала, формирователи импульсов отсчета характерных точек измеряемого и опорного сигналов и преобразователь временного интервала от характерной точки измеряемого сигнала до характерной точки опорного сигнала в цифровой код, подключенный к формирователю измеряемого сигнала и через формирователь опорного сигнала к генератору опорного сигнала, введены блок храпения кодов, блок накопления кодов, комбинационный сумматор кодов, блок сравнения кодов и четыре коммутатора, причем выход прсобразователя через псрвый коммутатор подключен к первому входу комбинационного сумматора, второй вход которого соединен с выходом блока накопления ко. дов, а выход - ко второму коммутатору и первому входу блока сравнения кодов, входы блока накопления кодов через третий и четвертый коммутаторы подключены соответст 600693вепно к первому и второму выходам блока хранения кодов, вход которого подключен к источнику сигнала управления частотной настройкой дискриминатора, управляющий вход третьего коммутатора соединен с выходом соответствующего формирователя импульсов отсчетов, а управляющий вход четвертого коммутатора - с первым выходом блока сравнения кодов, второй выход которого соединен с управляющим входом второго коммутатора, второй вход - со вторым выходом блока хранения кодов,Структурная электрическая схема описываемого цифрового фазового дискриминатора приведена на чертеже.Дискриминатор содержит формирователи 1, 2 импульсов отсчета, соответствующих характерным точкам измеряемого и опорного сигналов, селектор 3 опорного сигнала, преобразователь 4 временного интервала в цифровой код, коммутаторы 5 - В кода, комбинационный сумматор 9 кодов, блок 10 накопления кодов, блок 11 хранения кодов, блок 12 сравнения кодов, На вход 13 подается измеряемый сигнал, на вход 14 - сигнал перестройки дискриминатора, на вход 15 - сигнал установки исходного состояния преобразователя 4. Позиция 16 - управляющий вход коммутатора, позиция 17 - выход дискриминатора.На чертеже источники измеряемого сигнала, сигнала перестройки дискриминатора, сигнала установки исходного состояния и сигнала управления не показаны. Устройство работает следующим образом.Пусть, например, требуется производить фазовые измерения между разновременными периодическими сигналами источников с частоНа вход преобразователя 4 с выхода формирователя 2 непрерывно поступают опорные импульсы с периодом Тсоответствующим частоте опорного сигнала селектора 3, определяя начальные моменты преобразуемых интервалов времени. На второй вход преобразователя 4 поступают с формирователя 1 поочередно импульсы частот ь Ь, 13, определяя конечные моменты преобразуемых интервалов времени ть тг, тз, По окончании преобразования код и, (пг, пз) с выхода преобразователя 4 поступает через коммутатор 5, управляемый по входу 15, в комбинационный сумматор 9, после чего преобразователь 4 устанавливается в исходное состояние.К моменту прихода кода и, (пг, пз) на первый вход комбинационного сумматора 9 на втором его входе имеется код У, (Мг, Уз) с соответствующего данной частоте , Ь, 13) выхода блока 10. Этот код является результатом многократного суммирования кода Лп (Лпг, Ьпз), выбираемого из блока 11 хранения кодов. Это суммирование производится с частотой опорного сигнала с помощью коммутатора 6, т. е.1, г, З=К%,гю 3 (1)где К - текущий номер периода опорного сигнала,Код Лпь г, з выбран пропорциональным дробной части отношеният,(т, т,)где Ть Тг, Тз - соответственно периоды сигналов с частотами ь 1 г, 13) в том же масштабе, что и код п, г, 3.Суммарный код на выходе комбинационного сумматора 9 для текущего преобразуемого интервала времени оказывается пропорциональным предшествующему интервалу (при неизменном временном положении измеряемого сигнала), если исключить из него код, пропорциональный целому числу периодов Т, (Т Т,), Исключение целого числа периодов производится с помощью блока 12. Если код на выходе комбинационного сумматора и, г,з+К Ьп, 3 оказывается больше кода, пропорционального периоду, то производится операция вычитания с помощью коммутатора 7.Если код на выходе комбинационного сумматора оказывается меньше кода, пропорционального периоду, то он через коммутатор 8 проходит на выход устройства, являясь, таким образом, кодом единичного значения временного рассогласования.При изменении временного положения измеряемого сигнала за время между моментами дискриминирования соответственно изменяется выходной код единичного значения временного рассогласования.Таким образом, осуществляется дискриминирование временного положения периодических сигналов различных известных частот при едином опорном сигнале без использования набора нескольких сложных перестраиваемых генераторов опорных сигналов. 45 50 55 60 65 10 15 20 25 30 35 40 Формула изобретения Дискриминатор временного положения периодических электрических сигналов, содержащий источник сигналов управления частотной перестройкой дискриминатора, генератор опорного сигнала, формирователи импульсов отсчета характерных точек измеряемого и опорного сигналов и преобразователь временного интервала от характерной точки опорного сигнала до характерной точки измеряемого сигнала в цифровой код, подключенный к формирователю измеряемого сигнала и через формирователь опорного сигнала к генератору опорного сигнала, о т л и ч а ю щ и й с я тем, что, с целью повышения точности дискриминации и упрощения, в него введены блок хранения кодов, блок накопления кодов, комбинационный сумматор кодов, блок сравнения кодов и четыре коммутатора, причем выход преобразователя временного интервала в цифровой код через первый коммутатор подключен к первому входу комбинационного сумматора кодов, второй вход которого соединен с выхо600693 1 - Г С)ставит,и Л. Лртох Рдакто Ток Л".:касов; Коррск о ьк Л. Брахнина и О. Тюрина;,о 300 1 ПО Государственного комитета по;с,".ат иаоорстс 113035, 1 оскпа, Ж, Ра;ПодписноеССР пография, пр. Сапунова,дом блока накопления кодов, и ыход ко второму коммутатору и первому вхо гу блока сравнения кодов, входы блока накопления кодов через третий и четвертый коммутаторы подключены соответственно к первому и второму выходам блока хранения кодов, вход которого подкл 1 очен к источнику сигнала управления частотной настройкой дискриминатора, управля 1 ощий вход трстьсго коммутатора сос - динен с выходом соответствующего формирователя импульсов отсчетов, а управляющий вход четвертого коммутатора соединен с псрвым выходом блока сравнения кодов, второйвыход которого соединен с управляющим входом второго коммутатора, второй входсовторьп 1 выходом олока хранения кодов.д Источники информации,принятые во внимание при экспертизе1. ткцептованная заявка Великобритании1267463, кл. Н 3 Л, 22.03.72,2. Патент Франции2118090, кл. 1-1 03 д10 13/00, 01.09.72.3. твторское свидетельство СССР402819,кл. Ст 01 г 25/00, 1973.

Смотреть

Заявка

2114489, 18.03.1975

ПРЕДПРИЯТИЕ ПЯ В-2203

АГРОСКИН ВЕНИАМИН ИЛЬИЧ, ВОЛЫНЧУК ИГОРЬ АНАТОЛЬЕВИЧ, ЛОБАНОВ ЕВДОКИМ КУЗЬМИЧ

МПК / Метки

МПК: H03D 13/00

Метки: временного, дискриминатор, периодических, положения, сигналов, электрических

Опубликовано: 30.03.1978

Код ссылки

<a href="https://patents.su/3-600693-diskriminator-vremennogo-polozheniya-periodicheskikh-ehlektricheskikh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Дискриминатор временного положения периодических электрических сигналов</a>

Похожие патенты