Устройство для сжатия многоканальных аналого-дискретных данных

Номер патента: 489235

Автор: Свириденко

ZIP архив

Текст

(11) 489235 Союз СоветскихСоциалистическихРеспублик ТОР СКОМУ СВИДЕТЕЛЬСТВ 1) ополнительное к авт, свид-ву(4 Б) Дата опубликования описания 03,02.7 51) М. КЛ,Н 041 7 Государственный камитеСаввтв Министров СССРпо делам нзоаретенийи открытий 398,УД 8( А. Свириденко второбретен(71) Заяви РОЙСТВО ДЛЯ СЖАТИЯХ АНАЛОГОВО-ДИСКРЕТНЫХ ДАННЫХпреобразователя, а ретизатора, генера ций, одномерного орт теля, адресного блок щего блока поцклю Изобретение относится к телемеханике.Известно устройство для сжатия многоканальных анологово-дискретных данных,содержащее последовательно соединенныелис кретиза тор, одномерный ортогональныйпреобразователь и буферный запоминающийблок, причем к второму входу одномерногоортогонального преобразователя подключенвыход генератора ортогональных функций,Однако известное устройство не сокращает значительную долю информационнойизбыточности в исходном двумерном массиве данных, обусловленной авто- и взаимокорреляционными связями внутри него.Целью изобретения является сокраше 15избыточности, обусловленной авто- и взаимокорреляционными связями внутридвумерного массива данных,Для этого дополнительный выход одномерного ортогонального преобразователя через последовательно соединенные пороговыйблок и адресный блок подключен к второмувходу буферного запоминающего блока, дополнительный выход которого подключен ктретьему входу одномерного ортогонального 25 ды дискых функвляюшие вх тора ортогональногональногопреоа и буферногозачены к соответст ов минаювующим выходам управляющего блока.На чертеже приведена структурная электрическая схема устройства.Устройство для сжатия многоканальных аналогово-дискретных данных содержит последовательно соединенные дискретизатор 1, число входов которого соответствует числу компонентов Я (В) многоканального сообщения, одномерный ортогональный преобразователь 2 и буферный запоминающий блок 3. Второй вход преобразователя 2 соединен с выходом генератора 4 ортогональных функций, а второй выход преобразователя 2 через последовательно соединенные пороговый блок 5 и адресный блок 6 подключен к второму входу буферного запоминающего блока 3, дополнительный выход которого подключен к третьему входу преобразователя 2,д является выхрдом устройства. ние сходного а выхо правляющие входы дискретизатора Московский ордена Трудового Красного Знамени электротехнический институт связигенератора 4 ортогональных функций, преобразователя 2, адресного блока 6 и буфер,ного запоминающего блока 3 подключены к управляющему блоку 7, обеспечивающему синхронизацию работы устройства.5Устройство работает следуюшим образом.Подаваемые на вход дискретизатора 1 компоненты Ш (Ц Я -мерного сообщенияйИ) считываются в одни и те же моментывремени (параллельное считывание). через интервал дискретизации Й 1, Далее вектор 1 П ), где К=О, 1, 2,поступают в преобразователь 2, где подвергается преобразованию с (Ч х Я -размерной матрицей Р столбцы которой представляют собой ортогональные векторы, вырабаты ваемые в генераторе 4 ортогональных функций, Результат этого преобразования, которое совершается за время Ь/2 вектор1 у: Р щ записывается в буферный запоми- р наюший блок 3. За оставшуюся часть времени Ь 1 12 до нового момента считывания с буферного запоминаюшего блока 3 с блска 7 управления подается сигнал на выдачу в блок 2 одной из строк матрицы25полученной на предыдущем интервале обработки длинной в Т= ЬЬЙ Преобразованный вектор у проходит через пороговый блок 5, где происходит отбор высокоинформативных его компонент, 30 превосходяших по величине установленный порог Е, и далее через блок адресации 6, где на них накладывается "адресный признак, или его снабжают "адресным" сиг- налом, позволяющим дешифрировать преоб разованный вектор-строку. Через интервалМ описанная операция повторяется; считывается Щ в дискретизаторе 1 и подается на блок 2, гд вектор-столбец йфС+1 )сЪ Д преобразовывается в вектор 407 м и затем поступает в буферный11запоминающий блок 3.Вектор-строки матрицыизвлекаются из буферного запоминающего блока 3 через интервал кратный Т, и преобразовываюгся за время ь 1 /2 в вектор Е,Число ненулевых компонент вектора Еменьше в среднем, чем Я в 1( разВгде Кв - коэффициент сжатия по выборкам.Поэтому если длина в двоичных единицах 30вектора,7и сопровождающей его служебной (адресной) информации меньше, чемвек гора-строки , извлеченной из буферс 4ного запоминаюшего блока 3 то на последуюшем этапе (преобразовании следуюше-го вектора , ) информация о векто+1ре. записывается сразу же за векто-,р+1ром Я . Такая передача позволит поадресным признакам восстановить исходное сообщение,Емкость буферного запоминаюшего блока 3 в двоичных единицах должна бытьрассчитана так, чтобы в моменты активности, когда все компоненты векторов-Финформативны, учитывать дополнитель-,ное присутствие служебных слов. Значитпри записи векторанеобходимо записать все его компоненты и оставить пустыми ячейки для адресной информации. Такойвыбор емкости буферного запоминающегоблока 3 позволяет избежать его переполнения и потерь данных. В ином случае в моменты активности источника возможны потери, которые целесообразно допустить засчет компонентов векторас минимальной величиной (или амплитудой при аналоговой обработке).формула изобретенияУстрой.гво для сжатия многоканальных ,аналогово-дискретных данных, содержашее последовательно соединенные дискретизатор, одномерный ортогональный преобразователь 1 и буферный запоминаюший блок, причем к второму входу одномерного ортогонального преобразователя подключен выход генератора ортогональных функций, о т л и ч а юш е е с я тем, что, с целью сокращения избыточности, обусловленной авто- и взаимокорреляционными связями внутри исходного двумерного массива данных, дополнительный выход одномерного ортогонального преобразователя через последовательно соединенные пороговый блок и адресный блок подключен к второму входу буферного запоминающего блока, дополнительный выход которого подключен к третьему входу одномерного ортогонального преобразователя, а управляющие входы дискретизатора, генератора ортогональных функций, одномерного ортогонального преобразователя, адресного блока и буферного запоминающего блока подключены к соответствующим выходам управляюшего блока.489238 Заказ, ф Изд. арф Тираж 7 О Подпйсвое ЦНИИПИ Гесударствеиыого комитета Совета Министров СССРпо делам изобретений н открытий Москва, 1 И 035, Раушская наб., 4 Предприятие сПатентэ, Москва, Г, Бережковскаи наб., 24 Составитель И.чернякдактоРА.Зиньковский Техред И,КРандащова иоррек р д,К

Смотреть

Заявка

1896607, 20.03.1973

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ

СВИРИДЕНКО ВЛАДИМИР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H04J 7/00

Метки: аналого-дискретных, данных, многоканальных, сжатия

Опубликовано: 25.10.1975

Код ссылки

<a href="https://patents.su/3-489235-ustrojjstvo-dlya-szhatiya-mnogokanalnykh-analogo-diskretnykh-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сжатия многоканальных аналого-дискретных данных</a>

Похожие патенты