Устройство для преобразования фазы в цифровой код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 448596
Авторы: Лоншаков, Марцинковский, Табашников, Тепленький
Текст
О П И С А Н И Е пц 448596ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союв СоветскихСаиалистическик Республик .(5 882003,2622) Заявлено 29.01.7 яв присоединени осударстееннык комитет ооета Министров СССР 2) Приоритет 3) УДК 681,325(088.8 Опубликовано 30.10,7 Дата опубликования етень елам изобретений и открытий я 25,06.7 писа Авторыизобрете цинковский, В, В. Табашникоепленький Ю. Д, Лонша(54) УСТРОЙСТВО ДЛЯ ПРЕ В ЦИФРОВОБРАЗОВАНИЯ ФАЗЫКОД гр 1 и Атрее - ошибки ветственн напряжен нала; У, и Уз - амплитудь ного нап 01 и 002 дрейф ну опорного нала. едложенное устро стного тем, что с ц и преобразования в ного напряжения и ительной схеме сов рой соединен с выхгде Л реобразования соотв канале опорного я и в канале сиг соответственно опорряжения и сигнала;ля в формирователяхнапряжения и сигйство отли елью повыш ыход форм одключен к падения, вт одом генера чается от ения точирователя ервой дорой вход ора счетизве иост опор полнкото Изобретение относится к области вычислительной техники, в частности к аналого-цифровым функциональным преобразователям.Известно устройство, содержащее формирователи сигнала и опорного напряжения, подключенные через логическую схему к блокууправления и схеме совпадения, управляющей генератором счетных импульсов, а такжесчетчик, Однако в связи с тем, что реальныеформирователи имеют нестабильность нуле Ового уровня, в известных устройствах преобразование происходит с ошибкой Лтр, равной= Ь р, + Ью, = агсз 1 п " + агсз 1 п ф,У, У,15 ных импульсов, а выход через триггер с раздельными входами, на второй вход которого подключен импульсный выход триггера со счетным входом, соединен со второй дополнительной схемой совпадения, другой вход которой подключен через дифференцирующую цепь к выходу блока управления, а выход через триггер со счетным входом соединен с третьей дополнительной схемой совпадения, второй вход которой подключен к выходу схемы совпадения, третий вход связан с выходом формирователя сигнала, а выход - со вторым входом генератора счетных импульсов. При этом между выходом генератора счетных импульсов и входом счетчика включен делитель на два.На фиг. 1 дана функциональная схема предлагаемого устройства; на фиг. 2 - эпюры напряжений в точках а - и фиг. 1.Устройство состоит из формирователей 1, 2 соответственно опорного напряжения и сигнала, логической схемы 3, блока управления 4, схемы совпадения 5, генератора счетных импульсов 6, делителя на два 7, счетчика 8, дифференцирующей цепи 9, схем совпадения 10 - 12, триггера 13 с раздельным входом и триггера 14 со счетным входом.Устройство работает следующим образом.Опорное напряжение и напряжение сигнала (фиг, 2, а и б) подаются на формирователи 1и 2, на выходе которых формируются импульсные напряжения прямоугольной формы (фиг.2, в, г), и подаются на логическую схему 3. На выходе логической схемы 3 формируется напряжение (фиг. 2,д), подаваемое на схему совпадения 5, и напряжение (фиг. 2,е), которое подается на блок управления 4, С выхода блока управления 4 напряжение (фиг. 2,ж) подается на схему совпадения 5, выход которой подключен к генератору счетных импульсов 6. При этом на выходе генератора счетных импульсов 6 формируется код (фиг, 2, 3).В предлагаемом устройстве дополнительно к коду (фиг, 2,з), пропорциональному +Лр, формируется р - йр. Коды суммируются и делятся на два.Напряжение (фиг. 2,в) с выхода формирователя 1 подается на схему совпадения 10, на второй вход которой подключен выход генератора счетных импульсов 6. При появлении на выходе этого генератора 6 кода (фиг. 2,з) триггер 13, подключенный к выходу схемы совпадения 10, опрокинется и откроет схему совпадения 11. На второй вход схемы совпадения 11 подается продифференцированное напряжение (фиг. 2, и) дифференцирующей цепью 9, а ее выход подключен на триггер со счетным входом 14. При этом на выходе этого триггера 14 формируется напряжение (фиг. 2, а), которое подается на схему совпадения 12. На другие два входа схемы совпадения 12 подключен вход схемы совпадения 5 и выход формирователя 2. При совпадении напряжений (фиг. 2,г, д и к) на выходе схемы совпадения 12 формируется импульс (фиг, 2,л), длительность которого пролорциойальна фазовому сдвигу. Полученный импульс подается на генератор 6. Код с генератора 6 поступает на триггерный делитель 7, на выходе которого формируется код, пропорциональный фазовому 5 сдвигу. Предмет изобретения10Устройство для преобразования фазы вцифровой код, содержащее формирователи сигнала и опорного напряжения, подключен.ные через логическую схему к блоку управле ния и схеме совпадения, управляющей генератором счетных импульсов, а также счетчик, отличающееся тем, что, с целью повышения точности преобразования, выход формирователя опорного напряжения подключен 20 к первой дополнительной схеме совпадения,второй вход которой соединен с выходом генератора счетных импульсов, а выход через триггер с раздельными входами, на второй вход которого подключен импульсный выход 25 триггера со счетным входом, соединен со второй дополнительной схемой совпадения, другой вход которой подключен через дифференцирующую цепь к выходу блока управления, а выход - через триггер со счетным входом ЗО соединен с третьей дополнительной схемойсовпадения, второй вход которой подключен к выходу схемы совпадения, третий вход соединен с выходом формирователя сигнала, а выход - со вторым входом генератора счетных З 5 импульсов, при этом между выходом генератора счетных импульсов и входом счетчика включен делитель на два.И одписно по делМосква ктор В, Левятов каз 1112/13ЦНИИП Техред Т. Курилк 1227 Тир ного комитета Совет м изобретений и открь Ж, Раушская наб.,ипография, пр, Сапун ж 811Министров С тий
СмотретьЗаявка
1882003, 29.01.1973
ПРЕДПРИЯТИЕ ПЯ Г-4421
ЛОНШАКОВ ЮРИЙ ДМИТРИЕВИЧ, МАРЦИНКОВСКИЙ НИКОЛАЙ АНДРЕЕВИЧ, ТАБАШНИКОВ ВЛАДИМИР ВАСИЛЬЕВИЧ, ТЕПЛЕНЬКИЙ ПАВЕЛ МОИСЕЕВИЧ
МПК / Метки
МПК: H03K 13/20
Метки: код, преобразования, фазы, цифровой
Опубликовано: 30.10.1974
Код ссылки
<a href="https://patents.su/3-448596-ustrojjstvo-dlya-preobrazovaniya-fazy-v-cifrovojj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования фазы в цифровой код</a>
Предыдущий патент: Широтно-импульсный преобразователь дифференциального сопротивления
Следующий патент: Транзисторный оптоэлектронный коммутатор
Случайный патент: Способ глубокого вибрационного сверления