ZIP архив

Текст

ОПИСАНИИЗОБРЕТЕН ИЯ Союз СоветснинСоциалистицесии Рест 1 убги К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ висимое от авт. свидетельств 8-24) Заявлено 27.Х.1971 ( 17089 М. Кл. 6 061 15 и М исоединением зя оритет Государственный комнте Соввта Министров ССС по делам изобретений и открытий(088,8) та опубликования опцсднця 10 л 1.197 вторы обрете. Н. Коновалов и В. В. Большаков сударственный научно-исследовательский институт гражданскойавиации Заявитель АЛ ИЗАТОР РАСПРЕДЕЛЕНИЯ ЭКСТР Е 1 ЧУМО СЛУЧАЙНОГО ПРОЦЕССАИзобретение относится к вычислительной технике и предназначено для статистического анализа случайных процессов,Известны устройства для опредслс 1 шя плотности вероятности экстремальных значений случайного процесса, содержащие квантаватель входного сигнала по заданному числу уровней с импульсными выходами, блок регистрирующих счетчиков и также мпоговходовой блок совпадений, связанный с выходами квацтователя, к которым подключен блок управления, соединенный двумя выходами с управляющим входом блока совпадений; выходы блока совпадений соединены с блоком регистрирующих счетчиков. Однако известные устройства не позволяют получить условную плотность вероятности распределения экстремумов случайного процесса.Цель изобретения -- расширение функциональных возможностей устройства путем введения оборудования, позволяющего определять условную плотность вероятности распределения экстремумов случайного процесса,Это достигается тем, что в анализатор введены второй блок совпадений, первьш вход которого соединен с выходом квантователя входного сгнала, второй вход - со вторым выходом блока управления, второй блок регистрирующих счетчиков, вход которого подключен к первому выходу второго блока савпадеп, регистрирующий блок, патенцпяльцый блок савпаденш, схема ИЛИ и буферный регистр, нр 1 гчем вторые выходы блоков совпадений подклю;сны ссютветстве 11 на ка 5 входам буферного регистра, выход хаараго1 ерсз потенцидльн 1,11. алак совпадений соединен со входом регистрирующего блока ц в;адам схемы ИЛИ, выход которо; подклю 1 е 11 к установочному входу буферного регистра.10 Ня чертеже предстдвленя схема предлагаемого анализатора.В анализатор входят: вантоватсль 1 вха т:1 ога сигнала; блок 2 управления; лаки 3, 1 саппядсццй; алоки 5, 6 регистрирующих счет ч 1.;011; О фс-,.11 й регистр 7; потенция,1 ы 1 ы 1блок 8 со,т ядепцц рс цстрирла 11 шй бласхс,1 д 11 Л 11" 10.Кв янтовдтсь 1 вха нога с 1 ц изд 11 ар.1 цПетполож 1 пельные импульсы прц пс 1 оесечспш 2 а уровней дискриминации увелцчцпя 1011;11 мся иаамплитуде входным сигналам и отрицательные импульсы прц пересечении уровней дискриминации умепыт 1 а 10 щимся па амплитуде входным сигналам. Блок 2, действующий с нс которым запозданием, реагирует нд изменение полярности импульсов. При цз;1 ененцц полярности импульса, паступа;оцега с выхода квантователя, первый отрцца:ель 1 ый импульс проходит через Оло 3 саваденцй в счс 1 чн 1, ЗО блока 5, соответствующий определенномуиффсрси 1 и)льцому кридору,якжс Б со 0 )БстстВу 10 и Би раз) 5 д бл 1)с) ОГО БГ 5 иср ) При и:мсисиии иол 51 риости сиГБВлс цг Бях)- дс кБяитОВятсл 51 с ОтрицсссшОго ия положительный первый положительный импульс проходит через блок 4 совпадений в счетчик блока 6, соответству)ощий опрсделсиному дифференциальному коридору, а также Б соответствуощий разряд буферного регистра 7,Таким образом, количество максимумов, попавших в г-ый дифференциальный коридор, регистрируется соответствующим счетчиком блока 5, а количество минимумов, попавших в -ый диффереициальпый коридор, регистрируется соответствующим счетчиком блока 6 регистрации, где 1=2, 3 и - 1, а 1=1, 2 гг 2. В блоке 5 счетчиков образуются зиачс- ИИЯ Р (А макс ), Я В бЛОКЕ б СЧС 1 ПКОБ - ЗИЯчспия Р (Амин)По приходе на буферпьш регистр 7 отрицатс.гьиого и положительного сигналов с его выходов спимаются потенциалы, необходимые для срабатывапия потевщиальпого блока Я совпадения. На соответствующем выходе потенциальиого блока совпадеиий вырабатывается сигнал, следующий иа соответствуюи;иц счетчик регистрирующего блока 9. Этот 5 кс сигнал через схему ИЛИ 10 поступает ия устаповочные входы буферного регистра. Б дальнейшем работа устройства повторяется. Таким образом, иа счстциках рсгистрируОщсго блока 9 получаются зияцсиия Р (Л. аксА ) ,г 1,алее, используя формулы. ИЛИ5Р (А Ар) г г )мин макс)(Амакс)мОжнО получить услОВиу 10 плотиость Вероя 1- 10 ности.Предмет изобретенияЛиа изатор распределения экстремумовслучайного процесса, содержащий кваитова 15 тель входиого сигпала, выход которого подключен ко входу блока управления и к исрвому входу блока совпадений, второй вход которого соедииеи с первым выходом блока управлеиия, первый выход - с блоком регист рирующих счетчиков, о т л и ч а ю щ и й с ятем, что, с целью расширения функциональ.иых возможтОстей, в него введены второй блок совпадепий, первый вход которого соедииен с выходом кваитователя входиого сиг нала, второй вход - со вторым выходом блока управления, второй блок регистриру)ощих счетчиков. вход которого подключен к первому выходу ворого блока совпадений, регистрируОци) блок, потеициальиый блок совпа деиий, схема ИЛИ и буферный регистр,причем вторые выходы блоков совпадеии; подключены соответственно ко входам буферного регистра, .выход которого через потсцциальиьш блок совпадении соедииец со Входом з 5 регистрирующего блока и входом схемыИЛИ, Выход которой иодклОчси к ус)1)- Бочиому вх)ду буферного регчсстр.416698 каз 1510/6 Изд. М ЦНИИПИ Государствен по делаь Москва, Ж530 Тираж 62.1ного комитета Совета Минисизобретений и открытий

Смотреть

Заявка

1708903, 27.10.1971

МПК / Метки

МПК: G06F 17/18

Метки: 416698

Опубликовано: 25.02.1974

Код ссылки

<a href="https://patents.su/3-416698-416698.html" target="_blank" rel="follow" title="База патентов СССР">416698</a>

Похожие патенты