Устройство для контроля достоверности информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 409225
Авторы: Вител, Ильин, Овчинников, Шмерман
Текст
)ОП ИСАН-И Е ИЗОБРЕТЕ Н ИЯ 409225 Союз Советских Социалистицеских РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт, свидетельства-М.Кл, 6 061 11/О 2,11,1971 1631277/18-2 аявле явки-)рисоединением Государственный камнтеЗавета Мнннстрав СССа делам нзабетеннйи атщвпнй Приоритет -К 681.32 (088.8 ано ЗО,Х 1,1973. Бюллетеньблик описания 12 Х 11.197 а опубликован Авторыизобретени Ильин, А Овчинников и Х. ерман Заявитель Уральское отделение Всесоюзного ордена Трудового Красного Знамени научно-исследовательского института железнодорожного транспорта ТРОЙСТВО ДЛЯ КОНТРОЛЯ ДОСТОВЕРНОСТИ ИНФОРМАЦИ Изобретение овноситс 5 к области вычислптельной техники и может применяться в пунктах передачи, приема или обработки пнформацил для повышения ее достоверности.Известны устройства для контроля досто Верности,информации, основанные на ис(пользовап;( изоыточн(ости ко)Ов пли искусственно вводимой избыточности сообщений, например защита с помо(цью контрольной суммы. Однако в ряде случаев соооще(и 5 передаются по 1 О специальным макетам -- установленной последовательности расположен(гя учетных призна- кОВ качествен(ных и колпчестВенных) Определенного вила информации. Г 1 рп составлении макетов приходится вводить некоторую избь(- 15 тОчнОсть (ЛОГ(ческу 10), котора 5 Обусловлена удобством шифрации;(нформац(ш для передачи по каналам связи, а также дешифрац(гп информации при ее обработке (ручной,(лп автоматической), В результате этого появля (отся запрещснныс сочетания кодовых комбинаций.Известные устройства для контроля достоверности информации содержат блоки приема и преобразования информации, памяти, ре гпстр адреса записи и блок дешифрации,Однако этп устройства не позволяют вы. являть ошибки, возникающие в процессе составления первичных документов и подготовки х(ашпнных носителей пснформацпп, 30 Предполагаемое устройство отличается тем, что в него введен олок распознавания логическ(гх соответствий, соединенный одними своимп входамп через блок дешифраторов с выходами соответству(ощих ячеек блока памяти, другим водом - с выходом блока приема и преобразования информации, а выходом - с внешней схемой. Блок распознавания логических соответствий содержит коммутационное поле и логические схемы И, 11 ЛИ, НЕ по числу возможных логических связей в макете информации, соедине(нные в соответствии со схемой логических связей.Предлагаемое устройство снабжено также управляющими схемами, с помощью которых соединены входы блока памяти и регистра адреса записи с выходами блока приема и преобразования информации.Устройство содержит, кроме того, блок выбора номера макета, соедпне(1)ный своими входае(и с ячейками фиксации номера макета блока памяти и выходами блока приема и преобразования информа(цпи, а своими выходами - с .входами уп(равляющих схем и блоком распознавания логических соответствий.На чертеже показа(на структурная схема устройства контроля,11 ринцип работы устройства заключается в следующем.Информация, подлежащая контролю, поступает пз внешней схемы на вход блока 1 приема и преооразовапия информации, где происходит Выделечие тактовых импульсов и преобразование кода, упрощающее дальнейцую обработку информацип (например, в двоичнодесятичный), Тактовые импульсы и информа. ция в двоично-десятичном коде проходят по программе через управляющие схемы 2 и 3 соответственно на вход регистра 4 адреса записи и на входы блока 5 памяти. Программа позволяет внести в блок паят поочередно в каждую из групп ячеек только те данные, которые необходимы для контроля того пл: иного макета, и зависит от его номера, выделяемого блоком б выбора номера макета. Последний проводит счет тактовых импульсов, поступаощпх из блошка 1 пр.еа и преобразования информации, и, в зависимости от его порядкового номера и номера макета, дает команды управляющим схемам 2 и 3 на прохождение данных в блок 5 памяти. Давныс о номере макета поступают из ячее 7 фиксац номера макета блока памяти.Информация, подвергающаяся контролю, из соответствующих ячеек блока памяти подается через блок 8 дешифраторов на входы блоков 9 распознавания логических соответствлй. Количество блоков 9 определяется числом контролируемых макетов. По команде Конец макета, поступающей из блока 1 приема и преоб. разования иноформации, блок б выбора номера макета выдает сигнал опроса. Этот сигнал проходит на вход того из блоков 9, схема распознавания логических соответствий которого соответствует номеру данного макета, При правильности всех связей этот блок выдаег сигнал подтверждения достоверности контролируемого макета, который поступает во внешнюо схему. После этого устройство готово для контроля очередного сообщения. Процесс контроля начинается с поступления знака Начало макета, по которому блок приема и преобразования информации вырабатываеткоманду Сброс, Этот сигнал попадает навходы ячеек блака памяти, и ранее занесенная нформ ация стирается,Предмет изобретения10Устройство для контроля достоверности ин.формации, содержащее блоки приема и преобразования информации, блок памяти, регистр адреса записи, блок выбора, блок дешифрато Б ров, блоки распознавания логических соответствий и схемы совпадения, отличающееся тем, что, с целью повышения надежности и упрощения устройства, к выходу блока приема и преобразования информации через соответст вующие схемы совпадения последовательновклочены блок памяти, блоки дешифраторов и блоки раопознавания лотических соответствий, выходы которых подключены к выходным клеммам устройства, второй выход блока 25 приема и преобразования информации соединен с блоком выбора и через соответствующуо схему совпадения - с регистром адреса записи, выходы которого подключены к входам блока памяти, третий выход блока приема и 30 преобразования информации соединен с вторым входом блока выбора, первый выход которого подключен через вторые входы схем совпадения к поразрядным входам блока памяти и входу регистра адреса записи, чет вертый выход блока приема и преобразованияинформации подключен к шине стирания блока памяти, третий, вход блока вьбора подключен к соответствующим выходам блока памяти.409225 оставнтель В. Иванее кред Т Мироновдиктор И. ррсктор тепанов Заказ 179 Подпнспо гОол. тпп. 1(острогнского управления издательств, полиграфии и книжной торговли Изд,102ИИПИ Государственного комитета (по делам изобретений иМосква, Ж, Раушская Гираж 35Овета Министровткрытипаб., д. 4/5
СмотретьЗаявка
1631277
А. Я. Ильин, А. С. Овчинников, Б. Шмерман, витель Уральское отделение Всесоюзного ордена Трудового Красного Знамени научно исследовательского института железнодорожного транспорта
МПК / Метки
МПК: G06F 11/08, H04L 1/24, H04L 12/26
Метки: достоверности, информации
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-409225-ustrojjstvo-dlya-kontrolya-dostovernosti-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля достоверности информации</a>
Предыдущий патент: Устройство для сопряжения линий связи с двумя цифровыми вычислительными машинами (цвм)
Следующий патент: Цифровое вычислительное устройство
Случайный патент: Автооператор