Автоматическое устройство для испытаний

Номер патента: 382983

Авторы: Жигинас, Мальчинский, Рунов

ZIP архив

Текст

О П И СИЗОБРЕТЕН Ия ьооз СсввтскитК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельства М -Заявлено 19,Х 1.1970 (ЛЬ 1495944/24-7) 1. Кл. 6 01 г 31/2 Н 031 19/4явки М -присоединениемриоритет -публиковано 23. Комитет ло деланизоорвтвиий и открытий.1973, Бюлле К 681,326.34:681,3 65 (088.8) та опубликования описания 10.1 Х.1973 А, И. Руцов, А. А. Жигинас и О, Т. Мальчинский вторы зобретен.АВТОМАТИЧЕСКОЕ .УСТРОЙСТВО, ДЛЯ ТРАНЗИСТОРНЫХ ТИПОВЫХ ЛОГИ ЭЛЕМЕНТОВ-И Н ВЕРТОРО В ЫТАНКИХ ычислительной Изобретение относится к ви измерительной технике.Известны автоматические устройства для испытаний типовых логических элементов-ицверторов, содержащие канал проверки статических параметров, канал проверки параметров быстродействия, задающий генератор, ограничитель, буферный инвертор, инверторы, инвертор-шаблон, узел регистрации величин задержки, пороговую схему, встроенный блок питания, коммутатор, индикаторный триггер, систему сигнализации, миллиамперметр, ме.ханизм загрузки кассет, механизм подачи ц контактирования и сортировочный блок.Однако известные устройства дают недостаточную экономичность, точность и производительность испытаний,Целью изобретения является повышение экоюмичцости, точности и производительности испытаний.Для этого испытуемый ицвертор подключен через механизм коцтактировация и коммутатор к каналу проверки статических параметров, содержащему преобразователь постоя.- ного напряжения в импульсное, вход которого подключен к коммутатору, а выход - ко входу импульсного амплитудного селектора, выход которого через коммутатор соединен о входом индикаторного триггера,В качестве проверяемых характеристик 1А Н И Е 382983 транзисторного типового логического элемента-инвертора выбраны а) задержка фронта и спада зондирующего сигнала при длительности и амплитуде этого сигнала, соответствующих реальным условиям, при которых инвертор испытуемого типа имеет наибольшую задержку; б) уровень логического нуля и логической единицы при заданной величине сопротивления нагрузки, реализованного в виде резистора-эквивалента нагрузки.На чертеже приведена блок-схема предло:кенного устройства.Устройство содержит испытуемый инвертор 1 (блок инверторов - микросхем), механизм 2 подачи и контактирования, коммута;ор 3, задающий генератор 4, диодный ограничитель 5, буферный инвертор б, группа вспомогательных ицверторов 7, 8, 9, 10, 11, 12, объединенных в блоке 1 З, группа вспомогательных цнверторов 14, 15, объединенных в блоке 1 б, схема 17 сравнения временных интервалов, пороговая схема 18, индикаторный триггер 19, пнвертор-шаблон 20, первый канал 21, второй канал 22, преобразователь 23, амплитудный импульсный селектор 24, блок питания 25,миллиамперметр 2 б,При проверке величины задержки испытуемый транзисторный типовой логический элемент-инвертор 1 (блок ннверторов - микросхем) устанавливают в механизме 2 подачи иконтак. ирозани и через коммугатор 3, одключают в разрыв цепочки инверторов, объединенных в блоке 13, между инверторами 7 и 8, при этом ко входу и выходу испытуемогз ипвертора подключаются резисторы, имитл.рующие реальный граничный случай, соответствующий наибольшей величине задержки.Эта имитация дополняется соответствующим выбором длительности импульсов задающего генератора 4, подаваемых через коммутатор 3 на диодный ограничитель 5 и буферный инвер.тор 6 и далее на цепочки инверторов, объединенных в блоках 13 и 1 б. В разрыв цепочки инверторов между инверторами 14 и 15 включают инвертор-шаблон 20 с переменным временем задержки, но достаточно стабильным по величине во времени. В разрыв цепочки инверторов, объединенных в блоке 13, между инверторами 7 и 8 включают испытуемый инвертор 1 через коммутатор 3 и механизм 2.Схему устройства при его изготовлении илипроверке настраивают так, чтобы схема 17 сравнения временных интервалов выдавала сигнал с амплитудой, равной порогу срабатывания пороговой схемы 18 в там случае, если величина задержки испытуемого инвертора (измеренная измерительным приборам, например осциллоскопом) имеет максимально допустимую величину.При превышении задержкой в испытуемоминверторе допустимой величины схемы 17 сравнения временных интервалов выдаст сигналы, достаточные для срабатывания пороговой схемы 18, что вызовет срабатывание индикаторного триггера 19, реле в цепи которого замкнет контакты питания индикаторной лампочки и контакты сортировочного механизма,Когда устройство используется в режимеизмерения величины задержки в испытуемом инверторе, оператор вращает ручку регулятора задержки в инверторе-шаблоне 20 группы инверторов блока 1 б до момента загорания индикаторной лампочки, после чего со шкалы регулятора (предварительно проградуированной, например, по осциллоскопу) считывает измеряемую величину. При разбраковке испытуемых инверторов по величине допустимой задержки тестовые сигналы подаются автоматически и, в случае превышения допустимой величины задержки в испытуемом инверторе, вместе с загоранием индикаторной лампочки подается сигнал на прекращение измерений, извлечение .икросхемы из контактного устройства механизма загрузки и укладку микросхемы в соответствующее отделение разгрузочного контейнера.Построение первого канала 21 обеспечивает проверку задержки как спада импульса на выходе испытуемого инвертора, так и задержку фронта выходного импульса относительна зондирующего импульса.При проверке задержки спада выходного импульса коммутатор 3 обеспечивает прохождение импульса по цепочке инверторов, объединенных в блоке 13, в следующем порядке: ограничитель 5 - инвертор б - инвертор 9 -коммутатор 3 - инвертор 7 - коммутатор 3 -инвертор 10 - коммутатор 3 - механизм 2 -испытуемый инвертор 1 - механизм 2 - коммутатор 3 - инвертор 8 - коммутатор 3 инвертор 11 - инвертор 12 и далее на узел 17регистрации задержки. При проверке задержки фронта выходного импульса в цепочке инверторов, объединенных в блоке 13, обеспечивается следующая последовательность включения инверторов: ограничитель 5 - инвертор б - инвертор 9 - коммутатор 3 - инвертор 10 - коммутатор 3 - механизм 2 -испытуемый инвертор 1 - механизм 2 - коммутатор 3 - инвертор 8 - коммутатор 3 -инвертор 7 - коммутатор 3 - инвертор 11 инвертор 12 и далее на схему 17 сравнениявременных интервалов.Таким образом, при неизменных условиях20 работы испытуемого инвертора на его входподается то положительный, то отрицательный сигнал, а регистрация задержки в обоихслучаях производится в схеме 17 по заднему фронту, что очень ее упрощает.25 Так как задержки спада и фронта выходного импульса в инверторе обычно разные,то при разбраковке инверторов коммутатор 3обеспечивает соответствующее изменение задержки в цепочке инверторов, объединенныхЗО в блоке 1 б, то есть меняется задержка в инверторе-шаблоне 20. При разработке указанные переключения производятся автоматически, а при измерениях - вручную.Второй канал 22 описываемого устройства,предназначенный для измерения статическихпарамегров типовых логических элементов-инверторов, состоит из преобразователя 23 постоянного напряжения на выходе инверторав пропорциональный импульсный сигнал иимпульсного амплитудного селектора 24 с регулируемым уровнем опорного напряжения.Выход амплитудного селектора через коммутатор 3 подключен к индикаторному три;- геру 19,4; При измерении уровня логического нуляили единицы оператор вращает регуляторопорного напряжения до момента срабатывания индикаторного триггера (загорания индикаторной лампочки), после чего считываетвеличину постоянного уровня напряжения нашкале регулятора, предварительно проградуированной по вольтметру.При разбраковке инверторов по допустимойвеличине уровня постоянного выходного напряжения на вход испытуемого инвертора 1автоматически подаются входные напряженияс блока питания 25 в зависимости от измеряемого параметра (уровня нуля или единицы) и внешних условий.Опорные напряжения, подаваемые черезкоммтатар 3 с блока питания 25, меняются всоответствии с изменением входных напряжеш 1 й и внешних условий. Указанные подключения выполняет схема коммутации, котораяможет управляться оператором или автомати382983 Предмет изобретения Составитель В. Волков дактор А. Зиньковский Техред Е, Борисова Корректор М. ЛейзермаИзд,609 Тираж 75митета по делам изобретений и открытий прн Москва, Ж, Раушская наб., д. 4 Заказ 580 ЦНИИПИ Подпнсно вете Министров СССипография ЛЪ 24 СоюзполиграФпрома, Москва, 121019, ул. Маркса - Энгельса. 14 чески, переходя от измерения к измерению через промежутки времени, задаваемые реле времени. Такое построение канала проверки статических параметров транзисторных эл"- ментов-инверторов позволяет избавиться от внешних индикаторных устройств, легко и просто считывать уровень напряжения по предварительно проградуированной шкале регулятора опорных напряжений, без особых трудностей построить коммутатор, обеспечивающий автоматическую подачу на вход испытуемого инвертора соответствующего напряжения, схем уровня напряжения на выходе инвертора, подачу требуемого опорного уров ня и индикации уровня напряжения на выходе испытуемого инвертора с помощью амплитудного импульсного селектора, работающего на индикаторный триггер, который управляет свечением индикаторной лампочки и работой сортировочного механизма годеп - не го. ден.Измерение потребляемого тока испытуемого инвертора производится путем подключения миллиамперметра 2 б коммутатором 3 в цепь питания инвертора 1 при одновременной подаче на вход инвертора 1 соответствующего данной проверке напряжения,Авто.:атпческое устройство для испытанийтранзисторных типовых логических элементовинверторов, содержащее канал проверки статических параметров, канал проверки параметров быстродействия, задающий генератор, ограничитель, буферный инвертор, инверторы, 10 инвертор-шаблон, узел регистрации величинызадержки, пороговую схему, встроенный блок питания, коммутатор, индикаторный триггер, систему сигнализации, миллиамперметр, механизм загрузки кассет, механизм подачи и контактирования и сортировочный блок, отличаюиееся тем, что, с целью повышения экономичности, точности и производительности испытаний, испытуемый инвертор подключен через механизм контактирования и коммутатор к каналу проверки параметров быстродействия, содержащему преобразователь постоянного напряжения в импульсное, вход которого г;одключен к коммутатору, а выход - ко входу импульсного амплитудного селектора, выход которого через коммутатор соединен со входом индикаторного триггера.

Смотреть

Заявка

1495944

А. И. Рунов, А. А. Жигинас, О. Т. Мальчинский

МПК / Метки

МПК: G01R 31/3177

Метки: автоматическое, испытаний

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-382983-avtomaticheskoe-ustrojjstvo-dlya-ispytanijj.html" target="_blank" rel="follow" title="База патентов СССР">Автоматическое устройство для испытаний</a>

Похожие патенты