Магнитный дешифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Саюа Советских Социалистически Республикльства Ъос Зависимое от авт. санЗаявлено 07,ХИ.1970с присоединением зая 498381/18-2 1, К,л. Н 031 с 13/О б 11 с 7/00и Комитет по делам зобретений и открытий при Совете Министров СССРриоритет -публиковано 20.1111973, Бюллетень Ъс 1 УДК 681.327,66(088,8) ия 31 Л.1 а опубликовани п Авторы изобретения ко, И. С.Н, Коиарев ко рин, Ю. П. В, Трепашк юро систем автоматическения структорское упрапециально явител ШИфРАТ АГНИТНЪЙ Изобретение мож ройствах автоматики ники. применяться в уствычислительной техИзвестный магнитный дешифратор, содержащий элементы памяти с неразрушающим считыванием, конденсаторы и диоды, не обладает способностью запоминать входную информацию, имеет импульсный выход, содержит активные элементы, Обладает низкой надежностью, потребляет значительную мощ ность.В предлагаемом магнитном дешифраторе для запоминания входной дешифрируемой информации, полугения потенциального выхода, упрощения устройства, повышения его на дежности и уменьшения потребляемой мощности каждому разряду дешифрируемого кода соответствует грултпа элементов памяти с неразрушающим считыванием, например трансформаторов, имеющих обмот 1 ки уста новки в О и 1, считывания и выходные, причем старшему разряду дешифрируемото кода соответствует группа из пары (нечетного и четного) элементов и при переходе к каждому последующему младшему разряду 25 число пар элементов в разрядных группах увеличивается вдвое.Обмотки установки в 1 всех нечетных трансфлюксоров каждой группы соединены последовательно согласно и подключены зо к нулевому входу соответствующего разряда, обмовки установки в 1 всех четных трансфлюксоров каждой группы соединены последовательно согласно и подключены к единичному входу соответствующего разряда, вторые концы этих обмоток четных и нечетных трансфлюксоров всех разрядных групп .ерез разделительные диоды подсоединены к входу занесения входного кода; выходные обмотки каждого трансфлюксора данной разрядной группы нагружены последовательно соединенными конденсатором и диодом, общая точка которых подключена к последовательно и согласно соединенным обмоткам установки в О соответствующей пары трансфлкхксоров следующей младшей разрядной группы, а оощие точки конденсаторов и дчодов выходных обмоток трансфлюксоров самой младшей разрядной группы подключены к выходам дешифратора; вторые же концы соединенных попарно обмоток установки в О трансфлюксоров каждой разрядной группы через разделительные диоды подсоединены ко входам чтения информации каждой разрядной группы; обмотки считывания всех трансфлюксорав соединены последовательно и подключены ко входу генератора считывания; Обмотки установки в О трансфлюксоров старшей разрядной группы соединены последовательно согласно и подключе510152025 35 40 45 50 55 60 65 ны ко входу установки дешифратора в нуль,На чертеже приведена принципиальная электрическая схема дешифратора двухразрядного кода, Дешифратор собран на двухотверстных трансфлюксорах Т - Тб с обмотками разблакировмными К (установка в 1) и блокиравочными К, (установка в О), выходными и 4 и считывания Ф причем трансфлюксоры Т, и Т, образуют старшую разрядную труппу дешифратора, в которых записывается состояние старшего разряда двоичного кода, а трансфлюксоры Т, - Т, - младшую разрядную группу дешифратор а, в которую записывается состояние, младшего разряда двоичного кода.Запись входной иноформации (двоичный код) в трансфлюксоры производится положительным импулысом, подаваемым на вход Запись, причем нечетные трансфлюксоры каждой группы разблокируются при нулевом, а четные трансфлюксоры каждой ступени - при единичном состоянии соответствующего разряда входного двоичного кода.Считывание информации с каждого трансфлюксора производится непрерывно подачей на вход Г знакапеременного сигнала считывания, который проходит последовательно по считывающим обмоткам 1 л", всех трансфлюксоров дешифратора. С выходной обмотки 1 Г 4 каждого транофлюксора Т;, находящегося в состоянии 1, снимается напряжение на заряд накопительнаго конденсатора данного трансфлюксора. Время заряда этого кондечсатора при выбранных элементах схемы определяется мощностью считывающих импульсов и частотой их слЕдования, Конденсатор С; заряжается до амплитудного значения импульсов выходной обмотки трансфлюксора, благодаря чему на накапителыном конденсаторе каждого транофлюксора Т;, находящегося в состоянии 1, имеется псстоянный потенциал.Расшифровка записанной в трансфлюксорах информации производится падачей отрицательного импулыса на вход Чтение. Так как состояние старшего разряда входного двоичного кода переписалась в трансфлюксоры Т, - Т то одна из емкостей С, (С,) заряжена. Накапительные емкости С, и С, связаны со входом Чтение через блокирсвочные обиотки Ф, трансфлюксорсв Тз - Т 4 и Тб - Тв соответственно.Указанный отрицательный импульс с входа Чтение поступает на заряд конденсатора С, (С) заблокированного трансфлюксора Т, (Т,) через блокировочные обмотки одной из двух пар трансфлюксоров Та - Т 4 или Т 5 - Т 6 и устанавливает эту пару трансфлюксоров в нулевое состояние. Ввиду того, что в оставшейся паре трансфлюкссрав Т: - Т 4 или Т 5 - Тб только один из них был в состоянии 1, только на одном из четырех выходов, соответствующем входному двоичному коду, остается отрицательный потенциал.Для выдачи распределительного кода вс внешние цепи используется энергия, накопленная в канденсаторах. Так как частота считывающего сигнала выбирается больше частоты импульсов обращения к дешифратору, то мощность считывающего генератора может быть малой.Для установки трансфлюксоров дешифратора в исходное (блакираванное) состояние подаются, последовательно отрицательный импульс на вход установки в О, который блокирует трансфлюксоры Т, - Т, старейшей группы дешнфратора и отрицательный импульс на вход Чтение, который блокирует трансфлюксоры Тз - Т 4 (зарядным током емкости С 1) и Т 5 - Т (зарядным током емкости С 2) младшей группы дешифратора,При трех разрядах входного двоичного кода число трансфлюксаров в младшей разрядной группе дешифратора будет 8, при четырех разрядах входного двоичного кода - 16 и тд. В общем случае число трансфлюксоров в младшей группе дешифратора1 в зависимости от числа разрядов двоичного кода п выражается формулойУ =2".Суммарное число трансфлюксарав всего дешифратара в зависимости от числа разрядов двоичного кода выражается формулойУ., = 2(2" - 1).Расшифровка входной информации и-разрядного кода производится поочередном чтением тран 1 сфлаксоров разрядных групп дешифратора, начиная с транОфлюисоров группы (и - 1)-ого разряда и кончая трансфлюксорами младшей группы дешифратора, путем подачи отрицательных импульсов на входы Чтение соответствующих групп дешифратора.Установка трансфлюисоров дешифратора и-разрядного двоичного кода в исходное (блокированное) состояние производится, аналогично,дешифратору двухразрядного двоичного кода, блокировкой транефлюжсоров старшей группы дешифратор а (подачей отрицательного импульса на вход установки в О) и последующим поочередным чтением трансфлюксоров остальных последующих младвих групп дешифратора, кончая трансфлюксорами младшей группы дешифратсра, путем подачи отрицательных импульсов на входы Чтение соответствующих групп дешифратора, как при,расшифравке входной инфсрмации.Предмет изобретенияМагнитный дешифратор, содержащий элементы памяти с неразрушающим считыванием, конденсаторы и диоды, от,гичающийся тем, что с,целью расширения функциональных возможностей дешифратора,в нем старшему разряду дешифрируемого кода соответ374726 пспрйгпнньш нп Составител Текредмо ректо Тюрини Н.Ау ачева анилович едак п. Харви, фил. пред. Патент ствует пара элементов памяти с нераэрушающим считыванием, например, трансфлюк соров с обмотками установки в О и 1, считывания и выходными, а в каждом последующем младшем разряде число пар элементов увеличивается вдвое, оомотки установки в 1,всех нечетных трансфлюксоров каждой грунины соединены последовательно согласно и подключены к,нулевому входу соответствующего разряда, обмотки установки в 1 всех четных трансфлюксоров каждой группы соединены последовательно согласно и подключены к единичному входу соответствующего разряда, выходные обмотки каждого трансфлюксора данной разрядной группы нагружены последовательно соединенными Заказ 243(895 Изд, М 339 ЦНИИПИ Комитета по делам изобрет Москва, Ж, конденсатором и диодом, общая точка которых подключена к последовательно и согласно соединенным обмоткам установки в О соответствующей пары трансфлюксоров следующей младшей разрядной группы, а общие точки конденсаторов и диодов, выходных обмоток транофлюксоров самой младшей разрядной груп 1 пы подключены к выходам дешифратора, обмотки считывания всех транс-О флюксоров соединены поеледовательно иподключены к генератору, а обмотки установки в О трансфлюксоров старшей разрядной группы соединены последовательно согласно и подключены к входу установки дешифрато ра в О. Тираж тоО Подписн й и открытий прн Совете Министров ССС ушская наб., д. 4(5
СмотретьЗаявка
1498381
Специальное конструкторское бюро систем автоматического управлени
К. И. Диденко, И. С. Шандрин, Ю. П. Бурченко, А. Н. Конарев, М. В. Трепашко
МПК / Метки
Метки: дешифратор, магнитный
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-374726-magnitnyjj-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Магнитный дешифратор</a>