Номер патента: 312373

Автор: Лебедев

ZIP архив

Текст

Фтнтн .; ,фзфОт -и ре 312373 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Соввтокиз Социалиотичвокик РвопубликЗависимое от авт. свидетельстваЗаявлено ЗО.Х,1969 ( 1511672/18-24)с присоединением заявкиПриоритетОпубликовано 19,Ч 111.1971. Бюллетень25Дата опубликования описания 12.Х.1971 МПК Н 031 с 5/00 комитет оо авлам изобретений и открытий ори Совете й 1 иниотров СССРУДК 621,374 4(088 8) Авторизобретения В. Н. Лебедев Заявитель УМНОЖИТЕЛЬ ЧАСТОТЬ 1 Изобретение относится к области измерительной техники,Известен умножитель частоты, содержащий генератор калиброванной частоты, схему вычитания импульсов, счетчик коэффициента умножения, схему формирования импульсов, регистры. приращения периода, счетчик приращения периода, схему управления, триггеры, логические элементы И и ИЛИ и схему сравнения кодов.Однако такой умножитель имеет относительно узкий диапазон умножения частоты.С целью увеличения диапазона умножаемых частот в предложенном умножителе генератор частоты заменен генератором нескольких фиксированных частот, который через логические схемы управляется выходами схемы управления, выходами триггеров счетчика приращения периода и триггера переполнения. При этом выходы триггеров счетчика приращения периода соединены с раздельным входом триггера переполнения и с входами схем И, другие входы которых подключены к триггеру переполнения и к выходам схемы управления, а выходы схем И через первую схему ИЛИ подсоединены ко входу реверсивного счетчика; выходы триггеров реверсивного счетчика подключены к клапанам, вторые входы которых управляются триггерами делителя частоты, а, выходы клапанов через вторую схему ИЛИ подключены к схеме вычитания импульсов. На чертеже приведена функциональная 5 схема устройства.Оно содержит формирователь 1, триггеры2, 8, схемы И 4, 5, генератор частоты б, схему управления 7, счетчик приращения периода 8, клапаны переписи 9, 10, первый ре гистр приращения периода 11, схему сравнения кодов 12, второй регистр 18, счетчик коэффициента умножения 14, схему формирования импульсов 15, логические схемы И 1 б, схему ИЛИ 17 и схему вычитания 1 импульсов 18. Выходы триггеров счетчика 8соединены с раздельным входом триггера 19 и с входами ряда схем И 20, выходы которых через схему ИЛИ 21 соединены с входом реверсивного счетчика 22. Выходы триг геров счетчика 22 подключены ко входамсхем И 28, вторые входы которых управляются триггерами делителя частоты 24. Выходы клапанов 28 через схему ИЛИ 25 подключены к схеме вычитания импульсов 18, 25 схемам И 4, 5 и схеме управления 7.Умножитель работает таким образом, чтов счетчике 8 формируется приращение периода относительно минимального на входе умножителя. Так как генератор частоты б ЗО имеет одну фиксированную частоту, то возможный диапазон умножаемых частот находится в пределах1,М 1,2 Мгде 1, - длительность периода частоты генератора в сек;М - коэффициент умножения. Из формулы видно, что значение диапазона умножаемых частот можно увеличить, если изменять частоту генератора.При переполнении счетчика приращения периода более двух раз (частота на входе умножителя уменьшилась) необходимо понизить частоту генератора. Если счетчик приращения периода не переполнился (частота на входе умножителя увеличилась), необходимо увеличить частоту генератора.Роль тенер атор а фиксированных частот выполняет схема, состоящая из генератора, 6, делителя частоты 24, счетчика 22, логических схем И 28 ИЛИ 25. На выходе схемы ИЛИ 25 частота меняется в зависимости от состояния реверсивного счетчика. При этом изменению числа в реверсивном счетчике на единицу соответствует изменение частоты на выходе схемы ИЛИ 25 в два ра,- за относительно предыдущей, Импульсы на вход счетчика 22 поступают со схемы ИЛИ 21, а состояние триггера знака определяется импульсами, с выхода триггера переполнения 19 и с выхода схемы управления 7.После первого переполнения счетчика приращения периода 8 переключается триггер переполнения 19, В момент второго переполнения (за время измерения приращения одного периода) первая из схем И 20 выдает импульс, который через схему ИЛИ 21 проходит на вход счетчика 22. В результате частота на выходе схемы ИЛИ 25 изменяется сна - . При каждом последующем переУ2полнении первая из схем И 20 формирует по одному импульсу. В результате частота на выходе схемы ИЛИ 25 приводится к нужной за один период умножаемой частоты. При этом в счетчике 8 формируется правильное значение приращения периода, несмотря на переключение частоты со схемы ИЛИ 25.5 10 15 20 25 30 35 40 45 50 4Если счетчик 8 за период умножаемой частоты не переполнится, триггер переполнения 19 остается в исходном состоянии (триггер возвращается в исходное состояние импульсом гашения счетчика 8), и первая из схем И 20 будет закрыта. Открытыми оказываются одна или несколько схем И 20, опрашивающие состояние триггера переполнения 9 и триггеров счетчика 8. В начале следующего периода умножаемой частоты эти схемы опрашиваются последовательно сформированными импульсами, с выходов схемы управления 7. Так, если за время периода триггер переполнения и старший триггер счетчика 8 не переключались, то с соответствующих схем И 20 два импульса через схему ИЛИ 21 проходят на, вход счетчика 22. Ы результате частота на выходе схемы ИЛИ 25 увеличивается в четыре раза, т. е. частота на выходе схемы ИЛИ 25 балансируется сразу же в начале следующего такта. Затем импульсом сброса счетчик 8 и триггер переполнения 19 приводятся в исходное состояние. Предмет изобретения Умножитель частоты, содержащий генератор калиброванной частоты, схему вычитания импульсов, счетчик, коэффициента умножения, схему формирования импульсов, регистры приращения периода, счетчик приращения периода, схему упр,авления, триггеры, логические схемы И и ИЛИ и схему сравнения кодов, отличающийся тем, что, с целью расширения диапазона умножения частоты, он содержит реверсивный счетчик, делитель частоты и триггер переполнения, ко входу которого подключены выходы триггеров счетчика приращения периода, соединенные также со входами схем И, вторые входы которых подключены к выходам схемы управления и триггера переполнения, а выходы схем И через первую схему ИЛИ соединены со входом реверсивного счетчика, выходы триггеров которого подключены ко входам схем И, соединенных вторыми входами с выходами триггеров делителя частоты, причем выходы этих схем И через вторую схему ИЛИ соединены со схемой вычитания импульсов.31233 Заказ 2760/1 О Изд.1139 Тираж 473 Подписи ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров ССС Москва, Ж, Раушская наб., д. 4/5

Смотреть

Заявка

1511672

В. Н. Лебедев

МПК / Метки

МПК: H03B 19/00, H03K 5/00

Метки: умножитель, частоты

Опубликовано: 01.01.1971

Код ссылки

<a href="https://patents.su/3-312373-umnozhitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель частоты</a>

Похожие патенты