Сумматор параллельного действия

Номер патента: 272672

Авторы: Бобров, Ленинградский

ZIP архив

Текст

О П И С А Н И Е 272622ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик/50 Кл, 42 птз МПК б 06 7/50УДК 681.325,54 (088 Комитет по деламобретений и открытийри Совете МинистровСССР Приоритет 03,Ч 1,1970, Бюллетень19 бликов ан Дата опубликования описания 16.1 Х,1970 Авторизобретения А. Е. Бобровдский институт инженеров железнодорожн нспорта имени акад. В. Н. Образцова явите енингр тММАТОР ПАРАЛЛЕЛЬНОГО Д ИЯ Сумматор может быть использован в вычислительных устройствах и машинах на феррит- транзисторных ячейках различных типов,Известны сумматоры параллельного действия на феррит-транзисторных ячейках, дей ствие которых основано на компенсационном или разновременном способе гашения информации (запрета).Недостаток известных схем заключается в том, что и компенсационный и разновремсн ный рекимы запрета (гашения) существенно отличаются от типового режима работы ферриттранзисторной ячейки запись - считывание. Это приводит к усложнению схем и снижает надежность работы сумматоров. 15Предлагаемый сумматор отличается от известных тем, что в нем шины первого и второго слагаемых подключены, соответственно, ко входам записи первой ячейки и второй и третьей ячеек и соединены со входами. первой 20 схемы ИЛИ, выход которой связан со входом записи четвертой ячейки и со входом считывания седьмой ячейки. Выход первой ячейки соединен со входом считывания третьей и со входом второй схемы ИЛИ, на второй 25 вход которой подключен выход второй яченки. Выход второй схемы ИЛИ соединен со входом записи седьмой ячейки, выходы третьей и четвертой ячеек подключены ко входам третьей схемы ИЛИ, выход которой соеди- ЗО нен со входом считывания восьмой ячейки. Шина переноса из младшего разряда соединена со входом считывания четвертой и входом записи пятой ячейки, выходы пятой и шестой ячеек подключены ко входам четвертой схемы ИЛИ, выход которой соединен со входом записи девятой и входом считывания десятой ячейки. Выход седьмой ячейки соединен со входом считывания шестой, а выход девятой соединен со входом записи десятой.Это дает возможность повысить надежность и упростить схему сумматора.В сумматоре используется временной парафазный код,Схема устройства приведена на чертеже.Сумматор на феррит-транзисторных ячейках 1 - 10 имеет три входа (два входа слагаемых 11 и 12 и вход 13 переноса из младшего разряда) и два выхода (перенос в старший разряд 14 и выход суммы 15).Ячейки 1, 2, 5 и 9 предназначены для задержки информации на один такт, ячейки 3, 4, 7 и 10 - для конъюнкций, а ячейки 6 и 8 - для восстановления взапмопнверсного значения рабочих тактов.Входы слагаемых 11 и 12 подключены па запись в ячейку 1 и ячейки 2 и 3, соответственно, после чего они объединяются и их дизь. юнкция подается на запись в ячейку 4 и считывание с ячейки 7. Вход 13 переноса из млад272672 ЗНАЧЕНИЕ ИНФОРМАЦИИ На выходе сумматора На выходах ячеек На входах ячеек 10 12 10 мо т М ф оФ Мо Ч Е о ИСЧ Р (щ о ИМЕ о СЕф о И ло И Шего разряда подан на считывание с ячейки 4 и на запись в ячейку 5. Выход ячейки 1 подключен на считывание с ячейки 3, после чего он объединяется с выходом ячейки 2 и подключается на запись в ячейку 7, Выходы ячеек 3 и 4 объединены и поданы на считывание с ячейки 8. Выходы ячеек 5 и б также объединены и поданы на запись в ячейку 9 и считывание с ячейки 10. Выход ячейки 7 подан на считывание с ячейки б. Выход ячейки 9 подан на запись в ячейку 10. Выход ячейки 8 является выходом переноса в старший разряд, а выход ячейки 10 - выходом суммы,Кроме того, для нормальной работы сумматора к схеме подключены постоянно идущие сигналы тактов, На чертеже тактовые сигналы обозначены буквой и и номером, например п 1, п 4 и т. д. Если на ячейку подключены два тактовых входа, на чертеже номера этих так 2 тов обозначены в виде дроби, например и - . Такт п 1 подан на считывание с ячеек б и 7, на запись в ячейку 8 и считывание с ячейки 5. Такт п 2 подан на запись в ячейку б, на считывание с ячеек 1, 2 и 9. Такт пЗ подан на Предмет изобретения Сумматор параллельного действия, содержащий феррит-транзисторные ячейки, отличающийся тем, что, с целью повышения .надежности и упрощения схемы сумматора, шины первого и второго слагаемых подключены гоответственно ко входам записи первой ячейКи и второй и третьей ячеек и соединены со 4считывание с ячейки 10 и с ячейки 5. Такт п 4подан на считывание с ячеек 3, 4 и 8, на считывание с ячеек 1, 2 и 9.Слагаемые подаются во временном пара 5 фазном коде по тактам п 1 и пЗ, а временнойпарафазный код переноса из младшего разряда - по тактам п 2 и п 4. Код суммы получается по тактам п 1 и пЗ с задержкой на один период по сравнению со временем прихода кода10 слагаемых,Для работы сумматора требуется не менеечетырех тактов.Подробное описание работы сумматора дается в виде таблицы, в которой:15 наличие импульса (в обмотке, на входе ивыходе ячейки и т. д.) обозначается единицей,отсутствие - нулем;временные параметры импульса (сигнала)даются в виде Р где 1 - номер такта, р - но 20 мер периода, в котором рассматривается (вырабатывается) сигнал, причем считается, чтокоды слагаемых подаются по тактам 1 и З;Как видно из таблицы, на выходах суммы15 и переноса 14 информация получается во25 временном парафазном коде. входами первой схемы ИЛИ, выход которой связан со входом записи четвертой ячейки и со входом считывания седьмой ячейки, выход первой ячейки соединен со входом считывания 30 третьей ячейки и со входом второй схемыИЛИ, на второй вход которой подключен выход второй ячейки, выход второй схемы ИЛИ соединен со входом записи седьмой ячейки, выходы третьей и четвертой ячеек подЗаказ 2243/2ЦНИИПИ Комитета по деламМоскв Тираж 480 Подписное изобретений и открытий при Совете Министров СССР , Ж, Раушская наб д. 4/5 ипография, пр. Сапунова,ючены ко входам третьей схемы ИЛИ, ход которой соединен со входом считывач восьмой ячейки, шина переноса из младго разряда соединена со входом считывания вертой и входом записи пятой ячейки, выы пятой и шестой ячеек подключены ко входам четвертой схемы ИЛИ, выход которой соединен со входом записи девятой и входом считывания десятой ячейки, выход седьмой ячейки соединен со входом считывания 5 шестой, а выход девятой соединен со входомзаписи десятой,

Смотреть

Заявка

1265519

А. Е. Бобров, Ленинградский институт инженеров железнодорожного транспорта имени акад В. Н. Образцова

МПК / Метки

МПК: G06F 7/49

Метки: действия, параллельного, сумматор

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/3-272672-summator-parallelnogo-dejjstviya.html" target="_blank" rel="follow" title="База патентов СССР">Сумматор параллельного действия</a>

Похожие патенты