Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 258384
Авторы: Средств, Тбилисский
Текст
Гт 1-и-с О А ИЕ ИЗОБРЕТЕНИЯ 258384 Союз Соеетскик Социалистическик РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ от авт. свидетельства М4 Х 1.1968 ( 1247799/18-24 Зависимо л, 21 ат, 37/О лен с присоединением заявки ЛсПриоритет 1 ПК 6 11 Ь йомитет по делам аобретеиий и открытий при Сосете Мимистроо СССРК 681,337(О 88.8 Опу блик Дата оп но ОЗ.Х 11,1969, Бюллетень М за 19 икования описания 22,11.197Заявитель АНА ВОЕ МЙ НА 1 ОЩЕЕ УСТРОЙСТВО дин азр Предлагаемое устройство относится к аналоговой вычислительной технике, точнее к устройствам для запоминания однозначных функций.В известных запоминающих устройствах, содержащих операционные усилители и конденсаторы во входных цепях и в цепи обратной связи, где применяются транзисторные ключевые схемы, существуют утечка заряда с конденсаторов за счет конечного сопротивления ключевых схем.Предлагаемое устройство отличается тем, что для повышения точности за счет уменьшения утечки заряда конденсаторов в нем применены ключевые схемы с двумя гальванически развязанными транзисторами,Схема устройства показана на чертеже.Устройство содержит усилитель 1 с конденсатором 2 в цепи обратной связи и с группой входных конденсаторов 8.Во входной цепи устройство содержит импульсные формирователи 4 и 5 и формирователь б разрядной ключевой схемы.В устройстве применены три ключевые схемы: записи, стирания и разряда.Все ключевые схемы состоят из двух гальванически развязанных транзисторов, работающих таким образом, что в каждом из двух состояний один триод открыт, другой закрыт,Ключегая схема записи представляет собой два гальванически развязанных транзистора 7 и 8.Запись осуществляется следующим образом.При подаче сигнала на вход формирователя 4 идет запоминание входного напряжения.В этом случае транзистор 7 открыт и напряжение через диод 9 заряжает конденсатор 3, 10 подключенныц ко входу усилителя 1. Транзисгор 8 заперт и не влияет на работу схемы, эмиттер его заземлен, а коллектор череЗ резистор 10 соединен с анодом диода 9. Во время записи, когда на входе формирователя б отсутствует сигнал, транзистор 11 открыт, ключевая схема разряда шунтирует усилитель 1 и запертый транзистор 12 не влияет на работу. При снятии сигнала со входа формирователя 4, ключевая схема записи пере ключается. Транзн 7 запирается, и открывается транзистор 8, который подключает землю к аноду диода 9. Последний запирается, прерывая тем самым цепь разрядки конденсатора 8. Запоминание напря женн, поданных на другие входы стирания,происходит аналогично.Для стирания применяется идентичная ключевая схема.При отсутствии е пцы на входе форми рователя э цепь р ядки конденсатора 8разрывается. Транзистор И открыт, на катод диода 14 через резистор 15 подается напряжение +100 в и запирает его (при условии, что запоминаемые напряжения не превосходят 100 в). При этом транзистор 16 заперт, коллектор его заземлен, а эмиттер соединен с катодом диода 14, и следовательно, транзистор 16 не может влиять на,потенциал катода,диода 14, Таким образом, диод 14 разрывает цепь для разрядки конденсатора 3.При подаче сигнала на вход формирователя б происходит стирание, Ключевая схема переключается, транзистор 13 запирается, с диода 14 снимается запирающее напряжение, и создается цепь для разрядки конденсатора 3, через открытый транзистор 16.При считывании на вход формирователя 6 подается сигнал, и ключевая схема переключается, При этом транзистор 11 закрывается, а транзистор 12 открывается, и положительное напряжение +10 в прикладывается к катоду диода 17, который запирается. При этом происходит заряд конденсатора 3.Управление предложенным запоминающим устройством целесообразно осуществлять цифровыми регистрами и логическими схемами.Предмет изобретения1. Аналоговое запоминающее устройство для однополярных напряжений, содержащее операционный усилитель с конденсаторами во входной цепи и в цепи обратной связи, а также транзисторные ключи в обеих цепях, отличающееся тем, что, с,целью повышения точности, оно содержит во входной цепи двеключевые схемы записи и стирания, каждаяиз которых выполнена на двух гальваническиразвязанных транзисторах, каждая ключеваясхема содержит импульсный формирователь,с одной парой выходов которого связан эмиттер и база первых транзисторов, а с другой -эмиттер и база вторых транзисторов, источник входного сигнала связан с эмиттером10 первого транзистора ключевой схемы записи,коллектор которого подключен через диод квходному конденсатору и через резистор -к коллектору второго транзистора, эмиттеркоторого соединен с шиной нулевого потен 15 циала, имеющей общую точку с коллекторомпервого транзистора ключевой схемы стирания, эмиттер которого связан через резисторс коллектором второго транзистора, эмиттеркоторого подключен к источнику положитель 20 ного напряжения,2. Устройство по п. 1, отличающееся тем,что, с целью уменьшения времени разрядаконденсатора обратной связи, в нем разрядная ключевая схема на двух гальванически25 развязанных транзисторах содержит импульсный формирователь, связанный однойпарой выходов с эмиттером и базой первоготранзистора, коллектор которого через резистор и диод соединен с входом усилителя, аз 0 общая точка диода и резистора связана сэмиттером второго транзистора, база и эмиттер которого подключены ко второй паре выходов формирователя, причем коллектор второго транзистора соединен с выходом уси 35 лителя,258384 винскии Корректоры: В, Петрова и Е. Ласточкина актор Л. А. Утехин к Заказ 836/4 Тираж 499ЦНИИПИ Комитета по делам изобретений и открытий при Совете ММосква Ж, Раушская наб., д. 4/5 ипография, пр, Сапунова,оставитель В. Н Техред Т. П Подписноестров СССР
СмотретьЗаявка
1247799
Тбилисский научно исследовательский институт приборостроени, средств автоматизации
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 01.01.1970
Код ссылки
<a href="https://patents.su/3-258384-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: 258383
Следующий патент: Устройство для прошивки долговременных запоминающих устройств
Случайный патент: Способ управления стабилизированным инвертором и устройство для его осуществления