Устройство для сопряжения микропроцессорной системы с внешним устройством
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1661776
Автор: Лупенко
Текст
При поступлении на информационный вход триггера 2 логической единицы запроса доступа к локальному каналу Микропроцессорной системы (сигнал 111 на Фиг, 2) происходит его "перепись" на прямой выход триггера 2 (сигнал 02 на фиг. 2) следующим положительным Фронтом импульсов генератора 3, что необходимо для синхронизации запроса доступа к локальному каналу с работой микропроцессорной системы. По положительному Фронту на прямом выходе триггера 2 запускается Формирователь 4 импульсов. Формирователь 4 1 импульсов Формирует короткий положительный импульс длительностью примерно равной периоду тактовых импульсон генератора 3 (П 4 на Фиг. 2), Тактовые импульсы на временной диаграмме пред ставлены сигналом ПЗ, Импульс с выхода формирователя 4 импульсов проходит через элемент ИЛИ-НЕ 6, инвертируется и поступает (сигнал Пб на Фиг. 2) на вход управления шинного формировате ля 7, в результате чего последний переключается в режим передачи сигнала с информационного входа на свой двунаправленный вход/выход. При этом логический нуль с информационного входа шинного Формирователя 7 на время действия нулевого управляющего сигнала подается на вход/выход шинного Формирователя 7 и далее на вход/ /выход микропроцессора 11. В качестве входа/выхода микропроцессора 11 используются двунаправленные входы ГЯ/ЕО или В/Е 1, представляющие собой входы запроса-разрешения доступа к магистрали. Микропроцессор 11 нос принимает этот отрицательный импульс или запрос внешнего устройства на доступ к локальному каналу и после его окончания в ответ выдает отрицательный импульс на тот же вход/выход Ш7) в конце текущего цикла канала или в холостом такте, что является сообщением о переводе канала (магистрали) в высокоимпедансное состояние. Поскольку отрицательный импульс на уп"эО равляющем входе шинного Формиронателя 7 к этому моменту уже закончился,формирователь 7 передает отрицательный импульс микропроцессора с входа//выхода на свой выход и далее на синхровход триггера 8 (сигнал П " 7).Триггер 8 по положительному (заднему) фронту импульса П 7 переходит в ну)/ .левое состояние, "переписывая" логический нуль своего информационного входа на выход . При этом на инверсном выходе триггера 8 устанавливается высокий уровень разрешения доступа (сигнал П 8), сообщая внешнему устройству через выходную клемму 10 об освобождении локального канала, и внешнее устройство подключается к каналуеПосле окончания работы с каналом внешнее устройство снимает сигнал запроса, и на входной клемме 1 устанавливается логический нуль (Б 1), это приводит к установке триггера 8 в единицу и снятию разрешения доступа с клеммы 10. Первый же положительный фронт импульсов генератора 3 переводит триггер 2 в состояние логического нуля и на его инверсном выходе формируется. уровень логической единицы, который запускает Формирователь 5 импульса, формирующий короткий импульс (05 на фиг. 2). Этот импульс проходит по цепям устройства так же, как и импульс формирователя 4 импульса, что было описано выше, и поступает на вход/выход микропроцессора 11. Микропроцессор 11 воспринимает его как сигнал окончания захвата канала и по истечении двух тактов берет уп-. равление каналом на себя,Резисторы 12 и 14 обеспечивают функционирование устройства, Формируя потенциалы логической единицы на входе/выходе микропроцессора 11 и вы-. ходе шинного Формирователя 7 во время нахождения их в высокоимпендансном состоянии, устраняя неопределенность сигналов на этих выводах.Формула из о бр ет енияУстройство для сопряжения микропроцессорной системы с внешним устройством, содержащее элемент ИЛИ-НЕ, первый и нторой. токоограничительные резисторы, о т л и ч а ю щ е е с я тем, что, с целью упрощения, в него введены дна Формирователя импульсов, шинный Формирователь, первый и второй триггер, причем информационный вход первого триггера является информационным входом устройства и соединен с установочным входом второго триггера, прямой и иннерсный выходы первого триггера связаны соответственно с входами первого и второго Форми;.ронателей импульсов, выходы которых166 1776 Составитель В.ЗахаровРедактор В.Бугренкова Техред А,Кравчук Корректор Н а 125 Тираж 1 д 3Государственного комитета по изобре113035, Москва, Ж, Рауш Подписноекиям и открытиям при ГКНТ ССС ая наб., д, 4/5 Зак ельский комбинат "Патент", г. Ужгород, ул. Гагарина,Производственноподключены соответственно к первомуи второму входам элемента ИЛИ-НЕ,выход которого соединен с.входом управления шинного формирователя, информационный вход которого связанс шиной нулевого потенциала устройст-ва и с информационнья входом второго.триггера, информационный выход шин- .ного формирователя подключен к син-хровходу второго триггера, и черезпервый токоограничительный резистор 6с шиной единичного потенциала устройства, при этом выход второго триггера является выходом устройства, информационный вход-выход шинного формирователя является информационнымвходом-выходом устройства и черезвторой токоограничительный резисторсоединен с шиной единичного потенциа Ола устройства, выход генератора импульсов связан с синхровходом первого триггера.
СмотретьЗаявка
4672971, 04.04.1989
ТЕРНОПОЛЬСКИЙ ФИЛИАЛ ЛЬВОВСКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА ИМ. ЛЕНИНСКОГО КОМСОМОЛА
ЛУПЕНКО АНАТОЛИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 13/00
Метки: внешним, микропроцессорной, системы, сопряжения, устройством
Опубликовано: 07.07.1991
Код ссылки
<a href="https://patents.su/3-1661776-ustrojjstvo-dlya-sopryazheniya-mikroprocessornojj-sistemy-s-vneshnim-ustrojjstvom.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения микропроцессорной системы с внешним устройством</a>
Предыдущий патент: Устройство управления памятью
Следующий патент: Устройство для сопряжения источника и приемника информации
Случайный патент: Цветомузыкальное устройство