Номер патента: 1499451

Автор: Тюкаева

ZIP архив

Текст

(5 р 4 Н 0 13,;, Е ь А 1. АНИЕ ИЭОБРЕТ И ЕЛЬСТВ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР Н АВТОРСКОМУ(56) Авторское свидетельство СССРВ 1287137, кл. С 06 Р 1/04, 1985.Информационный листок ЛНЦТИР 1332-84, 1984.(54) ЦИФРОВАЯ ЛИНИЯ ЗАДЕРЖКИ(57) Изобретение может быть использовано для создания линии задержки с оперативным контролем работоспособности для систем, где время обнаружения неисправности не имеет особого значения, но предъявляются жесткие требования к габаритам и весу обо" рудования. Цель изобретения - повышение достоверности работы - достигается путем обеспечения оперативногоконтроля работоспособности. Для этого .в состав устройства дополнительновведены четыре В-триггера, сумматорпо модулю два, шины цикловых синхронизирующих импульсов, шины индикациинеисправности и новые соответствующие связи. На чертеже показаны ОЗУ 1,Э-триггеры 3 - б, сумматор 7 по моду.лю два, входная шина 8, выходная шина 9, шина 10 тактовых импульсов,шина 11 цикловых синхронизирующихимпульсов, шина 12 индикации неисправности, Возможность индикации неисправностей в процессе непрерывнойработы позволяет оператИвно делатьвыводы о достоверной работе устройства. 1 ил.3 149945Изобретение относится к радиотехнике и может быть использовано в качестве линии задержки с оперативнымконтролем работоспособности в системах, где время обнаружения неисправ 5ности не имеет большого значения,но предъявляются жесткие требованияк объему оборудования,Цель изобретения - повышение досОтоверности работы путем обеспеченияоперативного контроля работоспособности,Поставленная цель достигается засчет введения в состав устройствачетырех П-триггеров, сумматора помодулю два, шины цикловых синхронизирующих импульсов, шины индикации неисправности и новых связей,На чертеже представлена блок-схема цифровой линии задержки,Цифровая линия задержки содержит последовательно соединенные оперативное запоминающее устройство (ОЗУ) 1, П-триггеры 3 и 4 и сумматор по модулю два 7, счетчик 2 адресов, последовательно соединенные П-триггер 5 и П-триггер 6, выход которого подключен к второму входу сумматора 7 по модулю два, при этом входы П-триггера 5 и ОЗУ 1 объединены и подключены к входной шине 8, а также выходную шину 9. Вход синхронизации П-триггера 3 соединен с входом управления "Запись-считывание" ОЗУ 1, шиной 10 35 тактовых импульсов и входом счетчика 2 адресов, выходы разрядов которого соединены с адресными входами ОЗУ 1, Входы синхронизации П-триггеров 4-6 подключены к шине 11 цикловых синхро- "О низирующих импульсов. Выход П-триггера 3 подключен к выходной шине 9, выход сумматора 7 по модулю два подключен к шине 12 индикации неисправности. 45Цифровая линия задержки работает следующим образом.Входная информация записывается последовательно в ячейки ОЗУ 1. Разница во времени между записью и считыванием иэ конкретной ячейки определяется периодом работы счетчика 2 адресов. Период работы счетчика 2 выбирается на один интервал меньше требуемой задержки, поэтому информация 55 с выхода ОЗУ 1 дополнительно задерживается на П-триггерена один тактовый интервал. Таким образом в ОЗУ 1 и П-триггере 3 осуществляется необхо 1 4димая задержка ровно на один цикл, т,е, на время, равное периоду цикловых синхроимпульсов, поступающих на шину 11. Одновременно с помощью циклового синхронизирующего импульса в триггер 5 записывается символ входной информации, Затем в П-триггере 6 этот символ вновь задерживается на цикл и сравнивается на сумматоре 7 с этим же символом, задержанным в ОЗУ 1 и триггере 3. В случае исправной работы конкретной ячейки ОЗУ 1, в которой хранится данный конкретный элемент входной информации неисправность не Фиксируется, а в случае несбвпадения сигналов на входах сумматора 7 выдается сигнал неисправности, поступающий на шину 12 индикации неисправности, Так как период работы счетчика 2 адресов отличен от периода цикловых синхронизирующих импульсов, поступающих по шине 11 на период следования тактовых импульсов, посту" пающих по шине 10, по следующий записываемый в П-триггер 5 символ одновременно записывается в следующую ячейку ОЗУ 1.Таким образом, производится контроль исправности всех ячеек ОЗУ 1 последовательно от цикла к циклу, а время, необходимое для контроля всего объема ОЗУ 1, составляет величину, равную произведению длительности цикла на количество используемых ячеек ОЗУ 1. П-триггер 4 служит для фиксации задержанного на .цикл элемента входной информации на входе сумматора 7.Возможность индикации возникающих неисправностей в процессе непрерывной работы устройства позволяет оперативно делать выводы о достоверной работе устройства.Ф о р м у л а и з о б р, е т е н и яЦифро вая линия задержки , содержащая счетчик адресов , оперативное э апоминающе е устройство , информационный вход которого соединен с входной шин ой линии , а вход управления режимом записи-считывания - с шиной тактовых импульсов и входом счетчика адресов , выходы разрядов которого соединены , с адресными входами оперативного за- - поминающег о устройства , о т л и ч а - ю щ а я с я тем , что , с целью по выше ния достоверности работы путем обеспечения оперативного контроляСоставитель А,ОчеретяныйТехред М.Ходанич Корректор Н.Борисова Редактор Н.Лазаренко Заказ 4705/53 Тираж 884 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская .наб д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,301 6 14994 работоспособности, в нее введены четыре П-триггера, сумматор по модулю два, шина цикловых синхронизирующих импульсов и шина индикации неисправности, причем информационный вход первого П-триггера соединен с выходом оперативного запоминающего устройства, вход синхронизации - с шиной тактовых импульсов, а его выход - с выходной шиной линии и информационным входом второго П-триггера, вход синхронизации которого соединен с 51 6входами синхронизации третьего и четвертого П-триггеров и шиной цикловыхсинхронизирующих импульсов, выходвторого П-триггера соединен с первымвходом сумматора по модулю два, выход которого соединен с шиной индикации неисправности, а второй вход -с выходом третьего П-триггера, информационный вход которого соединен свыходом .четвертого П-триггера, информационный вход которого соединен свходной шиной линии.

Смотреть

Заявка

4344358, 19.10.1987

ПРЕДПРИЯТИЕ ПЯ В-8799

ТЮКАЕВА ГАЛИНА АНАТОЛЬЕВНА

МПК / Метки

МПК: H03K 5/13

Метки: задержки, линия, цифровая

Опубликовано: 07.08.1989

Код ссылки

<a href="https://patents.su/3-1499451-cifrovaya-liniya-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Цифровая линия задержки</a>

Похожие патенты