Устройство для перемножения аналоговых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 16 1)4 СО ВСЕСРК 3:".Р. Я ЗОБРЕТ ОП М АВТО ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ МУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССР У 661561, кл. С 06 С 7/16, 1977.Авторское свидетельство СССР У 13.19047, кл. С 06 С 7/ 16, 1986. (54) УСТРОЙСТВО ДЛЯ .ПЕРЕМНОЖЕНИЯ АНАЛОГОВЫХ СИГНАЛОВ(57) Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналого вых вычислительных машинах. Целью изобретения является повышение точности работы, Устройство для перемножения аналоговых сигналов содержит первую и вторую управляемые проводимости, выполненные на первом 1и втором 2 полевых транзисторах,первый 3 и второй 4 операционные усилители, сумматор 5, первый 6 и второй7 масштабные резисторы, суммирующевычитающий блок 8, входы первого 10и второго 11 сигналов-сомножителей,вход напряжения смещения 12, выход13. Работа устройства перемноженияаналоговых сигналов основана на передаче первого сигнала-сомножителяс входа 10 через проводимости первого 1 и второго 2 полевых транзисторов, регулируемые вторым сигналомсомножителем с входа 1 1. 1 ил,(2)50 где Цвф П,ф Изобретение относится к электрическим вычислительным устройствам иможет быть использовано в аналоговыхвычислительных машинах,Цель изобретенияповышение точ 5ности работы устройства.На чертеже изображена Функциональная схема устройства для перемножения аналоговых сигналов. 10На схеме обозначены первый 1 ивторой 2 полевые транзисторы, первый,3 и второй 4 операционные усилители,сумматор 5, первый 6 и второй 7 масштабные резисторы, суммируюше-вычи;тающий блок 8, шина 9 нулевого потенциала, вход 10 первого сигнала-сомнокителя, вход 11 второго сигнала-со"множителя, вход 12 задания напряжения смещения и выход 13, 20Устройство для перемножения аналоговых сигналов работает следующимобразом,Первый сигнал-сомножитель с входа10 подается на истоки первого 1 ивторого 2 попевых транзисторов, назатворы которых подаются линейныекомбинации О, +О и Ц, -О второгосигнала-сомножителя и напряжения смещения с выходов суммирующе-вычитающе 30Го блока 8, Напряженин, со стоков первого 1 и второго 2 .полевых транзисторов подаются на инвертирующие входы1 ервого 3 и второго 4 операционныхусилителей.Благодаря действию глубокой отрицательной обратной связи через первый 6 и второй 7 масштабные резисторы разность напряжений между инвергирующим и неинвертирующим входамипервого 3 и второго 4 операционныхусилителей близка к нулю, С учетомЭтого напряжения на выходах первого. 3 и второго 4 операционных усилителей соответственно равны:- напряжения на выходах первого 3 и второго 4 операционных усилителей фф 55 - напряжение первого сигнала-сомно." жителя с входа 10; ККси, - проводимости первого 1 и второго 2полевых транзисторов,К 8 - проводимости первого 6 и второго 7масштабных резисторов.Напряжения с выходов первого 3 и второго 4 операционных усилителей поступают на сумматор 5.В сумматоре 5 производится сложение сигнала на первом входе с сигналом на втором входе, взятым с противоположным знаком,С учетом выражений (1) и (2) по- лучают гдето.=я,=яИзвестно, что проводимость полевого транзистора является нелинейной Функцией от напряжения сток - исток. Это вызывает погрешность перемножения.Если обеспечить равенство напряжений смещения на затворах первого 1 и второго 2 полевых транзисторов и идентичность их параметров, то 2 Ь(4)вщ где П - напряжение второго сигнала 2дсомножителя с входа 11;Ъ - коэффициент, определяемыйпараметрами полевого транзистора.Из выражения (4) следует, что наряжение на выходе 13 пропорционально роизведению,первого и второго сигналов-сомножителей,Формула изобретения Устройство для перемножения аналоговых сигналов, содержащее первую и вторую управляемые проводимости, выполненные на первом и втором полевых транзисторах соответственно, пер вый и второй операционные усилители, между инвертирующим входом и выходом каждого из которых включен соответствующий масштабный резистор, сумматор, выход которого является выходом устройства, истоки первого и второго полевых транзисторов соединены, о тл и ч а ю щ е е с я тем, что, сЗаказ 1583/52 Тираж 704 Подписное ВНИИПИ Государственного комитета .СССР по делам изобретений и. открытий .Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная4 целью повышения точности работы, внего введен суммирующе-вычитающийблок, первый и второй выходы которого подключены к затворам первого ивторого полевых транзисторов соответственно, стоки которых соединены синвертирующйми входами соответственнопервого и второго операционных усилителей, выходы которых подключены квходам сумматора, исток первого полевого транзистора является входом первого сигнала-сомножителя устройства, входом второго сигнала-сомножителя которого является первый вход суммирующе-вычитающего блока, второй вход которого является входом зада-ния напряжения смещения устройства, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала.Ъ
СмотретьЗаявка
4122766, 22.09.1986
ДАУГАВПИЛССКОЕ ВЫСШЕЕ ВОЕННОЕ АВИАЦИОННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ ИМ. ЯНА ФАБРИЦИУСА
КИСЕЛЕВ АНАТОЛИЙ АЛЕКСЕЕВИЧ, ДОЛГИЙ АНАТОЛИЙ АЛЕКСЕЕВИЧ
МПК / Метки
МПК: G06G 7/16
Метки: аналоговых, перемножения, сигналов
Опубликовано: 15.04.1988
Код ссылки
<a href="https://patents.su/3-1388906-ustrojjstvo-dlya-peremnozheniya-analogovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для перемножения аналоговых сигналов</a>
Предыдущий патент: Счетная линейка
Следующий патент: Устройство для воспроизведения гистерезисных функций
Случайный патент: Весоизмерительное устройство