Номер патента: 1370771

Авторы: Горалевич, Коханый, Ходырев, Черняк

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК4 Н 03 К 17/ ВСГ 1 ЧЛЧ 1 Ц13ПИСАНИЕ ИЗОБРЕТЕНИ ханый ник поМ,: Энергия,СССР2,ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫ А ВТОРСКОМУ СВИДЕТЕЛЬСТВ(57) Изобретение относится к импульсной технике и может быть использовано в автоматических устройствахэлектронной коммутации. Цель изобре 80137077 тения - повьппение точности - достигается за счетобеспечения режима срабатывания распределителя уровней какпо Фронту, так и по срезу синхронизирующего импульса. Другая цель -повышение надежности - достигаетсяза счет исключения возможности неопределенных состояний и участия элементов устройства в гонках. Для этогов устройство, содержащее первый регистр 1 сдвига, второй регистр 2сдвига, элемент И 3, триггер 4, шину5 синхронизации, шину 6 тактирования,выходные шины 7.1-7.Н, являющиесясоответственно выходами регистрасдвига, дополнительно введены Р-триггер 8, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9 иэлемент НЕ 10. 1 ил.35 При включении напряжения питания состояние второго регистра 2 сдвига может быть произвольным. В случае 50 присутствия логической единицы в последнем разряде второго регистра 2 сдвига уровень логического нуля с его инверсного выхода обнуляет по К-входу триггер 4, что соответствует поступлению сигнала логического нуля на 0-вход второго регистра 2 сдвига.В самом неблагоприятном случае за время поступления Б импульсов по Изобретение относится к импульсной технике, в частности к распределителям, и может быть использованов автоматических устройствах элекгтронной коммутации,Цель изобретения - повышение точности, достигаемой за счет обеспечения режима срабатывания распределителя уровней как по фронту, так и посрезу синхронизирующего импульса, иповышения надежности за счет исключения возможности неопределенных состояний и участия элементов устройства в гонках. 15На чертеже представлена функциональная схема распределителя уровней.Распределитель уровней содержитпервый регистр 1 сдвига, второй регистр 2 сдвига, элемент И 3, триггер 204, шину 5 синхронизации, шину 6 тактирования, выходные шины 7.1-7.М,являющиеся выходами первого регистра1 сдвига, Р-триггер 8, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, элемент НЕ 10. Выходтриггера 4 соединен с Р-входом второго регистра 2 сдвига, выход первого разряда которого соединен с 0-входом первого регистра 1 сдвига, аинверсный выход последнего разряда - З 0с К-входом триггера 4 и первьв ,;ходомэлемента И 3, второй вход которогосоединен с шиной 6 тактирования, Выход элемента НЕ 1 О соединен с С-входом первого регистра 1 сдвига, авход - с С-входом второго регистра 2сдвига и выходом элемента ИСКЛЮЧАЮЩЕЕИЛИ 9, первый вход которого соединенс шиной 5 синхронизации и Р-входомР- триггера 8, а второй - с прямым выходом П-триггера 8, С-вход которогосоединен с шиной 6 тактирования, выход элемента И 3 соединен с С-входомтриггера 4.Распределитель уровней работает 45следующим образом. шине 5 синхронизации второй регистр 2 сдвига устанавливается в нулевое состояние, При этом сигнал логической единицы с инверсного выхода последнего разряда второго регистра 2 сдвига разрешает по К-входу установку триггера 4 в единичное состояние. Нулевое состояние триггера 4 и второго регистра 2 сдвига является исходным для распределителя уровней. При подаче единичного сигнала по шине 6 тактирования срабатывает элемент И 3, и фронтом единичного сигнала с его выхода триггер 4 устанавливается в единичное состояние, что соответствует подаче уровня логической единицы на 0-вход второго регистра 2 сдвига. Фронтом того же сигнала по шине 6 тактирования, если на шине 5 синхронизации присутствует уровень логической единицы, 0-триггер 8 устанав-. ливается в единичное состояние, а если на шине 5 синхронизации в этот момент присутствует уровень логического нуля, то 0-триггер 8 устанавливается соответственно в нулевое состояние. При нулевом состоянии 0-триггера 8 элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9 работает как повторитель и информация во второй регистр 2 сдвига записывается по фронту импульса синхронизации с шины 5 синхронизации, а если 0-триггер 8 установлен в единичное состояние, информация во второй регистр 2 сдвига записывается по спаду импульса синхронизации с шины 5 синхронизации (элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9 работает как инвертор). Таким образом, информация во второй регистр 2 сдвига записывается либо по фронту импульса с шины 5 синхронизации, ли" бо по срезу этого импульса, поэтому если тактирующий сигнал с шины 6 тактирования пришел при единичном состоянии на шине 5 синхронизации, информация во второй регистр 2 сдвига записывается по срезу того же синхроимпульса, в противном случае по фронту следующего импульса синхронизации по шине 5 синхронизации. Следовательно, предельное время ожидания устройства не превышает половину периода следования импульсов по шине 5 синхронизации, Сигнал логической единицы с выхода второго регистра 2 сдвига переписывается на Р-вход первого регистрасдвига срезом им1370771 Составитель А.ЧаховскийТехред М.Дндык Корректор В.Бутяга Редактор М.Циткина Заказ 428/55 Тираж 928 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 13035, Москва, Ж, Раушская наб., д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 пульса синхронизации с выхода элемента ИСКЛЮЧАКЩЕЕ ИЛИ 9 (инвертированного элементом НЕ 10), что соответствует появлению единичного сигнала на выходной шине 7.1,Через время, определяемое периодом следования импульсов по шине 5 синхронизации, на каждой выходной шине 7.17.Я возникает уровень логи ческой единицы. После поступления Н-го импульса по шине 5 синхронизации происходит запись единицы в последний разряд второго регистра 2 сдвига, и инверсный нулевой уровень 15 блокирует элементы И 3, обнуляя триггер 4. Таким образом, точность работы распределителя импульсов в первом такте работы возрастает максимум в два раза за счет возможности срабатывания по фронту или срезу синхроимпульса в зависимости от момента прихода тактирующего сигнала. Формула изобретения 25 Распределитель уровней, содержащийтриггер, элемент И, шину синхронизации, шину тактирования, первый и второй регистры сдвига, выходы первогорегистра сдвига соединены с выходнымишинами, выход триггера соединен с0-входом второго регистра сдвига, выход первого разряда которого соединенс 0-входом первого регистра сдвига,а инверсный выход последнего разряда -с К-входом триггера и первым входомэлемента И, второй вход которого соединен с шиной тактирования, о т л и -ч а ю щ и й с я тем, что, с цельюповышения точности и надежности работы устройства, в него введен Э"триггер, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элементНЕ, выход которого соединен с С-входом первого регистра сдвига, а вход -с С-входом второго регистра сдвигаи выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ,первый вход которого соединен с шиной синхронизации и 0-входом Р-триггера, а второй вход - с прямым выходом Р-триггера, С-вход которого соединен с шиной тактирования, выходэлемента И соединен с С-входом триг-.гера, на В-вход которого подано напряжение уровнем логической единицы.

Смотреть

Заявка

4107187, 18.08.1986

ПРЕДПРИЯТИЕ ПЯ В-8751

ГОРАЛЕВИЧ ИГОРЬ ВЛАДИМИРОВИЧ, КОХАНЫЙ ЯРОСЛАВ ВЛАДИМИРОВИЧ, ХОДЫРЕВ ИВАН ВАЛЕРЬЯНОВИЧ, ЧЕРНЯК АЛЕКСАНДР БОРИСОВИЧ

МПК / Метки

МПК: H03K 17/62

Метки: распределитель, уровней

Опубликовано: 30.01.1988

Код ссылки

<a href="https://patents.su/3-1370771-raspredelitel-urovnejj.html" target="_blank" rel="follow" title="База патентов СССР">Распределитель уровней</a>

Похожие патенты