Реверсивный преобразователь-распределитель импульсов

Номер патента: 1078617

Авторы: Куванов, Редченко

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 03 К 17/62 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССПО ЕЛАМ ИЗОБРЕТЕНИЙ И ОЧНР РД ЫТИЙОПИСАНИЕ ИЗОБРЕТЕНИК АВТОРСКОМУ СВИДЕТЕЛЬСТВУЬ ,"(54)(57) РЕВЕРСИВНЬ 1 И ПРЕОБРАЗОВАТЕЛЬРАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ по авт.св, 9 663108, о т л и ч а ю щ и йс я тем, что, с целью повышения надежности, в него введены объединенные в блок управления с первой,второй, третьей, четвертой, пятойи шестой шинами управления два элемента И коррекции, два элемента ИЛИНЕ коррекции, элемент И управленияи триггер управления, а в первый,Р(9) (11) второй, четвертый и пятый; элемен" ты ИЛИ введены дополнительные входы, причем входы триггера управления соединены соответственно с первой и второй шинами управления, выход триггера управления через элемент И управления, второй вход которого подключен к выходу третьего элемента ИЛИ, соединен с объединенными первыми входами элементов И коррекции и запрещающими входами элементов ИЛИ-НЕ коррекции, выходы которых соединены соответственно с дополнительными входами первого, четвертого, пятого и второго элементов ИЛИ, а вторые и третьи входы элементов И коррекции попарно соединены с первы- )Я ми и вторыми входами элементов ИЛИНЕ коррекции и подключены соответственно к третьей, четвертой, пятой и шестой шинам управления.Изобретение относится к импульсной технике, в частности к электронным коммутаторам, и может использоваться в системах и приборах автоматического контроля и регулирования.,УПо основному авт. св, Р 663108 известен реверсивный преобразователь- распределитель импульсов, содержащий триггеры основного и вспомогательного регистров, элементы И ,10 и элементы ИЛИ, причем единичные выходы первого и второго триггеров соединены с первыми входами первых элементов И, выходы которых соецинены с нулевыми входами соответственно первого и второго триггера вспомогательного регистра, единичные входы первого и второго триггеров основного регистра соединены с выходами соответствующего первого и второго элементов ИЛИ, а выходы первых и вторых элементов И соединены свходами третьего элемента ИЛИ, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый и двенадцатый элементы И, четвертый и пятый элементы ИЛИ, два инвертора, дополнительный триггер знака и блоки управления тактами и синхронизации, причем выходы триггеров основного регистра соединены с входами блока синхронизации, первые входы вторых элементов И соединены с нулевыми выходами триггеров основного регистра, нулевые входы которых соединены соответственно с выходамичет вертого и пятого элементов ИЛИ, вторые входы первых и вторых элементов И соединены с выходом первого инвертора, выходы вторых элементов И соединены соответственно с единич О ными входами первого и второго триггеров вспомогательного регистра, единичные и нулевые выходы первого и второго триггеров вспомогательного регистра через соответствующие третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и десятый элементы И и первый, второй, четвертый и пятый элементы ИЛИ соединены с соответствующими входами первого и второго триггеров вспомогательного регистра, выход третьего элемента ИЛИ соединен с входом блока управления тактами и входом второго инвертора, выход которого через одиннадцатый и двенадцатый элементы И соединен с соответствующими входами третьего и четвертого элементов И, выходы дополнительного триггера знака соединены с входами одиннадцатого и двенадцатого элемен тов И, а входы - с блоком управления тактами, который имеет шины Вход, Реверси Прямой ход, а выходы первого и второго триггеров основного регистра подключены 65 к соответствующим входам блока синхронизации 1 .Однако устройство характеризуется недостаточно высокой надежностьюв связи с невозможностью устраненияпоследствий сбоя, что может привестик накоплению сбоев, потере работоспособности даже в резервированных,например трехканальных, системах.Цель изобретения - повышение надежности устройства.Для достижения цели в реверсивныйпреобразователь-распределитель импульсов введены объединенные в блокуправления с первой, второй, третьей,четвертой, пятой и шестой шинамиуправления два элемента И коррекции,два элемента ИЛИ-НЕ коррекции, элемент И управления и триггер управления, а в первый, второй, четвертыйи пятый элементы ИЛИ введены дополнительные входы, причем входы триггера управления соединены соответственно с первой и второй шинами управлейия, выход триггера управлениячерез элемент И управления, второйвход которого подключен к выходутретьего элемента ИЛИ, соединен собъединенными первыми входами элементов И коррекции и запрещающимивходами элементов ИЛИ-НЕ коррекции,выходы которых соединены соответственно с дополнительными входами первого, четвертого, пятого и второгоэлементоВ ИЛИ, а вторые и третьи входьР элементов Й коррекции попарно соединены с первыми и вторыми входамиэлементов ИЛИ-НЕ коррекции и подключены соответственно к третьей, четвертой, пятой и шестой шинам управления.На фиг, 1 а, б приведена функциональная схема устройства; на фиг,2пример построения схемы устройствапри работе в трехканальном (резервированном) режиме,Реверс ивный преобразователь-распределитель импульсов содержит блок 1 синхронизации, первый и второй триггеры 2 и 3 основного регистра, первые элементы 4 И, вторые элемен- .ты 5 И, первый и второй триггеры 6 и 7 вспомогательного регистра, третий элемент ИЛИ 8, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и десятый элементы И 9-16, первый, второй, четвертый и пятый элементы ИЛИ 17-20, одиннадцатый, и двенадцатый элементы И 21 и 22, первый и второй инверторы 23 и 24, дополнительный триггер 25 знака, блок 26 управления тактами, шину 27 Вход, шину 28 Реверс , шину 29 ,Прямой ход, которые образуют реверсивный преобразователь 30 с выходными шинами 31 - 34. Кроме того, устройство содержит блок 35управления, в состав которого входят элементы И 36 и 37 коррекции,элементы ИЛИ-НЕ 38 и 39,коррекции,элемент И 40 управления, триггер 41управления, первую, вторую, третью,четвертую, пятую и шестую шины 4247 управления, подключенные к соответствующим входам триггера 40 управления, элементов И 36 и 37 коррекции и элементов ИЛИ-НЕ 38 и 39.Для трехканального резервированного 1 Орежима к выходным шинам 31 " 34 подключены мажоритарные элементы 48.В первый, второй,.четвертый и пятыйэлементы ИЛИ 17 - 20 введены дополнительные входы (а 5 Д )15Устройство работает следующимобразом,При отсутствии импульсов на шине 27 фВход через первый инвертор 23 разрешается прохождение сигналов через элементы И 4 и 5, и информация с выходов исполнительныхтриггеров 2 и 3 основного регистрапереписывается на триггеры 6 и 7вспомогательного регистра. Перед.поступлением входных импульсов нашину 27 Вход триггер 25 знакаустанавливается в соответствующееположение 1 или фО микрокомандой по шине 29 Прямой ход, нлишине 28 Реверс, подготавливаясоответственно распределяющие элементы И 21 или 22 прямого хода или реверса, Независимо от состояния триг=гера 25 знака входные импульсы, проходя через инвертор 23, своим передним фронтом закрывают первые 4 и вторые 5 элементы И, т,е, отключают входы триггеров б и 7 вспомогательногорегистра от выходов триггеров 2 и 3основного регистра, После полного от ключения первых 4 и вторых 5 элементон И элемент ИЛИ 8 вырабатывает сигнал, соответствующий уровню ф 0,который, управляяя инвертаром 24,разрешает прохождение входного импуль 5са через распределяющие элементы И 21или 22 реверса или прямого хода.При осуществлении прямого ходамикрокомандой по шине 29 1 Прямойход триггер 25 знака устанавливается в положение ф 11, В этом случае входной импульс, проходя черезэлемент 22 И прямого хода, поступает на четвертый 10, носьмой 14, девятый 15 и десятый 16 элементы И,которые в зависимости от состояниятриггеров 6 и 7 формируют на выходеодного из элементов ИЛИ 17 - 20 сиг-,нал, опрокидывающий один из триггеров 2 или 3 основного регистра в состояние, соответствующее отработке 60шага в прямом ходе.После окончания входного импульсаэлементы И 3 и 4 открываются и новоесостояние исполнительных триггеров 2и 3 переписывается на промежуточ ные триггеры б и 7, т. е . Ус тройс тво готово для отработки следующего импульса на шине 27 Вход, Далее процесс понторяется.Перед подачей входной информации триггер 41 уйранления устанавливается н состояние 1 сигналом по второй шине 43 управления, разрешается прохождение информации через эле,мент И 40 управления, который в момент отсутствия импульса входной информации совместно с сигналом с выхода третьего элемента ИЛИ 8 откры" вает элементы И 36 и 37 коррекции и элементы ИЛИ-НЕ 38 и 39 коррекции блока 35 управления. В зависимости от сигналов (уровней) на третьей, четвертой, пятой и шестой шинах 44 47 управления устанавливается в соответствующее состояние первый и второйтриггеры 2 и 3 основного регистра. Такое построение позволяет исключить последствия сбоев н схеме устрсйства при обработке информации, т.е, в момент отсутствия импульсов входной информации производится коррекция триггерон 2 и 3 основного регистра, а на время отработки присутствия входного импульса блок 35 управления автоматически отключается. Таким образом, коррекция состояний выходов устройства или подтверждение правильной отработки производится многократно после каждого входного импульса в момент паузы между указанными нходными импульсами. Установка триггера 41 управления и состояние ф 1 производится сигна" лами на шинах 28 и 29 Реверс или Прямой ход.Устройство работает н трехканальном режиме следующим образом. В случае применения коррекции информации о состоянии триггеров 2 и 3 основного регистра с соседних каналов поступает на канал, подвергающийся коррекции. В момент паузы между входными импульсами срабатывает элемент И 36 коррекции или элемент И 37, в зависююсти на каких шинах 44 и 45 или 46 и 47 управления присутствует сигнал, Аналогично при наличии на названных шинах сигналов 0 ф срабатывают элементы ИЛИ-НЕ 38 и 39 кор" рекции, Во всех этих случаях производится коррекция того канала, в котором произошел сбой, а далее происходит подтверждение отработки информации в остальных каналах, Подтверждение правильной отработки информации присходит во время паузы между входными импульсами.Коррекция реализуется как во время паузы между входными импульсами, так и н период перед отработкой всей пачки входной информации. В этом случае блок 26 управления тактами:.включается сигналом по шинам 28н 29 "Прямой ход"илиРеверси отключается передним фронтом первого входного импульса шины 27Вход. В одноканальной структурена шины 44, 45 и 46, 47 подаютсякорректирующие сигналы, сигналы начальной установки или управленияструктурой.Таким образом, после окончаниявходного импульса элементы И 4 и 5открываются и новое состояние первого 2 и второго 3 триггеров основного регистра переписывается на пер"вый 6 и второй 7 триггеры вспомогательного регистра, одновременно производится коррекция состояний триггеров 2 и 3 основного регистра,т.е, устройство готово для отработки следующего импульса на шине 27Вход, Далее процесс повторяется.При осуществлении реверса триггер 25 знака устанавливается микрокомандой по шиве 28Реверсвсостояние О, включается блок 35управления и производится коррекция 25триггеров 2 и 3 основного регистра,т,е. за отключением входов триггеров 6 и 7 от выходов триггеров 2к 3 и появлением разрешающего сигнала на выходе инвертора 24 выходной импульс через распределяющийэлемент И 21 поступает на элементы И 9, 11, 12 и 13, которые формируют на выходе одного из элементов ИЛИ 17 - 2 О сигнал, опрокидывающий один из триггеров 2 и 3 в состояние,. соответствующее отработке шага в реверсе. После окончаниявходного импульса элементы И 4 и 5открываются, производится коррекция триггеров 2 и 3, и новое состояние триггеров 2 и 3 переписываетсяна триггеры 6 и 7далее цикл повторяется.Таким образом триггеры 6 и 7 вспомогательного регистра запоминаютпредыдущие состояния триггеров 2и 3 и после поступления на шину 27Входф входного импульса управляют рабочими триггерами 2 и 3 в следующем порядке. Для режима прямогохода: при состоянии триггеров 6 и 71 и фОф триггер 3 устанавливается в состояние 1, при состоянии триггеров 6 и 7 1 ив фО, при состоянии триггеров би 7 О 1 - в О при состоянии триггеров 6 и 7 10,1, Далее цикл повторяется.Для режима реверса: при состояниитриггеров 6 и 7 1 и О триггер 2 устанавливается в фО,при О и О - в 1 приРфО и ф 1 - вф 1 фпри ф 1Уи1- вОфДалее цикл повторяетсяя.Технический эффект от использования предлагаемого реверсивного преобразователя-распределителя импульсов заключается в повышении надежности его работы за счет заполненияпредыдущей информации и последующейкоррекции с ее использованием состояния рабочих триггеров, 1078617

Смотреть

Заявка

3523888, 20.12.1982

ПРЕДПРИЯТИЕ ПЯ А-7160

РЕДЧЕНКО ВИКТОР ИВАНОВИЧ, КУВАНОВ ВЯЧЕСЛАВ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03K 17/62

Метки: импульсов, преобразователь-распределитель, реверсивный

Опубликовано: 07.03.1984

Код ссылки

<a href="https://patents.su/6-1078617-reversivnyjj-preobrazovatel-raspredelitel-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный преобразователь-распределитель импульсов</a>

Похожие патенты