Устройство деления двух аналоговых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(9) (11) 1 А 2 06 С 7/1 ОПИСАНИЕ ИЗОБРЕТЕНИ К АВТОРСН ИДЕТЕЛЬСТ яОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССРВ 1104536, кл. С 06 С 7/16, 1982.(54) УСТРОЙСТВО ДЕЛЕНИЯ ДВУХ АНАЛОГОВЫХ СИГНАЛОВ(57) Изобретение относится к электрическим вычислительным устройствам иможет быть использовано в аналоговыхвычислительных машинах. Целью изобретения является и )шение точности.Устройство деления двух аналоговыхсигналов содержит коммутатор 1, блоксинхронизации 2, сумматор 3, избирательный фильтр 4, фазоизмерительныйблок 5, входы 6, 7 сигнала-делителя и сигнала-делимого, леремножающнйцифроаналоговый преобразователь 8,преобразователь 9, ток-напряжение,формирователь 10 разности сигналов.Устройство осуществляет временноеразделение входных сигналов, выделет первую гармонику ступенчато-им."пульсного сигнала, определяет еефазу и нормирует один из входныхсигналов, 3 ил.Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговыхвычислительных машинах,Целью изобретения является повышение точности.На фиг. 1 изображена Функциональная схема устройства деления двуханалоговых сигналов; на Фиг, 2временные диаграммы сигналов; наФиг, 3 - семейство характеристик вкоординатах фаза гармоники - отношение входных сигналов.Устройство содержит коммутатор 1,блок 2 синхронизации, сумматор 3,избирательный Фильтр 4, Фазоизмерительный блок 5, вход 6 сигнала-делителя, вход 7 сигнала-делимого, перемножающий цифроаналоговый преобразователь 8, преобразователь 9 токнапряжение, Формирователь 10 разностисигналов,Устройство деления двух аналсговых сигналов работает следующим образом.Сигнал-делитель с входа 6 поступает на коммутатор 1 и на аналоговый вход перемножающего цифроаналогового преобразователя 8. Сигнал-делимое с входа 7 поступает на вход Формирователя 10 разности сигналов и через него на вход коммутатора 1.Коммутатор 1 осуществляет перио ическое временное разделение сиг 1 лладелителя У и сигнала-делимого Х, как35 это показано на фиг. 2, где Т - период переключения, Т - длительность сйормированного ступенчато-импульсного сигнала. Из спектра этого сигнала40 избирательным фильтром 4 выделяется гармоническая составляющая, фаза которой содержит информацию об отношении величины сигналов делимого и делителя.45Если величина сигнала-делимого существенно отличается от величины сигнала-делителя (точка Х на фиг, 3), фазоизмерительный блок 5 выдает код нормировки на перемножающий цифроаналоговый преобразователь 8. На выходе перемножающего цифроаналогового преобразователя 8 сформируется сигнал, равныйу м) (1) 552где и - разрядность перемножающегоцифроаналогового преобразователя 8; Н - текущий код с выхода фазоизмерительного блока 5,С помощью преобразователя 9 токнапряжение сигнал преобразуется внапряжение и поступает на ин входформирователя 10 разности сигналов,на второй вход которого поступаетсигнал-делимое с входа 7. На выходеформирователя 10 разности сигналов сучетом знаков входных сигналов вырабатывается сигнал, являющийся алгебраической суммой сигнала-делимогои части сигнала-делителя. Таким образом, перемножающий цифроаналоговыйпреобразователь 8, преобразователь 9ток-напряжение и Формирователь 10разности сигналов образуют узел, гдепроизводится нормировка сигнала-делимого по сигналу с выхода фаэоизмерптельного блока 5 с целью измененияотношения сигнаЛов делимого и делителя.Процесс выдачи кода нормировкивляется итерационным, Сигнал-делитель остается без изменения, величи-на же сигнала-делимого путем суммирования с частями сигнала-делителяприближается к величине сигнала-делителя, переводя измерение на наиболее линейный участок семейства функции (Фиг, 3),Любому отношению входных сигналовсоответствует определенное значениеФазы гармоники ступенчато-импульсногосигнала, определяемое по кривой высокочувствительного режима (фиг, 3,Т Г = 0,98, где Г - частота первойгармоники). По этой кривой отыскивается значение кода нормировки. Примедленных изменениях входного сигнала код изменяется в зависимости отзнака изменения входного сигнала.Устройство деления двух аналоговых сигналов характеризуется болеевысокой точностью работы за счетувеличения чувствительности,Формула из обретенияУстройство деления двух аналоговых сигналов по авт.св. Р 1104536, о т л и ч а ю щ е: е с я тем, что, с целью повышения точности, в него введены перемножающий цифроаналоговый преобразователь, преобразователь ок-напряжение и формирователь сигалов разности, причем выход перемно жающего цифроаналогового преобразо3 134882 вателя подключен к выходу преобразователя ток-напряжение, выход которогс соединен с первым входом формирователя разности" сигналов, второй вход которого является входом сигнала 5 делимого устройства деления, аналоговый вход перемножающего цифроаналого 14вого преобразователя соединен с первым входом коммутатора, к второму входу которого подключен выход формирователя разности сигналов, цифровой вход перемножающего цифроанало-, гового преобразователя соединен с выходом фазоизмерительного блока.
СмотретьЗаявка
4014475, 21.01.1986
ТОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. С. М. КИРОВА
ЛЕЩЕНКО АНАТОЛИЙ ИВАНОВИЧ, БОРИСЕНКО ВИКТОР ЮРЬЕВИЧ
МПК / Метки
МПК: G06G 7/16
Метки: аналоговых, двух, деления, сигналов
Опубликовано: 30.10.1987
Код ссылки
<a href="https://patents.su/3-1348821-ustrojjstvo-deleniya-dvukh-analogovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство деления двух аналоговых сигналов</a>
Предыдущий патент: Устройство для выделения среднего из нечетного количества чисел
Следующий патент: Арифметическое устройство для выполнения операций над несколькими числами
Случайный патент: Магнитоэлектрический измерительный механизм