Устройство для воспроизведения логарифмической функции

Номер патента: 1324027

Авторы: Гаврилюк, Галамай, Древняк, Мороз

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНРЕСПУБЛИН 51)4 С 06 556 инсти 970 ОСУДАРСТВЕННЦЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ АВТОРСКОМУ СВИДЕТ(71) Львовский политехнический тут им.Ленинского комсомола (72) М.А. Гаврилюк, Т.Г. Галамай, В.В.Древняк и Л.В,Мороз(56) Авторское свидетельство СССР 9 881741, кл, С 06 Р 7/556, 1979.Авторское свидетельство СССР У 926655, кл. С 06 Г 7/556, 1980. (54) УСТРОЙСТВО ДЛЯ ВОСЙ,ОИЗВЕДЕНИЯ ЛОГАРИФМИЧЕСКОЙ ФУНКЦИИ . (57) Изобретение относится к автоматике, вь 1 числительной и цифровой изЯО 1324027 мерительной технике. Цель изобретения - расширение диапазона воспроизведения логарифмической функции. Всостав устройства входят регистр 1,сдвиговый регистр 2, блок выделениястаршего. разряда 3, блок памяти 4,мультиплексор. 5 и сумматор 6. В блоквыделения старшего разряда 3 входятгруппа элементов НЕ, группа элементовИ, элемент ИЛИ и схемы размноженияимпульсов. В данном устройстве расширение диапазона воспроизведения логарифмической функции достигается засчет введения блока выделения старшего разряда, мультиплексора и оригинальных связей. 2 ил.1 13240Изобретение относится к автоматике, вычислительной и цифровой измерительной техНике.Цель изобретения - расширение диапазона воспроизведения логарифмичес 5кой функции.На фиг.1 приведена структурнаясхема устройства; на фиг.2 - схемаблока выделения старшего разряда,Устройство состоит из входного ре Огистра 1, сдвигового регистра 2, блока 3 выделения старшего разряда, блока 4 памяти., мультиплексора 5 и сумматора 6.Блок 3 выделения старшего разряда 15(фиг.2) содержит группу элементовНЕ 7-10, группу элементов И 11-14,элемент ИЛИ 15 и схемы 16-19 размноженияимпульсов.Работа мультиплексора 5 характери Озуется следующими режимами: отсутствие"1" на управляющих входах соответствуетнулевому кодовому сигналу на его выходе, появление "1" на первом управляющем входе соответствует появлению 25на выходе кода числа 1 п 2, появление"1" на втором управляющем входе устанавливает на выходе код числа 1 п 2г,"1" на третьем управляющем входе1на выходе код 1 п 2 , "1" на %=1)-м ) ЗОуправляющем входе - код 1 п 2 " навыходе; "1" на 1-м управляющем вхо-.де - код 1 п 2" на выходе.Устройство работает следующим об.разом, 35Если значение величины х находится в пределах от 1 до 2 , где и - количество разрядов адреса блока 4 памяти, то логарифмическое преобразование осуществляется непосредствен- дОным считыванием информации из блока4 памяти по адресу, установленномув младших и разрядах сдвигового регистра, С выхода блока памяти сигналпоступает на первый вход сумматора 6, 15на втором входе которого установленнулевой код,Если значение х находится в преде. л млах от 2 до 2 , это соответствует появлению "1" в (и+1)-м разряде входного регистра 1 и на входе а , блока 3 выделения старшего разряда. Появление "1" на входе а , соответствует появлению одного импульса на выходе блока 3 выделения старшего разряда. Этот импульс производит сдвиг кода, записанного в регистре 2, на один такт влево, что соответствует 27делению числа в сдвиговом регистре на 2. На выходе Ь блока 3 выделения старшего разряда устанавливается значение "1", что вызывает появление на выходе мультиплексора 5 кода, соответствующего числу 1 п 2. Работа сумматора 6 для х, находящихся в предеЬ й+лах от 2 до 2 , описывается выражениемх1 пх , =1 п - + 1 п 2(2"2) 2 фхгде 1 п - считывается из блока 42памяти;1 п 2 - постоянный коэффициент,установленный на втором входе сумматора 6.Для х, находящихся в пределах отл+1 л+22 до 2 , сдвиг в регистре 2 происходит на 2 такта через схему 16 размножения импульсов, что соответствует делению х на 4, при этом навтором входе сумматора 6 устанавливается код числа 1 п 2 . Логарифм х определяется выражениемВ общем случае логарифм для любого диапазона х от 2" " до 2 определяется выражениемх г 1 пх=1 п - + 1 п 2 2 Результат получают после окончанийвсех сдвигов в регистре 2 сдвига,Формула и з о б р е т е н и яУстройство для воспроизведения логарифмической функции, содержащее блок памяти, регистр, сдвиговый регистр и сумматор, причем вход аргумента устройства соединен с установочным входом сдвиговоГо регистра, выходы младших разрядов которого соединены с адресным входом блока памяти, о тл и ч а ю щ е е с я ,тем, что, с целью расширения диапазона воспроизведения функции, в него введень 1 блок выделения старшего разряда и мультиплексор, причем вход аргумента устройства соединен с входом регистра, старшие разряды выхода которого соединены с информационными входами блока выделения старшего разряда, информационные выходы которого соединены с1324027 4значения функции устройства, выход мультиплексора соединен с входом второго слагаемого сумматора, выход признака готовности блока выделения старшего разряда соединен с входом сдвига сдвигового регистра. 3 управляющими входами мультиплексора, информационные входы которого соединены с входами коэффициентов устройства, выход блока памяти соединен с входом первого слагаемого сумматора, выход которого соединен с выходом Составитель А.Шуляпо Техред И.Поповичактор А,О орректор И. Муска Заказ 2966/52 Тираж 672 ВНИИПИ Государственного к по делам изобретений и 113035, Москва, Ж, РауПодписноета СССР крыт б., д. 4/5 ая изводственно-полиграфическое предприятие, г.ужгород, ул.Проектная,

Смотреть

Заявка

4017143, 04.02.1986

ЛЬВОВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. ЛЕНИНСКОГО КОМСОМОЛА

ГАВРИЛЮК МИХАИЛ АЛЕКСАНДРОВИЧ, ГАЛАМАЙ ТАРАС ГРИГОРЬЕВИЧ, ДРЕВНЯК ВИКТОР ВАСИЛЬЕВИЧ, МОРОЗ ЛЕОНИД ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G06F 7/556

Метки: воспроизведения, логарифмической, функции

Опубликовано: 15.07.1987

Код ссылки

<a href="https://patents.su/3-1324027-ustrojjstvo-dlya-vosproizvedeniya-logarifmicheskojj-funkcii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для воспроизведения логарифмической функции</a>

Похожие патенты