Дешифратор на мдп-транзисторах
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1128379
Автор: Быков
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК вь фровы Госиз т В. теров Пашины.186,ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬПЪ 9 САНИЕ ИЗОБР ВТОРСКОМУ СВИДЕТЕЛЬСТВУ(54)(57) ДЕШИФРАТОР НА МДП-ТРАНЗИСТОРАХ, содержащий группы транзисторовпрямой и обратной проводимости, шиныпрямых входов, шины инверсных входов,выходные шины и шины питания, о т ;л и ч а ю щ и й с я тем, что, с целью повышения надежности, первая ивторая группы транзисторов состоятиз транзисторов прямой, а третьягруппа - из транзисторов обратнойпроводимости, истоки транзисторовпервой группы соединены с первойшиной питания, сток первого транзистора первой гРуппы соединен .с исто"ками первого и второго транзистороввторой группы, а его затвор соединенс первой шиной прямого входа, стоквторого транзистора первой группысоединен с истоками третьего и- чет-вертого транзисторов второй группы,Ш Н 03 К 0 Н 03 К 13 24 а его затвор - с первой шиной инверс ного входа, стоки первого, второго, третьего и четвертого транзисторов третьей группы соединены с второй шиной питания, затворы второго и третьего транзисторов второй группы соединены с затворами второго и третьего транзисторов третьей группы и с второй шиной инверсного входа, затворы первых и четвертых транзисторов второй и третьей группы соеди-, нены с второй шиной прямого входа,йервая .выходная шина соединена со стоками первого транзистора второй группы и пя.того транзистора третьей группы, исток которого соединен со стоком вто-рого транзистора второй группы, истоком второго транзистора третьей группы и второй выходной шиной, зат- Се вор пятого транзистора третьей группы соединен с затвором первого тран- д зистора первой группы, третья выходная шина соединена с истбком четвертого транзистора -третьей группы, стоком четвертого транзистора второй группы и стоком шестого транзистора третьей группы, затвор которого сое" динен с первой шиной инверсного вхо- да,исток Шестого. транзистора третьей 1 руппы соединен с истоком третьего транзистора третьей группы, стоком третьего транзистора второй группы и четвертой выходной шиной.1 1128Изобретение относится к вычислительной технике и может быть использовано при разработке универсальных и специализированных цифровых вычислительных машин, 5Известен дешифратор, содержащий ,резисторы, диоды и транзисторы, выходы которых подключены к соответствующим шинам дешифратох через диоды Ц.10Недостатком этого устройства является низкая надежность из-за большого количества компонентов в схеме. Наиболее близким техническим решением к изобретению является дешифратор на МДП-транзисторах, содержащий группы транзисторов прямой иобратной проводимости, шины прямыхвходов, шины инверсных входов, выходные шийы, шины .питания и элементы И-НЕ, входы которых подключенык содтветствующим шинам прямых и инверсных входов, а выходы соединеныс соответствующими выходными шинами 2,Недостатком известного устройст-,ва является его низкая надежность. Целью изобретения является повышение надежности.Поставленная цель достигается тем, что в дешифраторе на ИДП-транзисторах, содержащем группы транзисторов прямой и обратной проводимости, шины прямых входов, шины инверсных вхо довх выходные шины .и шины питания, первая и вторая группы транзисторов состоят из транзисторов прямой, а третья группа - из транзисторов об" ратной проводимости, истоки транзис торов первой группы соединены с пер-. вой шиной питания, сток первого транзистбра первой группы - с истоками первого и второго транзисторов второй группы, а его затвор - с пер вой шиной прямого входа, сток второго транзистора первой группы соединен с истоками третьего и четвертого транзисторов второй группы, а его затвор - с первой шиной инверс ного. входа, стоки первого, второго, третьего и четвертого транзисторов третьей группы соединены с второй шиной питания, затворы второго и третьего транзисторов второй группы - 55 с затворами второго и третье.го транзисторов ,третьей группы и с второй шиной инверсного вхоЗУ 9 2 да, затворы первый и четвертых тран.зисторов второй и третьей группы -свторой шиной прямого входа, первая выходная шина - со стоками первого транзистора второй группы и пя-того транзистора третьей группы, исток которого соединен со стоком второго транзистора второй группы, истоком второго транзистора третьейгруппы и второй выходной шиной, зат-вор пятого транзистора третьей группысоединен с затвором первого транзистора первой группы, третья выходнаяшина - с истоком четвертого транзистора третьей группы, стоком четвертого транзистора второй группы и стоком шестого транзистора третьей группы, затвор которого соединен с первойшиной инверсного входа, исток шестого транзистора третьей группы соединен с истоком третьего транзисторатретьей группы, стоком третьего транзистора второй группы и четвертойвыходной шиной. На чертеже представлена принципиальная электрическая схема дешифратора на МДП-транзисторах.Дешифратор содержит шины 1,1 и 1.2 прямых входов, шины 2.1 и 2,2 инверсных входов, выходные шины 3,1 - 3.4, транзисторы 4.1 - 4.2, истоки транзисторов 4.1 и 4,2 подключены к первой шине питания, затвор транзистора 4,1 соединен с первой шиной 1.1 прямого входа, затвор транзистора 4.2 - с первой шиной 2.1 инверсного входа, истока транзисторов 4.3 и 4,4 - со стоком транзистора 4-1 первой группы, транзисторы 4.5 и 4.6 истоками подключены к стоку транзистора 4-2 первой группы, стоки транзисторов 4-3 - .4-6 - соответственно к выходным шинам 3.1 - 3.4, шины 5-1 и 5-2 - шины питания, причем истоки транзисторов 6-1 - 6-4 подключены каине 5-2 питания, а затворы - к затвором транзисторов 4-3 - 4-6 второй группы соответственно затворы транзисторрв 4-3 и 4-5 соединены с второй шиной 1-2 прямого входа, затворы транзисторов 4-4 и 4-6 - с второй шиной 2-2 инверсного входа, между стоками транзисторов 4-3 и 4-4 включен транзистор 6-5, затвор которого подключен к затвору транзисторов 4-1 первой группы, между стоками транзисторов 4-5 и 4-6 включен транзистор 6-6 И-типа, затвор которого подключен кСоставитель Б. Мельников,р В. Данко Техред А.Ач Корректор М. Мак е нец 083/43 Тираж ВНИИПИ Госуд по делам 113035, Москва, 8 Зак Подписное тета СССР крытий наб., д ственного комиобретений и о-35, Раушская4/5 Филиал ППП"Патент", г. Ужгород, ул. Проектная,3 11283затворам транзистора 4-2 первой групппы.Устройство работает следующимобразом,На шину 1-1 поступает первый прямой сигнал управления, а на шину 2-1 -инверсный, при сигнале логическогоуровня "0" на шине 1-1 открытытранзисторы 4-1 и 6-6 и закрытытранзисторы 4-2 и 6-5. На шину 1-2 Юпоступает второй прямой сигнал управления, а на шину 2-2 - инверсный.При логическом уровне "0" сигнала нашине 1-1 открыты транзисторы 4-3,4-6, 6-2 и 6-4 и закрыты транзисто,ры 4-4, 4-5, 6-1 и 6-3, Через тран 79 4зисторы 4-1 и 4-3 потенциал с шины 5-1 поступает на шину 3-1, а на шины 3-2 - 3"4 поступает потенциал с шины 5-2. При логическом уровне "1" на шине 1-2 на шине 3-2 присутствует потенциал с шины 5-1, а на шинах 3-1, 3-3 и 3-4 - с шины 5-2. Аналогично на выходных шинах 3-3 и 3-4 появляется поочередно потенциал с шины 5-1 в зависимости от уровней сигналов на входных шинах 1-1 и 1-2,Таким образом, формирование транзисторов прямой и обратной проводимости в группы и новые связи между ними позволило повысить надежность работы предлагаемого устройства.
СмотретьЗаявка
3537748, 10.01.1983
ПРЕДПРИЯТИЕ ПЯ В-8466
БЫКОВ СЕРГЕЙ ВАДИМОВИЧ
МПК / Метки
МПК: H03K 13/00
Метки: дешифратор, мдп-транзисторах
Опубликовано: 07.12.1984
Код ссылки
<a href="https://patents.su/3-1128379-deshifrator-na-mdp-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор на мдп-транзисторах</a>
Предыдущий патент: Устройство для разделения двух последовательностей импульсов
Следующий патент: Кодирующее устройство
Случайный патент: Матричный умножитель по модулю чисел ферма