Цифро-аналоговый преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
аа и За) 0 3 02 ПИСАНИЕ ИЗОБРЕТЕН ИнтегЭнер ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ к двтоеСН 0 Му СвидетюльСтвУ(46) 30,12.83. Бюл. В 48 (72) В.и. Диденко и Ю.С. Солодов (71) Московский ордена Ленина и ордена Октябрьской Революции энергетический йнститут(54)(57) ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАВО= 1ВАТЕЛЬ, содержащий источник тока, выход которого подключен .к первомувходу цифроуправляемого делителятока, второй вход которого соединенс шиной входного кода, о т л и ч а ю.щ и й с я тем, что, с целью повышения быстродействия, в него введенуправляемый сумматор, первый входкоторого соединен с первым выходомциФроуправляемого делителя тока,второй вход - с вторым выходом цифроуправляемого делителя тока, а выход - с выходной шиной.Источник 1 образцового тока соеди; нен с первым входом ЦУДТ 2, первый и второй выходы которого соединены с первым и вторым входами управляемого сумматора 3 соответственно.Шина входного кода М соединена с вторым входом ЦУДТ 2; который содержит блоки 4.1 - 4,деления токов пополам, переключатели 5.1 - 5.В, разрядные ключи 6.1 - б.п, сумматор 7 разрядных токов и блок 8 управления, Вход первого блока 41 деления тока пополам соединен с первой входной клеммой ЦУДТ 2, Первый и второй выходы блоков 4 подключены к первым и вторым входам переключателей 5 соответственно, Первые выходы переключателей 5 соединены с первыми входами разрядных ключей б, Второй выход первого переключателя 5.1, соответствующего старшему разряду входного кода, соединен с входом блока 4.2 деления тока пополам, соответствующего следующему менее зна чащему разряду входного кода Й 50 60 Изобретение относится к цифровойэлектроизмерительной технике и можетбыть использовано в аналого-цифровых преобразователях (АЦП) и информационно-измерительных системах.Известен цифроаналогоный преобразователь (ЦАП), содержащий источниктока и цифроуправляемый делитель ЯНедостатком данного ЦАП являетсяограниченная точность преобразования, обусловленная погрешностью деления токов в цифроуправляемом делителе токов (ЦУДТ)Известен также ЦАП, содержащийисточник тока, выход которого подключен к первому входу цифроупранляемого делителя тока, второй входкоторого соединен с шиной входногокода (2 Д,Недостатком данного ЦАП являетсянизкое быстродействие, обусловленное использованием Фильтра, подключенного к выходу ЦУДТ.Цель изобретения - повышениебыстродействия,Поставленная цель достигается 25тем, что в цифроаналоговый преобразователь, содержащий источник тока,выход которого подключается к первомувходу цифроуправляемого делителя тока, второй вход которого соединенс шиной нходного кода, введен управляемый сумматор, первый вход которого соединен с первым выходом цифроуправляемого делителя тока, второйвход - с вторым выходом цифроупранляемого делителя тока, а выход - с35.выходной шиной.Йа фиг,1 представлена функциональная схема устройства; на фиг.2 функциональная схема управляемогосумматора. 40 Аналогичным образом вторые выходы других переключателей 5.2,; ,5.Псоединены соответственно с входами блоков 4,34. П деления токов пополам, соответствующих следующим менее значащим разрядам входного кода Й , Второй выход переключателя 5. П подключен к шине Корпус. Пер. вые выходы разрядных ключей б соединены с соответствующими входами сумматора 7 разрядных токов, выход которого подключен к первой выходной клемме ЦУДТ 2. Вторые выходы разрядных ключей 6 соединены с шиной Корпус, Вторые входные клеммы ЦУДТ 2 подключены к входу блока 8 управле- ниА, первый выход которого соединен с управляющими входами переключателей 5 и второй выходной клеммой ЦУДТ 2.Образцовый ток 3 О, поступающий с выхода источника 1 тока, делится в блоке 4.1 пополам и поступает на два входа переключателя 5.1. Одна половина тока 3 О используется в качестве разрядного тока, соответствующего старшему раэояду входного кода, и поступает через переключатель 5,1 и ключ 6,1 на один.иэ входов сумматора 7, либо на шину Корпус в зависимости от значения кодовой цифры в старшем разряде входного кода.Вторая половина тока ) проходит через переключатель 5,1 и делится пополам н блоке 4.2. Таким образом, на входы переключателя 5.2 поступают токи, номинальные значения которых равны 2 ,3 О . Один иэ этих токов через ключ 6,2 может быть подключен на вход сумматора 7, а другой поступает в следующий младший разряд для деления пополам. Состояние ключей б зависит от кода, поступающего на вход блока 8 управления, С помощью переключателей можно менять местами. выходы соответствующих блоков 5 деления токов пополам. Управляющие сигналы на переключатели 5 поступают с блока 8.Цифроаналоговое преобразование производится за дна такта. На первом такте преобразование про,изводится при одном состоянии переключателей 5, а на втором такте - при противоположном состоянии. Таким образом, на втором такте выходы блокон 4 деления тока пополам в каждом разряде меняются местами. При этом погрешность предлагаемого ЦАП практически не зависит от погрешностей деления токон пополам,По окончании первого такта цифро. аналогового преобразования напряжение с выхода сумматора 7 (фиг.2) поступает на блок 9 выборки-хранения, запоминается и поступает на первый вход аналогового сумматора 10,1064453 Составитель А, СимагинРедактор Н, Руднева Техред А.Ач Корректор А. Зимокосов Заказ 10360/58 Тираж 936 Подписное ВЯИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5филиал ППП Патент, г. Ужгород, ул. Проектная, 4 После этого. сигнал с выхода блока 8 отключает сумматор 7 от блока 9. По окончании второго такта цифроаналогового преобразования напряжение с выхода сумматора 7 посту.пает на второй вход аналогового сум матора 10. Таким образом, по окончании второго такта на первый вход аналогового сумматора 10 поступает результат цифроаналогового преобразования, полученный по окончании 1 О первого такта, а на второй вход " результат, полученный по окончании второго такта.Таким образом, по сравнению с известными устройствами предлагаемое устройство иэ-за введения нового элемента (управляемого сумматора) позволяет преобразовывать входной код в аналоговый выходной сигнал за меньшее число тактов, т.е. его быстродействие выл, чем у известного.
СмотретьЗаявка
3260833, 12.03.1981
МОСКОВСКИЙ ОРДЕНА ЛЕНИНА И ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ ЭНЕРГЕТИЧЕСКИЙ ИНСТИТУТ
ДИДЕНКО ВАЛЕРИЙ ИВАНОВИЧ, СОЛОДОВ ЮРИЙ СЕРАФИМОВИЧ
МПК / Метки
МПК: H03K 13/02
Метки: цифро-аналоговый
Опубликовано: 30.12.1983
Код ссылки
<a href="https://patents.su/3-1064453-cifro-analogovyjj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Цифро-аналоговый преобразователь</a>
Предыдущий патент: Селектор пар импульсов
Следующий патент: Устройство для измерения дифференциальной нелинейности цифроаналоговых преобразователей
Случайный патент: Загрузчик сеялок