Устройство для контроля логических микросхем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1026096
Автор: Терпигорев
Текст
е а СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИРЕСПУБЛИК АТОС 01 К 3 ССРРЫП 4 Й Е ИЗО СВИДЕТЕЛ И П У Н АВТОРСКОМвверыуста тыторой 8)детельство ССС31/28, 1975.тельство СССР11/00, 1975 ГОСУДАРСТВЕННЫЙ НОМИТЕ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛИ ЛОГИЧЕСКИХ МИКРОСХЕМ, содержащее ге. нератор импульсов, триггер результата, соединенный первым и вторым выходами с входами индикатора год" ности и индикатора брака соответственно, первым входом - с входной клеммой устройства, вторым входомс выходом блока сравнения, соединенного первым и вторым входами через первый и второй преобразователи уровней соответственно с клеммой для подюиочения,контролируемой . логической микросхемы н с выходом эталонной логической микросхемы, соединенной первым входом с первым выходрм задатчика входных условий, соединенного вторым выходом с первой клеммой для подключения входа контролируемой логической микросхе-мы, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него дени первый и второй анализато кода, первый и второй триггеры новкй, первый и второй элемен И-ИЛИ, первый одновибратор и в одновибратор, соединенный входом через первый одновибратор с входной клеммой устройства и Я-входами первого и второго триггеров установки, непосредственно - с третьим входом блока сравнения, выходом - с первыми входами. первого и второго эле.ментов И-ИЛИ, соединенных вторыми и третьими входами с выходом гене ратора импульсов, выходами - соответственно с второй клеммой для подключения входа контролируемой логической микросхемы и с вторым входом эталонной логической микросхемы, четвертыми входами - с выхо- Я дами соответствующих первого и второго триггеров установки, соединенных й-входами с выходами соответст- ( венно первого и второго анализаторов кода, соединенных входами с выходами соответствующих первого ивторого преобразователей уровней.Изобретение относится к контрольно-измерительной технике и можетбыть использовано в производстве полупроводниковых приборов при контроле интегральных логических микросхем, в том числе больших интег - 5ральных схем (БИС) преимущественнос отсутствием входного вывода установки микросхем в исходное состояние, содержащих узлы с триггернымиэлементами, например счетчики, регистры сдвига, делители частоты иДрфИзвестно устройство для контролялогических микросхем, содержащееклеммы для подключения контролируе-мой и эталонной микросхем, схемусравнения, генератор управляющих сигналов и блок индикации Я .Однако известное устройство непозволяет проводить контроль логических микросхем типа счетчиков,делителей частоты, регистров сдвига,Наиболее близким к предлагаемому является устройство для контроля логических микросхем, содержащеегенератор импульсов, триггер резуль"тата, соединенный первым и вторымвыходами с входами индикатора годности и индикатора бракасоответственно, первым входом - с входом 30устройства, вторым - с выходом блока сравнения, связанного первым ивторым входами через первый и второй преобразователи уровня соответственно с выходами контролируемой и эталонной логических микросхем, соединенных первыми входамис первым и вторым выходами задатчика входных условий соответственно 2 .40Недостатком такого устройстваявляется ограниченность области при;менения,так как оно не позволяетконтролировать микросхемы,.в струк-,туРу кОтОРых входят узлы, Построенные на триггерных элементах, такихкак делители частоты, регистры сдвига и другие, у которых отсутствуютвходные выводы установки микросхемы в ноль, что приводит к неопределенности их составления при контроле, Кроме того, в устройстве отсутствует возможность предварительной установки микросхемы в произвольно заданное состояние, что необходимо при контроле сквозного переноса функционального узла, состоящего из нескольких последовательносоединенных счетчиков, напримерБИС для электронных часов,Цель изобретения - расширение области применения устройства.Поставленная цель достигаетсятем, что в устройство для контролялогических микросхем, содержащеегенератор импульсов, триггер резуль тата, соединенный первым и вторымвыходами с входами индикатора годности и индикатора брака соответст венно, первым входом - с входной клеммой устройства, вторым входомс выходом блока сравнения, соединенного первым и вторым входамичерез первый и второй преобразователи уровней соответственно с клеммой для подключения контролируемойлогической микросхемы и с выходомэтаЛонной логической микросхемы,соединенной первым входом с первымвыходом задатчика входных условий,соединенного вторым выходом с первой клеммой для подключения входаконтролируемой логической микросхемы, введены первый и второй анализаторы кода, первый и второй тригге" ры установки,.первыйи второй элементы И-ИЛИ, первый одновибратор ивторой одновибратор, соединенныйвходом через первый одновибратор свходной клеммой устройства и Я-.входами первого и второго триггеров установки,.непосредственно - с третьим входом блока сравнения, вы" ходом - с первыми входами первого и второго элементов И-ИЛИ, соединенных вторыми и третьими входами с выходом генератора импульсов, выходами - соответственно с второй клеммой для подключения входа конт- ролируемой логической микросхемы ис вторым. входом эталонной логической микросхемы, четвертыми входами -с выходами соответствующих первогои второго триггеров установки, соединенных й-входами с выходами соответственно первого и второго анализаторов кода, соединенных входами с выходами соответствующих первого и второго преобразователей уровней,На чертеже показана блок-схема устройства.Устройство для контроля логической микросхемы 1 содержит генератор 2 импульсов, эталонную микросхему 3, задатчик 4 Входных условий, первый преобразователь 5 уровней, блок 6 сравнения, первый анализатор 7 кода, первый триггер 8 ,установки, перВый элемент 9 5-ИЛИ, первый и второй одновнбраторы 10 и 11, триггер 12 результата, индикатор 13 годности, индикатор 14 брака, входную клемму 15, второй преобразователь 16 уровней, второй анализатор 17 кода, второй триггер 18 установки, второй элемент И-ИЛИ 19.устройство работает следующим образом.В устройстве используется принцип сравнения работы контролируемой логической и эталонной микросхем 1 и 3 соответственно при всех возмож102809 бных комбинациях входных сигналов, единицы, сбрасывающий триггер 12причем синхронность их работы дос- результата и включающий индикатор 14тигается путем предварительной уста- брака, в противном случае продолжановки внутренних функциональных ет оставаться включенным индикаторузлов микросхем в идентивные состоя годности. По заднему Фронту имния. Установка проводится независи пульса первого одновибратора 10 за-,мо для каждой микросхемы, а конт- пускается второй одновибратор 11,роль - при их параллельной работе. импульс логической единицы с выходаВ исходном состоянии с помощью , которого через первые входы элемензадатчика 4 входных условий заданы тов И-ИЛИ 9 (19) разрешает прохожнеобходимыедля создания счетного 10 дение импульсов от генератора 2режима входные -воздействия на конт- импульсов на счетные входы с контролируемую 1 и эталонную 3 микросхе- ролируемой 1 и эталонной 3 микро/мы, После прихода кратковременного схем. Информация с выходов этих микимпульса на. клемму 15 путем воз- росхем поступает на входы блока бдействия на установочные входы 15 сравнения, который сравнивает лоЯ-триггеров установки 8 и 18 и ре-, ф гические уровни одноименных .выходовзультата 12 последние устанавлива- контролируемой 1 и эталонной 3 микются в единичные состояния, запус- . Росхем и при их синхронной работекается первый одновибратор 10. Вклк- не изменяет состояния своего выхочается индикатор 13 годности, на.0 да, В случае неработоспособности четвертых входах элементов И-ИЛИ 9 контролируемой микросхемы идентичи 19 появляется сигнал логической ность сОстояния Выходов обеих мик-:единицы, на запрещающий вход (зап- Росхем нарушается, на выходе блокарет),блока б сравнения кодов посту- б сравнения Формируется уровень лопает сигнал, устанавливающий на гической единицы, сбрасывается тригего выходе напряжение логического гер 12 результата, включается индинуля. На счетные входы контролируе- катор 14 брака.мой 1 и эталонной 3 микросхем от Контроль последующих Функциональгенератора 2 импульсов через эле"ных узлов контролируемой микросхемыменты И-ИЛИ 9 и 19 поступают импуль пРоисходит аналогично описанномусы, которые изменяют состояние счет 30 путем установки устройства в новоечиков контролируемой 1 и эталонной, исходное состояние.3 микросхем до тех пор, пока на их При необходимости контроля сквозвыходах .не появится код установоч- ного переноса для группы последоного числа (под установочным числом . вательно соединенных счетчиков, вхо подразумевается двоичное число, 35 дящих в состав микросхемы, вначалесоответствующее условному исходно- устанавливают все счетчики в исходму установочному состоянию контро- ное состояние, например, при контлируемой логической микросхемы 1, Роле часовых БИС счетчики секунд например счетчика, не имеющего внеш- и минут - в состояние 59, счетчики ней установки с входа микросхемы). 40 часов и числа месяца -. в состояниеВ этот момент времени на выходе23, путем установки нулевой длианализатора 7 кода (или 17) появит- тельности импульса второго одновибся. сйгнал логической единицы, кото- Ратора 11, а затем осуществляют рый сбрасывает триггер 8 (18) уста" контРоль счетчиков, устанавливая новки, превращая подачу импульсов 45 нулеВую длительность первого однона счетный вход установленной мик- вибратора 10 росхемы. Анализаторы 7 и 17 могутВведение анализаторов 7 и 17 коперестраиваться и фиксировать раз- да, триггеров 8 и 18 установки, - личные установочные числа. По истече- элементов И-ИЛИ 9 и 19 и одновибрании времени работы первого одновиб- тоРов 10 и 11 позвЬляет за счет ратора 10 с входа блока б сравнения 50 установки эталонной и контролируеснимается запрет и в случае еслимой логических микросхем, не имею,. Уустановка контролируемой мйкросхемы: щих специального входа установки, 1 не произошла, что соответствует , в одинаковое и произвольно заданное неидентичности состояния выходов , ,исходное состояние автоматически контролируемой 1 и эталонной 3 мик контролировать такие микросхемы, Росхем, на выходе блока б сравне- . что РасшиРяет функциональные возмсния появляется сигнал логической ности устройства.ВНИИПИ Заказ 4553/38 Тираж710 ПодписноеФилиал ППП "Патент", г.ужгород, ул.Проектная,4
СмотретьЗаявка
3412428, 26.03.1982
ОРГАНИЗАЦИЯ ПЯ М-5222
ТЕРПИГОРЬЕВ ВИКТОР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: логических, микросхем
Опубликовано: 30.06.1983
Код ссылки
<a href="https://patents.su/3-1026096-ustrojjstvo-dlya-kontrolya-logicheskikh-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических микросхем</a>
Предыдущий патент: Измеритель электрофизических параметров мдп-структур
Следующий патент: Способ измерения мгновенных значений периодических магнитных полей и устройство для его осуществления
Случайный патент: Пневматическая машина ударного действия