Устройство для селекции изображений объектов

Номер патента: 1464183

Автор: Козловский

Есть еще 12 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

;.:",.д ,:. ;:;1 с 9 и ОПИСАНИЕ ИЗОБРЕТЕНИН А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ идеосигнала, кажживает видеосигканирования, созертура - "окно" Р 9 ии88.8)4003024,лик. 1977.етельство СССР06 К 9/46, 1984.ДЛЯ СЕЛЕКЦИИ ИЗОБ и и элеме ках преобразоеспечивается ия элементов в зависимости о ЙСТВОКТОВетениеислите мен"окВ результат тов, расп на скани случае ра стности " в а лиза з ных по енин э ложе ериметру тности), лементов а я (окр а всех я к автоманике и може тноси окре 11 енс11 ьно м элеме начение та 1 истемах распоэстности при сознного зрения" быть нава спользовано в присваиваетс и я образов, в чустройств "маш матических уст ании новках для р льных схем и в ав варки в транзис вьнцение достига)во ов инте бретения - п йства, Цель в устройс ной эадер гнала и блок о Ров, Цель изочности устр ся введением е блоки стро тво, жки; содержа блок об тки с дополнительно блокаблока кадровой задержреобразования видеотвие последовательнош блоков строчной зачета о ъекто синхронизации, ки и ш блоков сигнала, Вслед го соединениядержки, каждый ет видеосигнал з которых задерживаа строку с)анироваия между ними ш бло-. ния, и подключ к автоматик и может быт аспознаваИзобре ычисли ние относитсельной техник о в системах использо ния обра нии .устр в, в частности ств "машинного при с рения" в ОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ П(НТ СССР.ков преобразования в дый из которых задер нал на и элементов с дается сканирующая а сканирования раэмеро тов. Кроме того, в б вания видеосигнала о преобразование значеокне" сканирования венстве всех элементов окрестности"0" всем элементам "окна" присваивается значение "0". Во всех остальных случаях никаких изменений значений элементов "окна" не производится.Указанная процедура обеспечивает корректировку помех в изображении в виде замкнутых областей на иэображениях объектов и поля изображения, темсамым повышается точность счета числа селектируемых объектов. Для компенсации смещения иэображения, возникающего как результат проведения описанной выше процедуры, в устройствовведен блок кадровой задержки. 4 э.п.ф-лы, 16 ил автоматических установках для развари выводов интегральных схем и транисторов. Цель изобретения - повышение точости устройства.Кадровые синхронизирующие импульсы, поступающие с первого (фиг.8)тактового входа 99 блока устанавливают в нулевое состояние К-разрядныйсчетчик 39 импульсов (Фиг,8), которыйс этого момента начинает счет ССИ 100(Фиг.9), приходящих на второй (фиг,8)тактовый вход 101 блока, что показанострелкой между позициями 100 и 108 10(фиг.9). Одновременно каждый из ССИустанавливает в нулевое состояние первый Р-разрядный счетчик 38 импульсов(фиг.8) и через седьмой элемент И 37 -В-триггер 43 (импульсы 106 и 111 15Фиг,9). Тактовые импульсы ТЗ (импульс 102, фиг.9), приходящие по третьему 103 (Фиг.8) тактовому входублока, считаются (Р-разрядным) счетчиком 38 импульсов (фиг.8). В положительной части периода импульсов ТК-разрядный шифратор 40 (фиг,8) выра"батывает код числа ноль, а в отрицательной части - код числа щ (импульс107, фиг.9). Выходные коды К-разрядного шифратора 40 (Фиг.8) и К-разрядного счетчика 39 импульсов суммируются К-разрядным сумматором 41, значения выходов суммы которого в совокупности со значениями вьгходов первого 30Р-разрядного счетчика 38 образуют адрес обращения ОЗУ 42 (импульс 109,Фиг,9). Состояние выхода ОЗУ 42(Фиг.8) в Фазе чтения (импульс 110,Фиг,9), определяемой отрицательнойчастью периода импульсов Т (импульс104, фиг,9), зависит от той информации, которая была записана в нем впредыдущем кадре, но в фазе записи,определяемой положительной частью периода импульсов Т, оно всегда соответствует логической "1", Взаимосвязьсостояний второго Р-разрядного счетчика 39 (фиг.8) К-разрядного щифратора 40, адресных входов ОЗУ 42 и выхода последнего с различными Фазами импульсов. показана стрелками между позициями импульсов 104, 106 107"110(Фиг,9),Сигнал с выхода ОЗУ 42 (Фиг.8) поступает на информационный вход Птриггера 43, который тактируется че-"рез пятый элемент НЕ 35 инверснымиимпульсами Т 1. По положительномуфронту этих импульсов, т.е. отрицательному имг:ульсу 102 (Фиг.9), информация с входа 1)-триггера 43 (Фиг,8)переяисывается (показано стрелкоймежду поэицияья 10 и 111 (фиг,9 на его выход и поступает на информационный выход 11.3 (фиг,8) блока.При рассмотрении работы блока счета объектов б (фиг.1) будем дополнительно пользоваться временной диаграммой его работы (фиг.11), гдегде 114 - импульс на первом 115. блока;116 - импульс на втором 117(фиг.10) тактовом входеблока;118 - импульс на третьем 119(фиг.10) тактовом входеблока,120 - информация на выходах третьего Р-разрядного счетчика импульсов 47 (фиг.10),121 - выходной сигнал третьегоблока ОЗУ 49 (Фиг.10);122 - выходной сигнал пятого Ртриггера 50 (фиг.10);123 " видеосигнал на входе 124(Фиг.10) блока;125 - сигнал на выходе восьмогоэлемента И 51 (фиг.10) илисигнал на вычитающем входеЬ-разрядного счетчика числа.объектов 48 (фиг,10);126 - информация на выходах 1, -разрядного счетчика 48 числа объектов (фиг.10) илиинформация на выходе 127(фиг.10) кода числа объектов блока,Блок 6 счета объектов (Фиг.1) работает следующим образом,Третий Р-разрядный счетчик 47 импульсов (фиг. 10) ОЗУ 49 и 0-триггер50 образуют в совокупности линию задержки входного видеосигнала, поступающего по информационному входу 124блока, на время одной строки сканирования. Синхронизация работыстрлинии задержки осуществляется тактовыми сигналами ССИ, Т 1 и Т 3, поступающими соответственно по первому 115,второму 117 и третьему 119 тактовымвходам блока. Как и для описанных линий задержек, принцип действия даннойлинии задержки основывается на том,что, если в каждой строке сканирования видеосигнал записывать в память,но перед каждем циклом записи читатьиз памяти ту информацию, которая была эапйсана в ней ранее, т.е. в предыдущей строке, то на выходе памятибудет Формироваться видеосигнал, эадержанный относительно данного навремя одной строки сканирования.Входной видеосигнал, поступая с информационного входа 124 блока на ин 5формационный вход Р ОЗУ 49, записывается в него в отрицательной части периода инверсных импульсов ТЗ, определяющих фазу записи для этого блокаи получаемых с выхода третьего эле-., 10мента НЕ 46, Адрес ячейки ОЗУ 49, ккоторой организуется обращение в текущий момент времени развертки, формируется Р-разрядным счетчиком 47 импульсов, подсчитывающим число импульсов ТЗ в строке, ставя, такимобразом, в соответствие каждому импульсу ТЗ определенный адрес ОЗУ. 49.При обращении к какой-либо ячейкепоследнего каждой Фазе записи предшествует .фаза чтения, определяемаяположительной частью периода инверсных импульсов ТЗ, в которой из этойячейки читается информация, записанная в нее в предыдущей строке сканирования, Из этой информации Э-триг"гер 50 формирует задержанный на строку видеосигнал, переписывая ее значения со своего 0-входа на выход Япо положительному фронту инверсных ЗОимпульсов Т 1, получаемых с выходавосьмого элемента НЕ 44. Восьмой элемент И 51 формирует сигналы совпаде-,ния задержанного на строку видеосиг-.нала с входным видеосигналом, соот.ветствующим числу С, и подает их навычитающий вход Ь-разрядного счетчика числа объектов, Поскольку на .суммирующий вход этого счетчика поступает входной видеосигнал с числом имОпульсов, соответствующим П, то в любой момент времени содержимое Ь-разрядного счетчика числа объектов всегда равно разности П-С, т.е. числу К.всех объектов в кадре. Код числаобъектов с выхсдов К-разрядного счет.чика числа объектов поступает длядальнейшей обработки на выходную шину кода числа объектов блока,Импульсы ССИ 114 (фиг. 11) устаиавОливают в нулевое состояние третийР-разрядный счетчик 47 импульсов(фиг.10) и через девятый элементНЕ 45 П-триггер 50 (импульсы 120 и122, фиг.11).,Импульсы ТЗ счйтаются.четвертым Р-разрядным счетчиком 47импульсов (фиг,10), формирующим адресдля ОЗУ. Состояние выхода этого блока (импульс 121, Фиг.1) в фазе чтения, определяемой отрицательной частью периода импульсов ТЗ 118 (фнг.11), зависит от той информации, что была записана в нем в предыдущей строке, но в Фазе записи, определяемой положительной частью периода импульсов ТЗ 118 (фиг.11), оно всегда соответствует логической "1". Взаимосвязь состояний Р-разрядного счетчика 47 импульсов (Фиг,10) и выхода ОЗУ с различными фазами импульсов ТЗ показана стрелками между позициями 118, 120 и 121 (фиг.11).Сигнал 121 (Фиг,11) с выхода ОЗУ 49 (Фиг,10) переписывается на выход Р-триггера 50 по положительному фрон- ту инверсных импульсов Т 1, т.е, по отрицательному импульсов Т 1 116 (фиг,11), что показано стрелкой между позициями 116 и 122, Пусть вид задержанного на строку видеосигнала на выходе 0-триггера 50 (фиг.10) соответствует приведенному в 122 (фиг, 11), а вид входного видеосигнала по текущей строке - приведенному в 123, Тогда пятый элемент И 51 (фиг,10) вьщеляет сигнал их совпадения, вид которого соответствует приведенному в 125 (Фиг.11), Суммируя импульсы входного видеосигнала 123 (фиг,11) и вычитая импульсы совпадения входного видеосигнала с задержанным на строку, пятый (1,"разрядный) счетчик 48 числа объектов (фиг.10) изменяет свое со-. держимое так, как показано в 126 (фиг.11), что характеризуется стрелками между позициями 123, 126 и 125, 126 соответственно (фиг, 11).Сравнение исходного изображения топологии полупроводникового кристалла транзистора (Фиг.14) с преобразованным (фиг.16) показывает, что в результате работу устройства обеспечено преобразование изображения с корректировкой дефектов изображения, устранением смещения изображения н обеспечением правильного счета числа селектируемых объектов.Таблица на фиг.16 показывает, что число селектируемых объектов равно двум. (81-79), т.е. дает верный результат.Формула изобретения1. Устройство для селекции изображений объектов, содержащее блок обра": ботки видеосигнала, блок счета изоб 464183ражений объектов, выход которого является первым информационным выходом устройства, и блоки строчной задержки, о т л и ч а ю щ е е с я тем что, с целью повышения точности уст 5 ройства, в него введены блок синхронизации, блок кадровой задержки и т блоков преобразования видеосигнала, выходы первого из которых подключены к первой группе входов блока обработки видеосигнала, первые выходы блоков преобразования видеосигнала, кроме первого и последнего, подключены к второй группе входов блока обработки видеосигнала, а и-е выходы данных блоков подключены к третьей группе входов блока обработки видеосигнала, выходы а-го блока преобразования видеосигнала подключены к четвертой группе входов блока обработки видеосигнала, и-е выходы блоков преобразования видеосигиала подключены к.информационным входам блоков строчной задержки, где ш - число строк считы вающей апертуры, .а и - число столбцов считывающей апертуры, информационный вход первого блока преобразования видеосигчала является информационным входом устроиства, кадровый синхронизирующий вход блока кадровой задержки является кадровым синхронизирующим входом устроиства а строч ный синхронизирующий вход и строчный тактовык вход блока синхронизации являются строчным синхронизирующим и35 ,строчным тактовым входами устройства, первый, второй и третий тактовые выходы блока синхронизации соединены с , первым, вторым и третьим тактовыми входами блоков преобразования видеосигнала, а первый и третий выходы соединены с первым и третьим тактовыми входами блоков строчной задержки блока кадровой задержки и блока счета объектов, строчные синхронизирующие. входы данных блоков и блоков преобразования видеосигнала соединены со строчным синхронизирующим входом блока синхронизации, информационный вход50 блока кадровой задержки соединен с информационным выходом ш-го блока строчной задержки, а информационный выход блока кадровой эацержки является вторым информационным выходом уст 55 ройства и подключен к информационному входу блока счета объектов единичный и нулевой входы первого блока преобразования видеосигнала соединены с одноименными входами других блоков преобразования видеосигнала и подключены к одноименным выходам блока обработки видеосигнала.2. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок синхронизации содержит первый и второй В- триггеры, элемент НЕ и элемент И, причем Б-вход первого 1)-триггера является строчным синхронизирующим входом блока и соединен с К-входом второго Б-триггера, выход которого является вторым выходом блока, а вход С этого триггера является строчным таК- товым входом блока и соединен с входом элемента НЕ, выход которого соединен с С-входом первого В-триггера, Я-выход которого является первым тактовым выходом блока, а Я-выход первого Э-триггера соединен с Э-входом этого триггера и первым входом элемента И, второй вход которого подключен к Я-выходу и Р-входу второго О-триггера, а выход элемента И явля,ется третьим выходом блока. 3, Устройство по п.1, о т л и ч аю щ е е с я тем, что блок преобразования видеосигнала содержит первый, второй и третий элементы И, элементы ИЛИ, элемент ИЛИ-НЕ и регистр, выходы которого являются вь;ходами блока, ийформационные входы параллельного ввода информации в регистр подключены к шине логической единицы, информационный вход последовательного ввода информации в и-разрядный регистр является информационным входом блока, вход управления режимом работы и-разрядного регистра подключен к выходу элемента ИЛИ-НЕ, а вход установки нуля и-разрядного регистра подключен к выходу элемента ИЛИ, первый вход которого является строчным синхронизирующим входом блока, а второй вход соединен с выходом первого элемента И, первый вход которого является нулевым входом блока, а второй является вторым тактовым входом блока и соединен с первым входом второго элемента И, второй вход которого является единичным входом блока, а выход соединен с вторым входом третьего элемента И, первый вход которого является первым тактовым входом блока, а выход соединен с первым входом элемента ИЛИ-НЕ второй вход которого является третьим тактовым входом блока,4. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок кадровой задержки содержит первый, второй и.третий элементы НЕ, первый и второй счетчик импульсов, шифратор, сумматор, элемент памяти и 0-триггер, вход первого элемента НЕ является первым тактовым входом блока, причем вход второго элемента НЕ является третьим 1 О тактовым входом блока, а его выход соединен с входом запись/чтение элемента памяти, с суммирующим входом первого счетчика и с 0-входом шифратора, выходы которого подключены к 15 второй группе входов сумматора, выхо. ды которого подключены к старшим адресным входам элемента памяти, а пер" вая группа входов сумматора подключена к выходам второго счетчика, вход 20 установки нуля которого является кадровым синхрониэирующим входом блока; а суммирующий вход является строчным синхронизирующим входом блока и соединен с входом третьего элемента НЕ 25 и входом установки нуля первого счетчика, выходы которого подключены к младшим адресным входам элемента памяти, информационный вход которого является информационным входом блока 30 а выход соединен с 0-входом 0-триггера, Я-выход которого является информационным входом блока, К-вход, 0- триггера соединен с выходом третьего элемента НЕ, С-вход 0-триггера соеди-З 5 нен с выходом первого элемента НЕ.5. Устройство по п. 1, от л и ч аю щ е е с я тем, что блок обработки видеосигнала содержит первьп, второй,третий, четвертый, пятый и шестойэлементы,И, первый, второй, третий,четвертый элементы ИЛИ-НЕ, причемвходы одноименных элементов И и ИЛИНЕ объединены и подключены к группамвходов блока, так что входы первыхэлементов И и ИЛИ-НЕ подключены к первой группе входов блока, входы вторых элементов И и ИЛИ-НЕ - к второйгруппе входов блока, входы третьихэлементов И и ИЛИ-НЕ подключены ктретьей группе входов блока, а входычетвертых элементов И.и ИЛИ-НЕ подключены к четвертой группе входовблока, первые входы первого и третьего элементов И объединены и подключены к первому входу первой группы входов блока, последние входы третьегои четвертого элементов И объединеныи подключены к последнему входу последней группы входов блока, последнийвход второго И и первый вход четвертого И объединены и подключены к первому входу четвертой группы входовблока, последний вход первого И,первый вход первого И и первый входтретьего И объединены и подключены.кпоследнему входу первой группы входовблоКа, выходы первого, второго, третьего и четвертого элементов И соединены с входами пятого элемента И, авыходы первого, второго, третьего ичетвертого элементов ИЛИ-НЕ соединеныс входами шестого элемента И, выходыпятого и шестого элементов И являются выходами блока.,синхронизации на фиг,З - временнаядиаграмма работы блока синхронизации;на фиг.4 - схема блока преобразованиявидеосигнала; на фиг.5 " бхема блокастрочной задержки; на фиг.6 - временная диаграмма работы блоков строчнойзадержки и преобразования видеосигнала; на фиг.7 - схема блока обработки видеосигнала на фиг.8 - схемаблока кадровой задержки; на фиг.9 -временная диаграмма работы блока кадровой задержки; на фиг.10 - схема 15блока счета объектов на фиг,11временная диаграмма работы блока счета объектов, на фиг. 12 - сканирующаяапертура - "окно" размером щ х и элементов разложения; на фиг.13 - анализируемая окрестность сканирующейапертуры; на фиг.14 - топология ме"таллизации полупроводникового кристалла транзистора, подвергаемого анализу и преобразованию, на фиг.15 -то же, после преобразования; нафиг.16 - то же, после задержки егона кадр телевизионной развертки итаблица, поясняющая принцип счетаобъектов. ЗОУстройство для изображений объектов содержит (фиг 1) блок 1 синхронизации, ш блоков 2 преобразованиявидеосигнала (2.1 - 2 - 2 ш), блок 3строчной задержки (3, - ЗЗ Зш)блок 4 обработки видеосигнала, блок 5кадровой задержки, блок 6 счета изображений объектов.Блок синхронизации содержит(фиг,2) первый 7 и второй 8 0-триггеры, первый элемент НЕ 9 и первый элемент И 10.Блок преобразования видеосигналасодержит (фиг,4) второй 11, третий 12и четвертый 13 элементы И, первый 45элемент ИЛИ 14, первый элемент ИЛИ-НЕ15 и первый регистр 16.Блок строчной задержки содержит(фиг.5) второй 17, третий 18, четвертый 19 элементы НЕ, первый счетчик 20 50импульсов, первый шифратор 21, первыйсумматор 22, первый элемент 23 памяти и третий триггер 24Блок обработки видеосигнала содержит (фиг.7) второй 25, третий 26,четвертый 27, пятый 28, шестой 29,,седьмой 30 элементы И, второй 31,третий 32, четвертый 33 и пятый 34элементы ИЛИ-НЕ,Блок кадровой задержки содержит(фиг,8) пятый 35, шестой 36, седьмой37 элементы НЕ, второй 38 и третий39 счетчики импульсов, второй шифратор 40, второй сумматор 41, второйэлемент 42 памяти, четвертый 0-триг"гер 43,Блок счета объектов содержит(фиг, 10) восьмой 44, девятый 45, десятый 46 элементы НЕ, четвертый 47,пятый 48 счетчики импульсов, третийэлемент 49 памяти, пятый Э-триггер50, восьмой элемент И 51.Устройство работает следующим образом.Синхронизация работы устройстваосуществляется входными синхросигналами; кадровыми синхрониэирующимиимпульсами (КСИ), строчными синхрониэирующими импульсами (ССИ), строчными тактовыми импульсами (СТИ), поступающими соответственно по шинам52-54 на вход устройства (фиг.1).В блоке синхронизации (фиг.2) иэстрочных тактовых импульсов, поступающих но шине 55, формируются тактовые сигналы Т 1, Т 2, ТЗ на шинах 5658 соответственно, имеющие частоту2 стц-т; т т 2 фгде Г - частота тактового сигнала Т 1;- частота тактового сигнатла. Т 2;- частота тактового сигнала ТЗ;т с, - частота СТИ,ССИ служат для сброса блока синхронизации в исходное состояние.Входной бинарный видеосигнал, несущий информацию об исходном оптическом изображении, поступает с информационного входа устройства по шине 59 (фиг.,1) на информационный вход первого иэ и-блоков преобразования видеосигнала 2 (фиг.1), каждый из которых совместно с последовательно соединенным блоком 3 задержки (фиг.1) осуществляет задержку видеосигнАла на время одной строки, Каждый блок преобразования.видеосигнала имеет п-выходов, видеосигналы на которых задерживаются соответственно на времяу улСтрР1464183 ОО. ч"ФФ. -ъ ффсффм н мюмс сзо ь сз сь о о съсьс" Ощ "фс с с С; с с съ р Составитель И.ГоленищевРедактор А.Ворович Техред М.Ходанич Корректор И.МУска Годписно КНТ СС оизводственно-издательский комбинат Патент", г. Ужгород, Ул .Гагарина, 11 10 Заказ 827/53 Тираж 667 ВНИИПИ ГосУдарственного комитета по иэоб 113035, Москва, Ж, Ра"ор 9где- время задержки видеосигналана с)-м выходе блока преобразования 10видеосигнала,(1с 1и),где р - число элементов разложенияизображения по строке или число столбцов в матрице р х )с дискретизирован Бного изображения,Число строк )с в этой матрице определяется числом строк развертки в од 1 сцном кадре, а число р 202 ссиТаким образом, в каждый текущиймомент времени ;, определяемый выражением"стрл, - ( - 1) + ( 1)р стрф 25где 1 - номер текущей строки телевизионной развертки от началакадра,3 = 1, 2, 3, , 1 с;- номер текущего элемента раэложения по 1-и строке,1, 2,, р.На выходах блока преобразованиявидеосигнала (2. 1.2 в) (фиг. 1)присутствуют видеосигналы от в х исоседних элементов изображения, и изкоторых принадлежат считываемомуизображению по текущей строке сканирования, а остальные - изображениямпо в-й предшествующим строкам. Так 40,как через блоки строчной задержки3.1 - Зв проходит последовательно видеосигнал от всего изображений, .тосовокупность указанных элементов разложения образует сканирующую апертуру - окно" размером в х и элементов (фиг.12). Значение элементов 601.1. . . 60 и.1 "окна" определяютсясоответственно значениями видеосигналов на первом, втором и-м выходахпервого блока преобразования видеосигнала 2,1 (фиг. 1), значения элементов 60 1.2, , 60 и.2 (фиг.12)"- -ачениями видеосигналов на первом,втором, и-м выходах второго блокапреобразования видеосигнала 2.2 ит.д. вплоть до выходов в-го блокада ЛА,аа;Л а;. +, , И11 преобразовация видеосигцала гв (фиг,1)Элементы 60 1,1 т, , 60 и.1;60 1.и в. , 60 и тп; 60 1.2, 60 1 тп; 60 п.г, , 60 и тп(фиг,12) являются элементами окрестности "окна" (фиг.13).Для каждого элемента изображения, попавшего в "окно" (фиг.12) и совпадающего с его элементом 60, производится анализ окрестности (фиг, 13) и в зависимости от результатов анализазначения всех элементов 60 1.1,60 и в "окно" (фиг. 12) подвергаютсяили не подвергаются преобразованию.Анализ окрестности (фиг.13) производится блоком обработки видеосигнала4 (фиг.1), а преобразование элементов "окно" (фиг,12) производится блоками преобразования видеосигнала(2.1, , 2 в, фиг.1). Алгоритм анализа и преобразования следующий.Пусть значению бинарного видеосигнала от объектов соответствует уровень " 1", а от поля, на котором расположены объекты, - уровень "О". Обозначим текущий элемент разложения,совпадающий с элементом 60 и в "окна"(фиг.12), через а;., а все остальные элементы окрестности 60 1.1,60 и.1; 60 1.в, , 60 итп; 601.2, , 60 1.в; 60 и.2,60 и в(фиг,13) - через а;а; , а;-,+1,)а;,а;,1- .а;а;,а, соответственно,где а - значение элемента "окно"(фиг.12)а = "1", если элемент изображения, совпадающий в данный момент времени т,1 с даннымэлементом окнопринадлежитобъекту;а = "0",.если. он принадлежит полю, на котором расположеныобъекты;,1 - номер текущей строки развертки от начала кадра,г, , 1;- номер текущего элемента разложения по 1-й строке,2 ууи - номер столбца "окно",в - номер строки "окно".Тогда, если удовлетворяется булево равенство1464183 то всем элементам 60 1.1, , 60 и пт "окна" (фиг.12) присваивается значение логической "1", т.е. объекта, а если удовлетворяется булево равенство 5 ЛЛ а, Л Л а.Ла;,- = 1,Ла;Ла; ,1Л а - .г Л Л) .,Ла. а;,+,Л"окна" (фиг.12) присваивается значение логический "О". Во всех остальных случаях ни одно из значении элементов 60 1.1.60 п,тп не изменяется. Таким образом, если значениеlвсех элементов окрестности (фиг.3)1равны " 1 " то вс ем элементам окноУ(Фиг,12) присваивается значение логическая " 1", если же все элементы окрестности (Фиг.13) имеют значениелог. "0", то всем элементам "окно" 25(Фиг.12) присваивается значениеЯ, ОВо всех остальных случаях никакихизменений значений элементов окна(фиг.12) не производится. 30Пусть анализу и преобразованиюподвергается изображение топологииметаллизации полупроводникового кристалла трАнзистора (фиг,14), в которомнезаштрихованные участки относятсяк. элементам поля, а заштрихованныек анализируемым объектам 61 и 62(фиг, 14) - отдельным частям топологического рисунка металлизации. Представленное изображение имеет ряд деФектов, выраженных в наличии замкнутых областей как на участках 63-65металлизации (Фиг,14), так и на уча"стках 66 поля (Фиг.14), которые при,подсчете числа объектов вносят погрешность в результат. При сканировании поля 67 (Фиг. 14) слева направои сверху вниз апертурой (в данномслучае 8 х 8) элементов (Фиг.12) происходит устранение дефектов на ре.зультирующем иэображении (фиг.15),но само изображение обьектов смещается по оси 3 на ш (в данном случае 8)строк разложения относительного исходного (Фиг,14).55Для устранения смещения в устройстве предусмотрена процедура компенсации смещения, которая осуществляется блоком 5 кадровой задержки где Л - знак, определяющий операцию логического умножения, т.е. операцию И,(фиг.1), на информационный вход которого поступает видеосигнал от преобразованного изображения (Фиг,15) с информационного выхода т-го блока задержки Зш (фиг.1).Блок 5 кадровой задержки (фиг.1) производит одновременно два действия: запоминает видеоинформацию текущего кадра и выдает на свой информационный выход видеоинформацию от предыдущего кадра. При этом строка Б воспроизводимого кадра (Фиг,16) соответствует Б + тп строке (фиг,15) текущего кадра. Если положить тп = 8 и пропустить видеосигнал от изображения на фиг,15 через блок 5 кадровой задержки (фиг,1), то в следующем кадре с инФормационного выхода этого блока считывается видеосигнал, соответствующий изображению на фиг.16, преобразованный бинарный видеосигнал с информационного выхода блока 5 кадровой задержки (фиг.1) поступает на выходную шину устройства 68 (фиг,1) и на информационный вход блока 6 счета объектов (Фиг.1),Число объектов в поле определяется как разность числа всех видеоимпульсов, пОлученных после преобразования за время одного кадра, и числа совпадений видеоимпульсов в двух соседних строках сканирования. Эта разность (фиг,16) равна 2, что характеризуется таблицей, приведенной справа от иэображения объектов.Блок синхронизации (фиг,2) работает в соответствии с временной диаграммой (фиг.З) следующим образом.Входной ССИ 69 (фиг,З) устанавливает в единичное состояние 70 (фиг,З) первый 0-триггер 7 (фиг,2) и в нулевое состояние 71 (фиг.3) второй 0-триггер 8 (фиг,2), Оба Р-триггера работают как счетные триггеры, для чего их инверсные выходы Ц объединены с информационными П-входами, При поступлении по шине 72 (фиг.2) строчных тактовых импульсов 73 (фиг.З) первый 1-триггер 7 (фиг.2) начинаетпереключаться по их отрицательному фронту, а второй Р-триггер 8 (фиг.2) переключается по их положительному фронту, Для того, чтобы первый Р- триггер 7 (фиг.2) переключался по отрицательному фронту строчных такто. вых импульсов, последние инвертируют" ся элементами НЕ 9 (фиг.2). Сигнал совпадения импульсов с инверсных Я-выходов обоих Р-триггеров 7 и 8 выделяется элементом И 10 (Фиг.2) и подается на третий (фиг,2) тактовый выход 58 блока (импульс 74, фиг.З).Прямые Я-выходы первого 7 (фиг.2) и второго 8 (фиг.2) Р-триггеров являются соответственно первым и вторым тактовыми выходами блока (фиг.2).Блоки преобразования видеосигнала (фиг.4) и блок (фиг.5) задержки осу О ществляют задержку видеосигнала на п столбцов и на ш строк сканирования.Последовательно включенный (и-разрядный) первый регистр 16 (фиг.4) блока преобразования видеосигнала, 25 элемент 23 памяти (Фиг.5) блока задержки и Р-триггер 24 (фиг.5) блока задержки образуют в совокупности линию задержки входного видеосигнала, поступающего на информационный вход блока 2,1-2 ш преобразования видеосигнала (фиг.1) и далее на вход последовательного ввода информации и-разрядного регистра 16 (фиг.4), с и-го выхода которого видеосигнал пос 35 тупает на информационный вход блока 3.1, , Зш задержки (Фиг.1) и далее на информационный вход элемента памяти 23 (фиг.5) блока задержки, тем самым осуществляется задержка на ,щ и столбцов в блоке преобразования видеосигнала 2. 1, , 2 ш (фиг. 1) и на одну строку каждым из ш блоков задержки 3.1, , Зш (фиг,1), осуществляя, таким образом, формирование сканирующей апертуры - "окно" из ш х и элементов, Синхронизация работы блоков преобразования видеосигнала 2. 1.2 ш (Фиг.1) осуществляется ССИ, первым, вторым и третьим тактовыми импульсами поступающими соответственно на входы элемента ИЛИ 14 (фиг.4) четвертого элемента И 13 (Фиг.4), второго элемента И 11 (фиг.4) и элемента ИЛИ-НЕ 15 (фиг.4).Видеосигнал по текущей строке сканирования 1, проходя через а-разрядный регистр 16 (фиг,4) блока преобра- . зования видеосигнала, записывается в элемент 23 памяти (фиг,5) блоказадержки. Тем самым к началу следующей 1+1-й.строки развертки в ячейкахэлемента 23 памяти (фиг,5) формируются значения дискретизированного построке видеосигнала, сдвинутого наи-элементов разложения относительновходного для текущей 1-й строки ви-.деосигнала. Для организации задержкивидеосигнала перед каждым циклом записи текущей информации в какую-либоячейку элемента памяти (Фиг.5) производится цикл считывания из этойячейки той информации, что храниласьв ней до 1-й строки, т.е. информации,записанной в эту ячейку элемента 23памяти (фиг.5) в предыдущей 1-1-йстроке сканирования. Из этой информации Р-триггер 24 (фиг;5) блока задержки формирует выходной видеосигнал, переписывая ее со своего Р-входана выходпо положительному фронтуинверсного сигнала Т 1, получаемогона выходе элемента НЕ 18 (фиг.5).Чтобы скомпенсировать сдвиг информации по строке на н элементов разложения, возникающей из-за последовательной записи информации в элемент 23памяти (фиг.5) через и-разрядный регистр 16 (Фиг,4), адрес А, ячейкиэлемента 23 памяти (фиг.5), из кото-,рой читается в данный момент времениинформация, делается на величину ибольшим адреса Атой ячейки, в которую производится запись информации,т.е. А = А + п. Азап Формируется Р-разрядным, счетчиком 20 (фиг.5)блока задержки величины и для каждойфазы чтения Р-разрядным шифратором 21(Фиг.5), а адрес для элемента 23 памяти (фиг,5) в обеих Фазах чтения изаписи - Р-разрядным сумматором 22(Фиг.5), информация на выходах которого в фазе записи равна содержимомуР-разрядного счетчика 20 (фиг.5),т,е. А, а в Фазе чтения - суммеэтого же содержимого и выходной инФормации Р-разрядного шифратора 21(Фиг.5), т,е. А+ и. Работа Р-разрядного шифратора 21 (фиг.5) организована таким образом, что в фазе чтения информации из элемента 23 памяти(Фиг,5), которой соответствует положительная часть периода инверсныхимпульсов ТЗ, получаемых с выходапервого элемента НЕ 17 (фиг.5), навыходах шифратора формируется числои, а в Фазе записи (ей соответствуетотрицательная часть периода инверсных импульсов ТЗ) - число О). В качестве Р-разрядного шифратора может быть применено любое стандартное Р-разрядное. постоянное запоминающее устройство (ПЗУ) с числом слов, т.е, объемом, равным либо больпп 1 м двух, При этом младший ацресныч вход этого ПЗУ будет соответствовать входу 3 Р"разрядного шифратора 21 (фиг.5) (при объеме ПЗУ, болыпем двухего остальные адресные входы должны быть подключены к потенциалу логическогоО ) р а его выходы выходам Р раэ рядного шифратора 21 (фиг.5). Входы выбора и чтения ПЗУ при этом должны быть подключены к потенциалам логических " 1" или "О" таким образом, чтобы ПЗУ было выбрано и находилось 2 О постоянно в цикле чтения. Информация, записанная в ПЗУ, должна соответствовать по нулевому адресу числу ноль, но первому адресу - числу п, а по остальным адресам (если таковое есть) 25 не может быть произвольной. Таким образом, в течение одной строки сканирования блока. задержки (фиг.5) осуществляется как запоминание видеоинФормации по этой строке, так и воспроизведение той видеоинформации, которая была записана в предыдущей строке развертки. Блок преобразования видеосигнала (Фиг,4) кроме задержки видеосигнала на и тактов производит преобразование значений видеосигнала по результатам анализа окрестности сканирующей апертуры (фиг,13), про" водимого блоком 4 обработки видеосигнала (фиг.1). Эти результаты в ниде сигналов " 1" и "О" поступают соответ- ственно на вход второго 11 и третьего 12 элементов И через одноименные входы блока 4 преобразования видео-. сигнала (фиг,1), Преобразование значений видеосигнала производится путем изменения содержимого и-разрядного регистра 16 (фиг.4), В дальнейшем измененное содержимое этого регистра запоминается в элементе 23 памяти (фиг,5) блока задержки (Фиг.5) и воспроизводится в следующей строке ска. - нирования в виде преобразованного ви"Ф 1 н деосигнала. При логическои 1 на входе третьего элемента И 12 (Фиг.4), поступающей с единичного входа блока преобразования видеосигнала, во все разряды и-разрядного регистра 16 (фиг,4) записывается значение логической " 1"; при логической "1" напервом входе второго элемента И 11(Фиг,4), поступающей с нулевого входа блока преобразования видеосигнала(Фиг,4), во все разряды и-разрядногорегистра 16 (фиг.4) записывается значение логического "О", а при логичес"ком "О" на обоих управляющих входах"1" и "О" блока преобразования видеосигнала. (Фиг,4) значения разрядови-разрядного регистра 16 (Фиг.4) повторяют значение входного видеосигнала, Это осуществляется следующим образом. Работа и-разрядного регистра16 (фиг.4) определяется потенциаломна его входе управления режимом работы И при логическом О, на которомпо положительному перепаду сигналана тактовом входе С в регистре происходят процессы записи информации сего информационного входа последовательного ввода БК в первый разряд исдвиг всего содержимого на один разряд вправо, а при логической " 1" потому же перепаду сигнала на тактовомвходе - процесс записи информации вовсе разряды регистра с его информационных входов параллельного вводаР 1. Появление сигнала " 1", равногологической 1",и на ециничном входе,.блока разрешает прохождение на входуправления рЕжимом работы ,СИ п-разрядного регистра 16 (фиг.4) импульсов Т 2 через третий элемент И 12(фиг,4),Внутри этих импульсов путем выде-ления на четвертом элементе И 13(фиг,4) совпадения их с импульсамиТ 1 формируются дополнительные импульсы; которые, проходя через элементИЛИ-НЕ 15 (фиг.4); попадают на тактовый вход С п-разрядного регистра 16(фиг,4) и вызывают запись в его разряды информации с входов параллельного ввода 0 1, т,е, всех логических"1", Появление сигнала "О", равногологической "1", на нулевом входе блока разрешает прохождение импульсов Т 2на выход второго элемента И 11(фиг,4),Эти импульсы через элемент ИЛИ 14(Фиг,4) попадают на вход установкинуля и-разрядного регистра 16 (фиг,4)и сбрасывают его, чтс разнозначнозаписи во все разряды регистра логи"ческого "О", Наличие логического "О"на единичном и нулевом входах блокапреобразования видеосигнала (фиг.4)запрещает как прохождение импульсовТ 2 на входы К и И и-разрядного регистра 16 (фиг.4), так и формирование дополнительных импульсов записи четвертым элементом И 13 (фиг.4), При этом на входе 2.Я п-разрядного5 регистра 16 (фиг.4) присутствует потенциал логического "0", а на вход С поступают инверсные импульсы ТЗ, что вызывает последовательную запись в разряды регистра видеоинформации с входа последовательного ввода. Строчные синхронизирующие импульсы 75 (фиг,б), поступающие через элемент ИЛИ 14 (фиг,4) на вход К п-разряд ного регистра 16 (фиг.4), устанавливают его в нулевое состояние и через элементы НЕ 19 (фиг,5) устанавливают Р-триггер 24 (фиг.5) в нулевое состояние, На первый, второй и третий 20 тактовые входы блока поступают соответственно импульсы Т 1 76 (фиг.б), Т 2 77 (фиг,б) и ТЗ 78 (фиг.б). В отрицательной части периода импульсов ТЗ Р-разрядный шифратор 21 (фиг.5) 25 вырабатывает код числа п, а в положительной их части - код числа ноль 79 (фиг.б). Положительные перепады инверсных импульсов ТЗ, получающиеся на выходе первого элемента НЕ 17 30 (фиг,5), считаются и-разрядным счетчиком 20 (фиг.5, импульс 80, фиг,б).Р-разрядный сумматор 22 (фиг.5) определяет сумму значений содержимого этого счетчика и числа, формируемого Р-разрядным шифратором 21 (фиг.5; импульс 81, фиг.б). Эта сумма является адресом для элемента 23 памяти (фиг.5), Отрицательная часть периода импульсов ТЗ (импульс 78, фиг,б) определяет фазу чтения,для ОЗУ 23 (фиг.5), а его положительная 1 часть - фазу записи (положительная и отрицательная соответственно части инверсных импульсов ТЗ). Состояние выхода ОЗУ 23 (фиг.5, импульс 82, фиг,б) зависит от информации, которая была записана в нем ранее, но в фазе записи оно всегда соответствует логическая "1". Взаимосвязь кода на выходах Р-разрядного шифратора 21 (фиг.5), содержимого счетчика 20 (фиг.5), кода на выходах суммы Р-разрядного сумматора 22 (фиг.5) и выхода ОЗУ 23 (фиг.5; импульсы 79-82, фиг.б) соответственно с импульсами ТЗ (импульс 78, фиг,б) показана стрелками между указанными позициями. Сигнал с выхода ОЗУ 23 (фиг.5) поступает на информационный вход О-триггера 24 (фиг,5), который тактируется через второй элемент НЕ 18 (фиг5) инверсными импульсами Т 1. По положи-. тельному фронту этих импульсов нли отрицательному фронту импульсов Т 1 (импульс 76, фиг.б) информация с входа В-триггера 24 (фиг.5) переписывается (показано стрелкой между позициями 76 и 83 (фиг.б) на его выход (импульс 83, фиг.б) и поступает на информационный выход (фиг.5) блока.Появление сигнала логической "1" на единичном входе блока преобразования видеосигнала (импульс 84, фиг.б) разрешает прохождение импульсов Т 2 (импульс 77, фиг6) на вход третьего элемента И 13 (Фиг.4) и вход управления.режимом работы , У п-разрядного регистра 16 (фиг.4; импульс 85, фиг.б), что показано стрелкой между позициями 77 и 85.Совпадение импульсов Т 2 и Т 1 (импульсы 85 и 76 соответственно) на входах четвертого элемента И 13 (фиг,4) вызывает появление (показано стрелками между позициями 76, 85, 86 (фиг.б) дополнительных ТЗ импульсов на тактовом входе С (импульс 85, фиг,б) и-разрядного регистра 16 (фиг.4), что приводит к записи логической "1" во все разряды последнего (показано стрелками между позициями 86 и 89,фиг.б. Появление сигнала логической"1" на нулевом входе блока преобразования видеосигнала (импульс 87, фиг.б) обусловливает появление импульсов Т 2 (показано стрелкой между позициями 77 и 88 (фиг.б на выходе второго элемента И 11 (фиг.4). Эти импульсы, пройдя через элемент ИЛИ 14 (фиг,4), попадают на вход установки нуля К и-разрядного регистра 16 (фиг.4) и устанавливают все его разряды в состояние логического "0", что показано стрелками между позициями 88 и 89 (фиг.б). Состояние выходов (импульс 89, фиг6) и-разрядного регистра 16 (фиг.4) изменяется по положительному фронту импульсов 86 (фиг,б), вырабатываемых элементом ИЛИ-НЕ 15. (фиг,4), что характеризуется стрелками между позициями 86 и 89 (фиг.б).Взаимосвязь появления сигналов "1" (импульс 84, фиг.б) и "О" (импульс 87,фиг.б) с состоянием выходов и-разрядного регистра 16 (фиг.4), обусловленная анализом в блоке 4 обработки ви 1464183деосигнала (Фиг, 1), показана стрелками между позициями 89, 84 и 89, 88 (фиг.б).Входной видеосигнал (импульс 90, фиг,б), пройдя через и"разрядный регистр 16.(фиг.4) и претерпев изменения в результате анализа окрестности (Фиг. 13) сканирующей апертуры (фиг.12) описанным образом; преобразуется на 30 последнем выходе этого регистра в видеосигнал (импульс 91, фиг.б).Блок 4 обработки видеосигнала (Фиг.1) работает следующим образом, При лог. ",1" на всех входах первой 92 (Фиг,7), второй 93, третьей 94 и четвертой . 95 групп входов блока на выходах второго 25, третьего 26, четвертого 27 и пятого: 28 элементов И Формируются потенциалы логической "1",20 а на выходах второго 31, третьего 32, четвертого 33 и пятого 34 элементов ИЛИ-НЕ - потенциалы логического "0". Это приводит к появлению на выходе шестого элемента И 29., т.е. на первом 25 управляющем выходе 96 блока (единичном), потенциала логической "1", а на выходе седьмого элемента И 30, т.е. на втором упра.вляющем выходе 97 блока потенциала логического "0"При логическомО" на всех входах первой 92, второй 93, третьей 94 и .четвертой 95 групп входов блока на выходах второго 25, третьего 26, четвертого 27 и пятого 28 элементов И Формируются потенциаль логического "0", а на выходах второго 3 1, третьего 32, четвертого 33 и пятого 34 элементов ИЛИ-НЕ - потенциал логического "1", Это приводит к появлению на выходе шестого элемента И 29, т.е. на первом управляющем выходе блока (единичном) потенциала логического "0" а на выходе седьмого элемента И 30 т.е, на втором управляющем вы-. ходе 97 блцка (нулевом) - потенциала логического "1".Пусть, например, на перром входе первой группы входов 92 блока присути и ствует потенциал логического 0 а на остальных входах первой 92, второй 93, третьей 94 и четвертой 95 групп входов блока - потенциал логической "1", Тогда на выходах второго 25 и третьего 26 элементов И Формируются потенциалы лог "0", на выходах четвертого 27 и пятого 28 элементовн 1, 3 И - потнциалы погическои 1а на выходах вгорого 31, третьего 32,четвертого 33 и пятого 34 элементовИЛИ-НЕ - потенциалы логического "О",Это приводит к появлению на выходахшестого 29, т.е. на первом управляющем выходе 96 блока (единичном), иседьмого 30, т,е. на втором управляющем выходе 97 блока (нулевом), элементов И потенциалов логического "0".Таким образом, наличие логического"0" хотя.бы на одном из 2 (п + т) - 4входов первои 92, второй 93, третьей94 или четвертой 95 групп входов блока даже при логической ."1" на всехостальных входах запрещает формирование сигналов "1" и "0" на управляющих выходах 96 и 97 блока,Пусть, например, на первом входепервой группы 92 входсв блока присутствует потенциал логической "1", ана остальных входах первой 92, второй 93 третьей 94 и четвертой 95групп входов блока - потенциал логического "0". Тогда на выходах второго 25, третьего 26 четвертого 27 ипятого 28 элементов И формируются потенциалы логического0", на выходахвторого 31 и третьего 32 элементовИЛИ-НЕ - потенциал логического "0",а на выходах четвертого ЗЗ и пятого34 элементов ИЛИ-НЕ - потенциалы логической " 1"Это приводит к появлению на выходах шестого 29, т,е. напервом управляющем выходе 96 блока(единичном), седьмого 30, т.е. и навтором управляющем выходе 9 блока(нулевом), элементов И потенциаловлогического "0", Таким образом, наличие логической "1" хотя бы на одномиз 2(и + ш) - 4 входов первой 92,второй 93, третьей 94 или четвертой95 групп входов блока даже при логическом "0" на всех остальных входахзапрещает формирование сигналов "1"и "0" на управляющих выходах 96 и 97блока.При рассмотрении работы блока 5кадровой задержки (фиг,1) дополни=.тельно будем пользоваться временнойдиаграммой его работы (фиг,9), где98 - импульс на первом 99 (фиг.8)тактовом вхоце блока;100 - импульс на втором 101 (фиг.8)тактовом вхоце блока;102 - импульсы натретьем 103(фиг,8) тактовом входе блока 1104 - импульсы на четвертом 10520 106 - информация на выходах второго (Р-разрядного) счетчика 38 импульсов (фиг.8),107 - информация на выходах второ 5го (К-разрядного) шифратора40 (фиг.8);108 - информация на выходах третьего (К-разрядного) счетчика 39 импульсов (фиг,8); 1 О109 - информация на адресных входах второго блока ОЗУ 42(фиг,8);110 - выходной сигнал второго бло"ка ОЗУ 42 (фиг.8); 5111 - выходной сигнал четвертогоР-триггера 43 (фиг.8) илисигнал на выходе блока.Блок 6 кадровой задержки (фиг.1) работает следующим образом.Бинарный видеосигнал от текущего телевизионного кадра поступает с входа 112 (фиг.8) блока на информационный вход Р блока ОЗУ 42 и запоминается в нем. Цикл записи информации 25 в блок ОЗУ 42 определяется отрицательной частью инверсных импульсов, для получения которых входные импульсы ТЗ, поступающие по четвертому тактовому входу 105 блока, инвертируются шестым элементом НЕ 36. Адресация ячеек блока ОЗУ 42 по Р младшим адресам производится вторым (Р-разрядным). счетчиком 38 импульсова по К старшим адресам - К-разрядным сумматором35 41, выходы суммы которого в цикле записи повторяют значения выходов К-разрядного счетчика 39 импульсов, Второй Р-разрядный счетчик 38 импульсов подсчитывает число импульсов ТЗ в строке сканирования, а К-разрядный счетчик 39 импульсовчисло строчных синхроимпульсов в кадре. Таким образом, одному переключению К-разрядного счетчика 39 импульсов соответствуют Р переключений Р-разрядного счетчика 38 импульсов, Для организации за- . держки видеосигнала на кадр перед каждым циклом записи текущей информации в какую-либо ячейку блока ОЗУ 42 производится цикл считывания из этой ячейки той информации, что была записана в нее в предыдущем кадре. Иэ этой информации Р-триггер 43 Формирует выходной видеосигнал, переписывая ее со своего Р-входа на выход по положительному Фронту инверсного сигнала Т 1, для получения которого входные импульсы Т 1, поступающие по чет-вертому тактовому входу блока, инвортируются пятым элементом ЦЕ 35, Дляорганизации спвига видеоинформациивверх на щ строк разложения адресячейки блока ОЗУ 42, из которой читается в данный момент информация, А ,делается на величину щ р большим адреса ячейки А ,в которую производится запись, т.е. А, = А 3 + щ РПосколькуАаи = 3 р + 1 угде 1 - номер текущей строки телевизионной развертки от началакадра, 1 = 1, 2, , 1 с;номер текущего элемента разложения по 1-й строке,1, 2, , р;р - число элементов разложениястрокеК - число строк разложения вкадре,то А, = Ц + щ) р + 1. Отсюда следует, что для получения адреса ячейки, из которой в текущий момент времени должна читаться информация, надо номер текущей строки сканирования,которому соответствует содержимоеК-разрядного счетчика 39 импульсов,увеличить на величину щ. Для каждогоцикла чтения блока ОЗУ 42, определяемого положительной частью инверсныхимпульсов ТЗ, число щ вырабатываетсяК-разрядным шифратором 40, а число+ щ - К-разрядным сумматором 4 1,В Фазе записи К-разрядный шифратор 40формирует на своих выходах код числаноль. В качестве К-разрядного шифратора 40 может быть применено любоестандартное К-разрядное ПЗУ с числомслов, равным либо большим двух, Приэтом младший адресный вход этого ПЗУсоответствует входу Р К-разрядногошифратора 40 (при объеме ПЗУ, большемдвух, его остальные адресные входыдолжны быть подключены к потенциалулогического "0"), а его выходы - квыходам К-разрядного шифратора 40.Входы выбора и чтения ПЗУ прп этомдолжны быть подключены к потенциаламлогической "1" или логического "0"таким образом, чтобы ПЗУ было выбрано и находилось постоянно в циклечтения, Информация, записанная в ПЗУ,должна соответствовать: по нулевомуадресу - числу ноль, по первому адресу - числу ш, а по остальным адресам

Смотреть

Заявка

4099485, 28.07.1986

ПРЕДПРИЯТИЕ ПЯ Р-6495

КОЗЛОВСКИЙ МАРК МОЙСЕЕВИЧ

МПК / Метки

МПК: G06K 9/46

Метки: изображений, объектов, селекции

Опубликовано: 07.03.1989

Код ссылки

<a href="https://patents.su/20-1464183-ustrojjstvo-dlya-selekcii-izobrazhenijj-obektov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для селекции изображений объектов</a>

Похожие патенты