Устройство для анализа распреде-лений случайных процессов

Номер патента: 830399

Авторы: Гергиев, Загальский, Новосадский, Шварцман

ZIP архив

Текст

Своз Советских Социалистических Республик, с присоединением заявки Йо(51)М. Кл.з 6 06 Г 15/36 Государственный комитет. СССР по дедам изобретений н открытий(54) УСТРОЙСТВО ДЛЯ АНАЛИЗА РАСПРЕДЕЛЕНИЙ СЛУЧАЙНЫХ ПРОЦЕССОВ 25 30 Изобретение относится к вычислительной технике и может быть применено для регистрации и обработки случайных процессов.Известно устройство, основнымиэлементами которого являются аналогоцифровой преобразователь, вход которого служит информационным входомустройства, блок выбора канала и почислу каналов элементы И и счетчики,причем выход элемента И каждогоканала соединен со входом счетчикасвоего канала 1,Известно также устройство, выполненное на тех же элементах, причемв качестве блока выбора канала используется дешифратор Г 21Это устройство является наиболееблизким к предлагаемому по технической сущности и достигаемому результату.Недостаток таких устройств - громоздкОсть, особенно при большом требуемом числе каналов, так как длякаждого канала необходима установкаэлемента И и счетчика,Цель изобретения - упрощение устройства.Указанная цель достигается тем,что в устройство для анализа распределений случайных процессов, содержащее аналого-цифровой преобразователь, информационный вход которогоявляется входом устройства, а управляющий вход соединен с первым выходом блока управления, введены блокпамяти и комбинационный сумматор,выход которого подключен к первомуинформационному входу блока памяти,О второй информационный вход которогосоединен с выходом аналого-цифрового преобразователя, управляющийвход - с вторым выходом блока управления, а выход блока памяти подклю 5 чен к входу комбинационного сумматора,На чертеже приведена блок-схемапредлагаемого устройства. Устройство содержит аналого-циф роной преобразователь 1, блок 2 памяти, комбинационный сумматор 3, блок 4 управления.Выход аналого-циФрового преобразователя 1 соединен с адресным входом блока 2 памяти, а выход сумматора 3 - с информационным входом блока 2 памяти. Вход сумматора 3 соединен с выходом блока 2 памяти, а выходы блока 4 управления - с управ830399 формула изобретения ВНИИП Тираж Заказ 3709/5 Подписное Патент", ул.Проектная,4 Филиал П г.Ужгоро ляющими входами аналого-цифрового преобразователя 1 и блока 2 памяти,Устройсво работает следующим образом.По сигналу от блока 4 управления производится запуск аналого-цифрового преобразователя 1, который осуществляет преобразование исследуемого аналогового сигнала, поданного на его иьформационный вход, в двоичный код. В аналого-цифровом преобразователе 1 после преобразования исследуемого сигнала в код,.послед- ний не меняется до поступления следующего сигнала запуска от блока 4 управления. Цифровой код с выхода аналога-циФрового преобразователя 1 подается на адресный вход блока 2 памяти, на выходе которого появляется содержимое той ячейки памяти, чей адрес задается упомянутым кодом. Число, содержащееся в ячейке памяти, поступает на вход комбинационного сумматора 3, где оно увеличивается на единицу. Увеличенное на единицу число поступает с.выхода сумматора 3 на информационный вход блока 2 памяти и по сигналу блока 4 . управления, подаваемому на управляющий вход блока 2 памяти, записывается в ту же ячейку блока памяти., Сигнал разрешения записи, поступающий на управляющий вход блока 2 памяти, вырабатывается блоком 4 управления с задержкой относительно сигнала запуска аналого-цифрового преобразователя 1, превышающего суммарное время срабатывания аналого-цифрового преобразователя 1 и сумматора 3 и время считывания из блока 2 памяти. Блок 4 управления вырабатывает управляющие сигналы по каждому импульсу, поступающему на его вход от внешнего генератора импульсов выборок (на чертеже не показано).. Таким образом, в каждом цикле измерения число, записываемое в той ячейке блока 2 памяти, адрес которого задается аналого-цифровым преобразователем 1, увеличивается на единицу. Если перед началом измерений во все ячейки блока 2 памяти записываются нули, то после окончания измерений в ячейках блока памяти оказываются записанными дискретные значения гистограммы случайного процесса. Число каналов устройства, т .е. число ячеек блока памяти, равно 2", где и в . число разрядов аналого-циФрового преобразователя.Предлагаемое устройство позволяет при значительном числе каналов существенно уменьшить число элементов и связей между ними. 20 Устройство для анализа распределелий случайных процессов, содержащее аналого-цифровой преобразователь,информационный вход которого является входом устройства, а управляющий вход соединен с первым выходомблока управления, о т л и ч а ю щ ее с я тем, что, с целью упрощения,оно содержит блок памяти и комбинационный сумматор, выход которогоподключен к первому информационному входу блока памяти, второй инфор-.мационный вход которого соединен свыходом аналого-цифрового преобразователя, управляющий вход - с вторым .выходом блока управления, а выход блока памяти подключен к входукомбинационного сумматора.Источники информации,принятые во внимание при экспертизе1. Мирский Г.Я. Аппаратурное40 определение характеристик случайныхпроцессов, М., "Энергия", 1972,с. 329-331, р. 6-29,2. Авторское свидетельство СССРР 586461, кл. 6 06 Г 15/36, 197645 (прототип),

Смотреть

Заявка

2794968, 31.05.1979

ЛЕНИНГРАДСКОЕ ПРОЕКТНО-ЭКСПЕРИМЕНТАЛЬ-HOE ОТДЕЛЕНИЕ ВНИИПРОЕКТЭЛЕКТРОМОНТАЖ

ГЕРГИЕВ ГЕННАДИЙ АЛЕКСАНДРОВИЧ, ЗАГАЛЬСКИЙ ЛЕВ НАУМОВИЧ, НОВОСАДСКИЙ БОРИС ГДАЛЕВИЧ, ШВАРЦМАН БОРИС АБРАМОВИЧ

МПК / Метки

МПК: G06F 17/18

Метки: анализа, процессов, распреде-лений, случайных

Опубликовано: 15.05.1981

Код ссылки

<a href="https://patents.su/2-830399-ustrojjstvo-dlya-analiza-rasprede-lenijj-sluchajjnykh-processov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для анализа распреде-лений случайных процессов</a>

Похожие патенты