Буферное запоминающее устройство

Номер патента: 640370

Авторы: Гриц, Мурзов, Светников

ZIP архив

Текст

(43) Опубликовано 30.12.78. Бюлл сударственный кемнт СССР(45) Дата опубликован писания 30.12,7 72) Авторы изобретения В. Мурзов, О. Г, Светнико М. Гриц(71) Заявитель Особое конструкторское бюро вычис Рязанского радиотехнического тельнои технинститута(54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙС Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах систем ввода информации многоканальных измерительных комплексов. 5Известно буферное запоминающее устройство (ЬЗУ), содержащее поразрядно соединенные регистры, которые позволяют соединять процессы ввода и обработки информации 11. 10Наиболее близким техническим решением к изобретению является буферное запоминающее устройство, содержащее блоки управления, выход и один вход каждого из которых подключены соответственно к одному 15 из входов и одному из выходов маркерного разряда одноименных поразрядно соединенных регистров, другой вход каждого блока управления, кроме последнего, подключен к соответствующему выходу маркерного раз ряда последующего регистра, соответствующий выход маркерного разряда первого регистра соединен с одним из входов формирователя строба, один из выходов которого связан с соответствующим входом последнего блока управления, и входные шины 2.Однако использование известного БЗУ в системах ввода информации многоканальных измерительных комплексов, когда интенсивность входного потока постоянна, 30 а время обработки каждого сообщения распределено по случайному закону, приводит к увеличению вероятности потерь данных Одних и тех же каналов и неравномерному распределению потерь между каналами нзза переполнения ЬЗУ.Цель изобретения - повышение информационной надежности устройства,Поставленная цель достигается тем, что устройство содержит последовательно соединенные генератор случайных чисел и дешифратор, другой вход которого подключен к формировагелю строба, а выходы дешифратора соединены с соответствующими входами маркерных разрядов одноименных регистров,1 акое БЗУ позволяет выравнять вероятность потерь по каждому из каналов измерительной системы. При переполнении буфера теряется не входная информация, а слово, находящееся в БЗУ, причем положение этого слова определяется случайным образом,На чертеже представлена функциональная блок-схема ЪЗУ.Устройство содержит поразрядно соединенные регистры 1, каждый из которых состоит из информационных 2 и маркерного 3 разрядов, блоки 4 управления перезаписью по числу регистров, формирователь 5 стро640370 3ба, генератор 6 случайных чисел, дешифратор 7,работает устройство следующим образом,При поступлении информации в маркерный разряд 3 записывается единица. Если 5следующий регистр 1 свободен, то на выходе маркерного разряда 3 этого регистраприсутствует нуль, который, поступая навход предыдущего блока 4, разрешает перезапись информации и так далее, Одноврсменно с информацией на одну из входныхшин БЗУ поступает синхросигнал, которыйменяет случайным образом выходной кодгенератора 6. После заполнения БЗУ сигналс выхода маркерного разряда регистра 1 подается в блок 5. Если при этом на вход БЗУприходит новое слово, то блок 5 формируетстроб дешифратора 7, в результате чего всоответствующий маркерный разряд 3 записывается нуль. Это приводит к перемсщению информации в предыдущих регистрах 1,которое обеспечивает освобождение первогорегистра, куда записывается новое слово,При чтении информации на БЗУ на другуювходную шину поступает сигнал, после чего 25блок 5 подает сигнал на вход блока 4 управления последнего регистра. Затем осущсствляется перемещение информации.Использование данного предложения позволит уменьшить вероятность потерь информации одних и тех же каналов в стационарном режиме, распределяя эти потери равномерно между всеми каналами. С учетом таких особенностей измерительной информации, как избыточность и периодичность, дан 4ное БЗУ не вносит погрешности в работ системы обработки, исключая в то же время потери информации одних и тех же каналов,Формула изобретенияБуферное запоминающее устройство, содержащее блоки управления, выход и один вход каждого из которых подключены соответственно к одному из входов и одному из выходов маркерного разряда одноименных поразрядно соединенных регистров, другой вход каждого блока управления, кроме последнего, подключен к соответствующему выходу маркерного разряда последующего регистра, соответствующий выход маркер- ного разряда первого регистра соединен с одним из входов формирователя строба, один из выходов которого соединен с соответствующим входом последнего блока управления, и входные шины, о т л и ч а ю щ е ес я тем, что, с целью повышения надежности устройства, оно содержит последовательно соединенные генератор случайных чисел и дешифратор, другой вход которого подключен к формирователю строба, а выходы дешифратора соединены с соответствующими входами маркерных разрядов одноименных регистров.Источники информации,принятые во внимание при экспертизе 1, Авторское свидетельство СССР487422, кл. 6 11 С, 19/00, 1974.2. Авторское свидетельство СССР375681, кл. 6 11 С 19/00, 1970,

Смотреть

Заявка

2535312, 14.10.1977

ОСОБОЕ КОНСТРУКТОРСКОЕ БЮРО ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ РЯЗАНСКОГО РАДИОТЕХНИЧЕСКОГО ИНСТИТУТА

МУРЗОВ НИКОЛАЙ ВАСИЛЬЕВИЧ, СВЕТНИКОВ ОЛЕГ ГРИГОРЬЕВИЧ, ГРИЦЬ ВАЛЕРИЙ МАТВЕЕВИЧ

МПК / Метки

МПК: G11C 19/00

Метки: буферное, запоминающее

Опубликовано: 30.12.1978

Код ссылки

<a href="https://patents.su/2-640370-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты