Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ п 1) 590828 Союз Соеетских Соцналнстннеских Ресоублнк) Приоритет ета Мнннстрое СССР(2) Авторы изобретения Эпштейн и А. А. Рудои) Заявител 54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЯСТ ду реги- ходу элеента зак перво- подклюего втота ИЛИ, выходом цим вхоИзобретение относится к области вычислительной техники.Известно буферное запоминающее устройство для регистрации последовательности импульсов, содержащее сдвигающий регистр, в котором сдвиг информации осуществляется при поступлении очередного импульса сдвига или по команде из вычислительной машины, использующей регистрируемую информацию 11. 1-1 едостатком такого устройства является возможность пропуска отдельных импульсов при регистрации нестационарных импульсных последовательностей, когда плотность потока входных сигналов в отдельные моменты времени резко возрастает и превышает частоту поступления импульсов сдвига.Наиболее близким к изобретеншо техническим решением является буферное запоминающее устройство, содержащее регистр сдвига, триггер, элемент И и элемент ИЛИ 2. В таком устройстве запоминание близко расположенных импульсов достигается путем применения ряда дополнительных средств, что отрицательно сказывается па надежности устройства.Цель изобретения - повышение надежности устройства. Поставленная цель достигается тем, что оно содержит два элемента задержки. Выход первого элемента задержки подключен к информационному вхостра сдвига, а вход - к первому в,мента И и ко входу второго элемдержки, выход которого подключен5 му входу триггера. Выход триггерачен ко второму входу элемента И, арой вход - к первому входу элеменвторой вход которого соединен сэлемента И, а выход - с управляю10 дом регистра сдвига.Схема предложенного устройства представлена на чертеже.Устройство работает следующим образом.Внешний импульс сдвига поступает на уп равляющий вход 1 и устанавливает триггер 2в такое состояние, при котором его выходное напряжение закрывает элемент И 3. Первый пришедший входной импульсный сигнал через элемент задержки 4 с временем задержки 1 ь 20 превышающим длительность т входных сигналов т, поступает на второй вход триггера 2 и устанавливает его в такое состояние,при котором элемент И 3 открывается. Прп 11)т входной импульс через элемент И 3 не про ходит, а поступает через элемент задержки 5с временем задержки г, выбираемым из условия г)11+т, на информационный вход регистра сдвига б и устанавливает его первый разряд в 1. Г 1 рп поступлении очередного590828 Формула пзобр.т ппя Составитель В, фроловТехрсд И, Михайлова Корректор Т. Добровольская 1 зсдактор Н. Громов Подписнос Заказ 3269/9 Из% Ъ"о 168 Тирах 738 1 ГО Государственного комитета Совста Министров СССР по делам изобретений и открытий 113035, Москва, К, Раупская наб., д. 4/5Типография, пр, Сапунова, 2 импульса сдвига первый разряд регистра устанавливается в О, а второй разряд - в 1. Таким образом, осуществляется перенос информации по разрядам регистра.Если следующий импульс входного сигнала поступает до прихода очередного импульса сдвига, то элемент И 3 остается открытым и пропускает его на вход элемента ИЛИ 7, с которого он поступает на управляющий вход регистра 6 и, выполняя роль импульса сдвига, переносит записанную в регистр информаци 1 о на один разряд, освобождая его первый разряд, Этот же входной сигнал, пройдя элемент зедержки 5, записывается в освободившемся черном разряде регистра. Аналогично в регистре запишутся и все остальные импульсы последовательности входных сигналов, поступившие до прихода следующего импульса сдвига.Устройство обеспечивает надежную запись и хранение информации прп нестационарном потоке импульсов. Буферное запоминающее устройство, содержащее регистр сдвига, триггер, элементы5 И и ИЛИ, отличающееся тем, что, сцелью повышения надежности устройства, оно содержит два элемента задержки,выход первого элемента задержки подключенк информационному входу регистра сдвига,10 вход - к первому входу элемента И и к входу второго элемента задержки, выход которого подключен к первому входу триггера, выход которого подключен к второму входуэлемента И, второй вход - к первому входу15 элемента ИЛИ, второй вход которого соединен с выходом элемента И, а выход - с управляющим входом регистра сдвига,Источники информации,принятые во внимание при экспертизе20 1, Голденберг Л. М, Импульсные и цифровые устройства, 1973, с, 446 - 450.2. Патент Японии46/2077, кл, 6 11 С19/00, 1971.
СмотретьЗаявка
2414560, 22.10.1976
ПРЕДПРИЯТИЕ ПЯ М-5075
ЭПШТЕЙН ИЛЬЯ СОЛОМОНОВИЧ, РУДОЙ АЛЕКСАНДР АБРАМОВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 30.01.1978
Код ссылки
<a href="https://patents.su/2-590828-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Постоянное запоминающее устройство
Следующий патент: Дешифратор на цилиндрических магнитных доменах
Случайный патент: Устройство для программного управления