Постоянное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Соеетеиик Социалистических Республик. свид-ву 491 61) Дополнительное к а фМ=:. - фв 1 тгф. -, асуаарственный комитет света Мнннстров СССР 2385490/18-2 22) Заявлено 14.07.76 (2 кис присоединением заяюллстснь о делам изабретен открыти исания 13.02.78 2) Авторы изооретсни 51 В, С. Дяхович, М. П. Клушанцев и Г. А, Сенкевиеверо-Западный заочный политехнический институ 1) Заявител(54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТ вычислительной и по авт. св. сти постоянного ПЗУ) достигнудификации адредва входа кото- блока усилителей ым выходом ревторым входом Изобретение относится ктехнике.В основном изобретеьп491156 увеличение емкозапоминающего устройствато путем введения блока мосов считанной информации,рого соединены с выходамисчитывания, третий - с вторгистра адреса, а выход - срегистра числа 1. При этом для перекомпоновки замкнутых информационных массивов, хранящихся в накопителе, приходится останавливать вычислительный процесс и заменять конструктивные элементы накопителя (например, матрицы) вручную.Этот недостаток обусловлен тем, что в известном ПЗУ не предусмотрена коммутация используемых матриц, что приводит к невозможности решений некоторых задач, так если объем постоянной информации превышает емкость накопителя, определяемую разрядностью адресов ПЗУ.Цель изобретения - увеличение информационной емкости устройства.Это достигается путем введения в состав ПЗУ блока коммутации, управляющий вход которого подключен к входу устройства, адресные входы соединены с выходами дешифратора, выходы подключены к входам накопителя.Иа чертеже представлена структурная схе 5 ма ПЗУ.Устройство содержит накопитель 1, входыкоторого соединены с выходами блока 2 коммутации. Адресные входы блока 2 связаны свыходом дешифратора 3, а вход дешпфрато 10 ра - с первым выходом регистра 4 адреса.Второй выход регистра 4 адреса подключенык первому входу блока 5 модификации адресов, два других входа которого соединены сдвумя выходами блока б усилителей счптыва 1 д ния, подключенного к выходу накопителя 1.Выход блока 5 модификации адресов подсоединен к первому входу регистра 7 числа,второй вход регистра числа - к третьему выходу блока 6 усилителей считывания, а уп 20 равляющий вход блока 2 коммутации - к входу устройства,Регистр 4 адреса разбит по разрядам попринципу однозначного соответствия выходовдешифратора 3 номерам (позициям) матриц2 накопителя 1 в подключенной группе матриц.При разрядности регистра адреса тгх одновременно подключаемый объем накопителя непревышает гтг=2 н" чисел (как и в обычныхПЗУ), однако общий информационный объем30 накопителя равен /г тгг чисел, где lг)1.590827 Формула изобретения10 Постоянное запоминающее устройство поавт, св. Мо 49115 б, отличающееся тем,что, с целью увеличения информационной емкости устройства, оно содержит блок коммутации, управляющий вход которого подклю 15 чен к входу устройства, адресные входы соединены с выходами дешифратора, а выходыподключены к входам накопителя.Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство Мз 49115 б, кл.6 11 С 17/00, 19.03.74,Уар 4 ЯсГС Составитель В, ЛяховичРедактор И, Грузова Техрсд И. Михайлова Коррект обровольска Тираж 738та Совета Министров СССний и открытийРаушская наб., д. 4/5 Заказ 3269/8 Изд. Мо 16811 ПО Государственного комптпо делам изобре113035, Москва, Ждписное пографпя, пр, Сапунова, 2 Принцип действия ПЗУ заключается в следующем.На управляющий вход блока 2 коммутации поступает сигнал, характеризующий количество матриц в группе, необходимых для решения задачи, а также их положение (порядок следования) в поле адресов цифровой системы, выделенных для ПЗУ.В соответствии с этим сигналом блока коммутации осуществляет переключение выходов дешифратора 3, в результате которого они оказываются связанными с адресными входами только тех матриц накопителя 1, которые составляют подключаемую группу матриц, что обеспечивает формирование необходимого информационного массива,При перемещении информационных массивов в после адресов ПЗУ абсолютные адреса считываемых в ПЗУ чисел (команд) вырабатываются с помощью блока 5 модификации. Таким образом, блок коммутации позволяет без остановки вычислительного процесса формировать динамический информационный массив, необходимый для решения задачи, 5 что приводит фактически к увеличению емкости ПЗУ и улучшает его эксплуатационные показатели.
СмотретьЗаявка
2385490, 14.07.1976
СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ЛЯХОВИЧ ВЯЧЕСЛАВ СТАНИСЛАВОВИЧ, КЛУШАНЦЕВ МИХАИЛ ПАВЛОВИЧ, СЕНКЕВИЧ ГЕОРГИЙ АЛЕКСЕЕВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, постоянное
Опубликовано: 30.01.1978
Код ссылки
<a href="https://patents.su/2-590827-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>
Предыдущий патент: Электронно-оптическое долговременное запоминающее устройство
Следующий патент: Буферное запоминающее устройство
Случайный патент: Устройство для крепления вращающихся оптических деталей