Распределитель импульсов

Номер патента: 569029

Авторы: Андрушенко, Гаврилов, Дубовых, Мощицкий

ZIP архив

Текст

029 ОПИСАНИЕ ИЗОЬЕЕТЕНИЯ Союз Советских Социалистических Республик(45) Дата опубликования описания 02.11.77 03 К 17/62 Государстееннын комите Совета Министров СССР оо делам нэооретенийн открытий 1.372 88,8)) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬС ов, со- подойство едели- выполИзобретение относится к области коммутации электрических сигналов и моиет быть использовано в автоматике, телемеханике и вычислительной технике в качестве временного распределителя.Известны распределители импульс держащие триггеры, выходы которых ключены к элементам И, а также устр сброса 1. Недостатком таких распр телей импульсов является сложность нения.Прототипом предлагаемого распределителя импульсов являются распределители импульсов, выполненные на кольцевом ретистре, содержащем и триггеров и 2 п элементов И, причем прямые и инверсные выходы триггеров соединены с соответствующими входами элементов И 12. Недостатки этих распределителей импульсов - сложность и узкие функциональные возможности,Цель изобретения - упрощение распределителя импульсов и,расширение его функциональных возможностей. Это достигается тем, что в распределителе импульсов, содержащий и триггеров, соединенных по кольцевой схеме, и 2 и элементов И, первые входы последующих элементов И соединены с выходами, предыдущих элементов И, а выход последнего элемента И соединен с входом первого элемента И, причем прямой выход А-го триггера (1=1 и) соединен с вторыми входами Й и Я+и - 1) -го элементов И, а инверсный выход /э-го триггера - с третьими входами (Й - 1) и (А+и)-го элементов 5 И, при этом одни входы триггеров подключены к входной шине, а другие - к установочной шине.На чертеже показана блок-схема предлагаемого распределителя импульсов, который состоит из потенциальных триггеров 1 - 4, соединенных по кольцевой схеме, и логических элементов И 5 - 12, соединенных по одному из входов также,по кольцевой схеме.В начале работы распределителя импульсов, до подачи входных импульсов на шину 13, на шину 14 поступает импульс, который устанавливает триггеры 1 - 4 в исходное состояние. При этом на прямых выходах триггеров устанавливаются низкие уровни на. О пряжения, а на инверсных - высокие. Навсех выходах элементов И 5 - 11, кроме последнего, имеются высокие уровни напряжения, а на последней - низкий уровень напряжения. На всех информационных входах 25 триггеров 2 - 4 присутствуют низкие уровнпнапряжения, а на информационном входе триггера 1 - высокий уровень напря 1 жения.Состояние любого триггера не меняетсяпри воздействии входных импульсов з том случае, когда уровень напряжения на прямом выходе триггера соответствуют уровню напряжения на его информационном входе. Во всех других случаях состояние триггера меняется под воздействием входного импульса. 5Следовательно, в исходном состоянии только триггер 1 подготовлен к воздействию входных импульсов, так как на ето информационном входе имеется высокий уровень напряжения, а на прямом выходе - низкий 10 уровень напряжения.С поступлением первого входного импульса триггер 1 переходит во второе устойчивое состояние, элемент И 12 срабатывает и на его выходе, возникает высокий уровень на пряжения, срабатывает элемент И 5, так как с него снимается запрет, появляется низкий уровень напряжения,С приходом второго входного импульса переключается триггер 2, срабатывает эле мент И б, на выходе которого появляется зысокий уровень, а, следовательно, снимается запрет с элемента И б. Последний срабатывает и на его выходе появляемся низкий уровень напряжения с задержкой относи тельно, появления высокого уровня напряжения на выходе элемента И б и т. д. Величина времени задержки определяется временем срабатывания выбранного типа микросхем и лежит в пределах от нескольких наносекунд ЗО до одной микросекунды, что вполне достаточно для временной коммутации сигналов.Формула изобретенияРаспределитель импульсов, содержащий гг триггеровсоединенных по кольцевой схеме, и 2 гг элементов И, о т л и ч а ю щ и й с я тем, что, с целью его упрощения и расшире. ния функциональных возможностей, первые входы последующих элементов И соединены с выходами предыдущих элементов И, а выход последнего элемента И,соединен с входом первого элемента И, причем, прямой выход Й-то триггера (Й = 1 гг) соединен с вторыми входами Й и (Й+гг - 1) -го элементов И, а инверсный выход 1 г-го триггера с третьими входами (Й - 1) и (Й+ и) -го элементов И, при этом одни входы триггеров подключены к входной шине, а другие - к установочной шине.Источники информации, принятые во внимание,при экспертизе:1. Лвторское свидетельство СССР347914, кл. Н 03 К 17/00, 03.07.67.2. Букреев И. Н., Мансуров Б. М., Горячев В. И. Микроэлектронные схемы цифровых устройств, М., 1973, Советское радио, с, 231, рис. б 25.

Смотреть

Заявка

2121129, 07.04.1975

ПРЕДПРИЯТИЕ ПЯ М-5156

МОЩИЦКИЙ СЕРГЕЙ СЕМЕНОВИЧ, АНДРУШЕНКО АНАТОЛИЙ ГРИГОРЬЕВИЧ, ДУБОВЫХ АНАТОЛИЙ ДМИТРИЕВИЧ, ГАВРИЛОВ ВЛАДИМИР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03K 17/62

Метки: импульсов, распределитель

Опубликовано: 15.08.1977

Код ссылки

<a href="https://patents.su/2-569029-raspredelitel-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Распределитель импульсов</a>

Похожие патенты