453692
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 453692
Автор: Демин
Текст
ОПИСАН И Е ИЗОБРЕТЕНИЯ ц 4536 Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 61) Зависимое от авт. свидетельства22) Заявлено 07.12.72 (21) 1856392/18-24с присоединением заявкиб 06 7/50 убликовано 15,12.74, Бюллетеньта опубликования описания 11.02.7 53) УДК 681,3(088.8) по делам изобретений и открытий(54) СУММАТОР ПОСЛЕДОВАТЕЛЬНО СТВИЯ ЙУдарстввннык комите 1 (32) Приор т Совета йтнннстров СССР Изобретение относится к области вычислительной техники и может быть использовано при построении арифметических устройств,Известен сумматор последовательного действия, содержащий первую группу из четырех 5 схем И, выходы которых через первую схему ИЛИ и первый динамический элемент задержки подключены к шинам прямого и инверсного значений сигнала суммы, и вторую группу из трех схем И, выходы кото рых через вторую схему ИЛИ подключены ко входу второго динамического элемента задержки, инверсный выход сигнала переноса которого подключен ко входам первой пары схем И первой группы, а прямой выход - 15 ко входам второй пары схем И первой группы, и первых двух схем И второй группы, и шины прямых и инверсных значений сигналов двух слагаемых и сигнала переноса, подключенных ко входам схем И обоих групп. 20Недостатком известного сумматора является то, что он не может быть использован при сложении чисел, частота поступления разрядов которых в два раза меньше тактовой частоты динамических элементов задержки. 25Целью изобретения является устранение указанного недостатка, т. е, расширение области применения сумматора.Для достижения этого в сумматор введена дополнительная схема И, первый вход ко торой соединен с первым выходом сигнала переноса второго динамического элемента задержки, а второй вход подключен к шине тактового импульса, шина инверсного значения которого подключена к четвертому входу тре. тьей схемы И первой группы.На чертеже представлена схема сумматора, который содержит схемы И 1 - 4 первой группы, схемы И 5 - 8 второй группы, схемы ИЛИ 9, 10, динамические элементы задержек 11, 12, задерживающие сигналы значений суммы и переноса на один такт, шины 13 - 18 прямых и инверсных значений сигналов двух слагаемых, переноса и тактового импульса и шины 19 сигнала блокировки переноса при сложении знаковых разрядов слагаемых. На том же чертеже показана временная диаграмма работы сумматора, где 20 - импульсы тактовой частоты; 21 - такты, в которых подаются на сумматор разряды обоих слагаемых, а 22 - такты сигналов, которые управляют схемами И 5 и И 3 сумматора.Работает сумматор следующим образом.На шины 13, 14, 15, 16 подаются соответственно прямые и инверсные значения слагаемых а; и бна шины 17 н 18 подаютгя тактовые импульсы 22, сдвинутые на полпериода относительно тактовых импульсов 21 подачи разрядов слагаемых. Значение сигнала суммы формируется на динамическом элементе 11 с76 17 2 задержкой на один такт, а значение сигнала переноса - на динамическом элементе 12 также с задержкой на один такт. Так как очередная пара разрядов обоих слагаемых поступит на сумматор только через тактовый импульс, то необходимо и сигнал переноса в этот разряд задержать еще на один такт. Для этого и служит дополнительная схема И 5, которая открывается тактовым импульсом 22, и сигнал переноса с динамического элемента 12 через эту схему И и схему ИЛИ 10 вновь поступает на динамический элемент 12, который повторно задерживаст эгот сигнал переноса еще на один такт. Одновременно, с целью исключения формирования ложного значения сигнала суммы, закрывается схема И 3. Сигнал 19 запрещения схем И б, 7, 8 подается в момент прохождения знаковых разрядов слагаемых, и тем самым исключается формирование сигнала переноса при сложении знаковых разрядов слагаемых. Предмет изобретенияСумматор последовательного действия, содержащий первую группу из четырех схем И, выходы которых через первую схему ИЛИ и первый динамический элемент задержки подключены к шинам прямого и инверсного значений сигнала суммы, и вторую 5 группу из трех схем И, выходы которыхчерез вторую схему ИЛИ подключены ко входу второго динамического элемента задержки, инверсный выход сигнала переноса которого подключен ко входам первой пары 10 схем И первой группы, а прямой выход -ко входам второй пары схем И первой группы и первых двух схем И второй груп- : и шины прямых и инверсных значений сиг.: лов двух слагаемых и сигнала переноса, 15 подключенные ко входам схем И обоихгрупп, отличающийся тем, что, с целью расширения области применения, в пего введсна дополнительная схема И, первый вход которой соединен с первым выходом сигнала 20 переноса второго динамического элемента задержки, а второй вход подключен к шине тактового импульса, шипа инверсного значения которого подключена к четвертому входу третьей схемы И первой группы.25
СмотретьЗаявка
1856392, 07.12.1972
Ю. Е. Демин
МПК / Метки
МПК: G06F 7/50
Метки: 453692
Опубликовано: 15.12.1974
Код ссылки
<a href="https://patents.su/2-453692-453692.html" target="_blank" rel="follow" title="База патентов СССР">453692</a>
Предыдущий патент: 453691
Следующий патент: Устройство для контроля систематического кода
Случайный патент: Пороговая схема контроля уровня напряжения постоянного тока