Способ аналого-цифрового преобразования

Номер патента: 325701

Автор: Махнанов

ZIP архив

Текст

32570 ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Респ 1 тбликависимое от авт. свидетельствааявлено 31.Ч.1970 ( 1471069 18-24 1. Кл. Н 03 с 13/02 рисоединением заявкиПриорите Комитет по делам зобрвтвиий и открыти при Совете Миииотров СССРпубликовано 07 ДК 681.325(088.8) юллетень Л та опубликования описания 3.111.1972 Авторизобретени. Махнанов явите СПОСОБ АНАЛОГО-ЦИФРОВОГО ПРЕОБРАЗОВАН 2 говая величина20 разностьующим нающее уб черезулющего ный опроспроинтегртч време,р, подаиустроост между апряжестройст.время т апряжесрав- ированни меньной на ва 2, усИзобретение относится к способам аналого-цифрового преобразования и может быть ислользовано в области автоматики, вычислительной и измерителыной темники.Известны способы аналого-цифрового птреобразования с промежуточным преобразованием аналоговой величины в частоту следования импульсов, оанованные на интегрировании аналоговой величины с последующим сравнением с пороговой и формированием импулыса обратной связки постоянной вольтсекундной площади, возвращающим интегратор в исходное состояние 1.Для известного способа хар актерны мал а я точность и разрешающая способность.Цель изобретения - повышение точности преобразования, Это достигается тем, что интегрируюг разность преобразуемой и компен. сирующей аналоговых величин, в заданные момены вреиени кратковременно сравнивают проинтегрированную аналоговую величину с пороговой, при превышении пороговой величвной проинтетрированной предыдущую компенсирующую аналоговую величину выключают и включают следующую, соответствущую новому разряду,цри превышении проинтегрированной величиной пороговой включают следующую компенсирующую аналоговую величину. Процесс уравновешивания продолжают до отработки последней компенсирующей аналоговои величины и непрерывно сравнивают проинтегрированную и пороговую аналоговые величины, преобразуют разность преобразуемой и суммы компенсирувщих аналоговых величин в частоту следования импулльсов.На чертеже клзображена блокчсхема у 1 стройства, реализующего предлагаемый способ.Устройство содержит интегратор 1, сравнивающее устройство 2, преобразователь 3 коднапряжение, старшие разряды выходного регистра 4, младшие разряды выходного регистра б, блок б управления, узел 7 обратной связи, вентили 8 и 9, блок 10 установки началь. ных условий.Устройство работает следующим образом. По команде Запуск в преобразователе 3 включается старшая компенсирующая анало 71 л вхмалс 1. Проинтегрированная интепраторам 1 преобразуемым и компенсир пнями поступает на сравнив во. По команде с блока25 после включения компенсир ния производится импульсн вающего устройства. Если ная разность к этому момен ше пороговой величины У30 другой вход сравниваощего325701 Составитель С. Белан Редактор Ю, Полякова Текред 3. Тараненко Корректор Н. Шевченко Заказ 433/1 Изд.35 Тираж 448 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, )К, Раушская наб., д. 415 Типография, пр. Сапунова, 2 тановленное компенсирующее напряжение сигналом сравнивающего устройства через открытый вентиль 9 (вентиль 8 в этот момент закрыт) выключается. В случае, если проинтегрированная разность болыпе пороговой величины, первое компенсирующее напряжение остается выключенным.После иипульсного опроса производится уста 1 новка интегратора в исходное состояние блоком 10, помысле чего,по комаиде с блока упра(вления выключается компенсирующее напря 1жение С= - вхсоответствующее следующему разряду преобразователя 8. Через время т в результате импульсного опроса определяется второй разряд и т. д.При включении последнего разряда регистра 4 (последнего из старших разрядов) работа в началыной стадии этого такта ничем не отличается от работы в предыдущих тактах. Однако после импульсного опроса и после соопвет 1 ствувщего включения (и вьиключения, если это,необходимо для уравновешивания) компенсирующего напряжения, соответствуощего этому разряду, сипналом блока б управления производиться переключение сравпивающе,го уст 1 ройства 2,в режим непрерывного сравнения. В этом режиме проинтегрированная интегратором 1 разность между преобразуемым и суммой компенсирующих напряже. ний вклкченных разрядов преобразователя 8 сравнивается с пороговььм напряжением. В момент равенства устройство 2 вырабатывает юьпульс, который через открьпый блоком управления вентиль 8 (вентиль 9 закрыт), запускает узел 7 обратной связи, формирующий имдульсы эталонной вольт-секундной площади, и поступает на младшие разряды выходного регистра б. Преобразование заканчивается по сигналу с блока управления, причем этот сигнал вырабатывается в соответствии с 10 периодом помехи,Предмет изобретенияСпособ аналого-цифрового преобразования,основыванный на преобразовании аналоговой 15 величины в частоту следования импульсов путем подачи иипулысов обратной связи эталонной вольт-секувдной площади, отличающийся тем, что, с целью повьвшения точности, интегрируют разность преобразуемой и компенси рующей аналоговых величин, в заданные моменты времени сравни)вают проинтегрированную аналоговую величину с пороговой, в случае неравенства пороговой и проинтегри 1 рованной величин процесс повторяют, вычитая 25 из преобразуемой величины значение компенсирующей аналоговой величины, соответствующее следующему разряду, продолжают процесс уравновешивания до отработки компен.сирующей аналоговой величины, соответству ющей младшему разряду, затем преобразуютразность преобразуемой и оуммы компенсирующих аналоговых величин в частоту следования импулэсов.

Смотреть

Заявка

1471069

В. Д. Махнанов

МПК / Метки

МПК: H03M 1/52

Метки: аналого-цифрового, преобразования

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/2-325701-sposob-analogo-cifrovogo-preobrazovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Способ аналого-цифрового преобразования</a>

Похожие патенты