Цифровой линейный интерполятор

Номер патента: 259492

Авторы: Карпов, Курносое

ZIP архив

Текст

259492 О П И С А Н И ЕИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик.1968 ( 126746 8-2 Заявлен с присоединением заявкиПриоритет Комитет по лелем изобретений и открыти при Совете Министров СССРМ 11 К б Обй публиковано 12,Х.1969. Бюлл ата опубликования описания 2 УДК 681.335.8(088,8) ньза 19Ъ.1970 Авторыизобретени Ю, К. Карпов и В, Г. Курно аявите ИфРОВОЙ ЛИНЕЙНЫЙ ИНТЕРПОЛЯТО Предлагаемое устройство относится к области цифровых специализированных вычислительных машин и может быть использовано в системах автоматического управления.Известны цифровые линейные интерполяторы, содержащие генератор тактовых импульсов, регистры подынтегральных функций, делитель частоты и логические схемы.Предлагаемое устройство отличается тем, что содержит логическую схему анализа приращений, первые входы которой соединены с соответствующими выходами регистров подынтегральных функций, второй вход соединен с выходом тактового генератора, а выходы соединены с соответствующими входами делителя частоты.Это позволяет увеличить скорость интерполирования.На фиг. 1 представлена структурная схема предлагаемого интерполятора; на фиг. 2 - принципиальная схема осуществления обвода тех старших разрядов делителя частоты, соответствующие, разряды которых в регистрах подынтегральной функции имеют нулевое состояние.Устройство содержит регистр 1 подынтегральной функции для приращения Лх, регистр 2 подынтегральной функции для приращения Лу, делитель частоты 3, схему 4, анализирующую величины приращений, генератор импульсов 5, схемы И 6 и схемы ИЛИ 7,Интерполятор работает следующим образом.В регистры подынтегральной функции заносятся приращения Лх и Лу, например, с перфоленты.Потенциалы с обоих регистров заведены насхему 4, анализирующую величину приращений Лх и Лу. В случае, если старшие разряды приращений Лх и Лу нулевые, т. е. величины 10 приращений относительно малы, то схема 4направляет импульсы с генератора на следующий разряд делителя частоты, если же и следующие разряды приращений Лх и Лу нулевые, то обводится и следующий разряд делителя и т. д. Таким образом, импульсы с генератора заводятся на тот разряд делителя частоты, которому соответствует ненулевой разряд одного из регистров подынтегральной функции.Далее импульсы проходят по делителю частоты и через логические схемы Иб, которые управляются соответствующими разрядами регистров подынтегральной функции, выдаются в количестве, пропорциональном весу разрядов делителя, на схемы ИЛИ 7 и выводятся с интерполятора по каналу х и у с частотойи , пропорциональной приращениям Лх и Лу. Регистры подынтегральной функции О устанавливаются в нуль импульсом переполнения Ус делителя частоты,259492 Предмет изобретения фиг 1 Составитель М. И. АршавскийРедактор Е, В. Семанова Техред Л. Я. Левина Корректор Л. И. Гаврилова Заказ 1267/6 Тираж 500 ПодписноеЦПИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5 Типография, пр. Сапунова, 2 3Делитель частоты 3 и схема 4 (см. фиг. 2) разбиты на разряды. На потенциальные входы каждого разряда схемы 4 заведены управляющие потенциалы с соответствующих разрядов регистров подынтегральной функции, в которые занесены приращения Лх и Лу. Если оба старших разряда приращений Лх и Лу нулевые, то импульсы с генератора через первый старящий разряд схемы 4 поступают на следующий разряд. Если же один из разрядов приращений Лх или Лу нулевой, то импульсы с генератора заводятся на соответствующий разряд делителя частоты. Цифровой линейный интерполятор, содержащий генератор тактовых импульсов, регистры подынтегральных функций, делитель частоты и логические схемы, отличающийся тем, что, с целью увеличения быстродействия он содержит логическую схему анализа приращений, первые входы которой соединены соответствующими выходами регистров подынтегральных функций, второй вход соединен с выходом тактового генератора, а выходы соединены с соответствующими входами делителя частоты.

Смотреть

Заявка

1267467

Ю. К. Карпов, В. Г. Курносое

МПК / Метки

МПК: G06G 7/30

Метки: интерполятор, линейный, цифровой

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/2-259492-cifrovojj-linejjnyjj-interpolyator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой линейный интерполятор</a>

Похожие патенты