Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 1171 з)4 6 11 С 8 00 ОМИТЕТ СССРНИЙ И ОТКРЫТИЙ ОСУДАРСТВЕННЬ ПО ДЕЛАМ ИЗОБ САНИЕ ИЭОБРЕТЕНИ К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВ(54) (5) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее элементы памяти, один вывод каждого из которых соединен со словарной шиной, а другой - с опорной, генератор тока хранения и блок разряда, первые выводы которых соединены с опорной шиной, а вторые - с шиной нулевого потенциала, формирователь строки, содержащий п-р-п-транзистор, коллектор которого соединен с шиной питания, эмиттер со словарной шиной, а база является адресным входом устройства, и резистор, один вывод которого соединен с базой, а другой - с коллектором п-р-п-транзистора, отличаюи 1 ееся тем, что, с целью повышения быстродействия устройства, в него введен блок шунтирования, состоящий из двух п-р-п-транзисторов, причем коллектор первого и-р-и-транзистора подключен к шине питания, а эмиттер - к опорной шине и эмиттерам второго п-р-п-транзистора, база первого и коллектор и база второго и-р-п-транзисторов блока шунтирования подключены к дополнительному эмиттеру п-р-п-транзистора формирователя строки.117849 Изобретение относится к вычислительной технике и может найти применение при построении микросхем памяти большой информ ационной емкости.Целью изобретения является повышение быстродействия устройства.На чертеже представлена принципиальная схема предложенного запоминающего устройства.Запоминающее устройство содержит элементы 1 памяти, один вывод каждого из которых соединен со словарной 2 шиной, а другой - с опорной 3, генератор 4 тока хранения и блок 5 разряда, первые выводы которых соединены с опорной шиной 3, а вторые - с шиной нулевого потенциала. Формирователь строки содержит п-р-и-транзистор 6, коллектор которого соединен с шиной питания, эмиттер - со словарной шиной 2, а база является адресным входом устройства, и резистор 7, один вывод которого соединен с базой, а другой - с коллектором п-р-и-транзистора 6. Устройство содержит блок шунтирования, который состоит из двух и-р-и-транзисторов 8 и 9, причем коллектор первого и-р-и-транзистора 8 подключен к шине питания, а эмиттер - к опорной шине 3 и эмиттерам второго и-р-п-транзистора 9, база транзистора 8 и коллектор и база транзистора 9 блока шунтирования подключены к дополнительному эмиттеру п-р-и-транзистора 6 формирователя строки. Запоминающее устройство работает следующим образом. 2Уровень напряжения на адресном входесхемы определяется наличием или отсутствием тока в резисторе 7. Если на адресный вход схемы в режиме невыбраннойстроки подан низкий уровень напряжения,то блок 5 разряда выключен. При этомгенератор 4 тока хранения рассчитан таким образом, что через него протекает суммарный ток хранения всех элементов памятии нормированный ток по цепи: шина10 питания, коллектор-эмиттер второго п-р-итранзистора 8, опорная шина 3, генератор4 тока хранения, шина нулевого потенциала. Нормирование этой составляющей токаосуществляется первым дополнительнымтранзистором 9 и в зависимости от числа15 эмиттеров транзистора 9 статический коэффициент передачи этой цепи равен 1 (одинэмиттер), (два эмиттера), , - (и-эмиттеров),Таким образом, проигрыш в мощностипотребления может быть программируемым.В режиме выбранной строки на адресный вход схемы подан высокий уровеньнапряжения. Генератор 4 тока хранения иблок 5 разряда включены. Если дополнительный коэффициент передачи тока схемы,25 образованной первым и-р-и-транзистором 8 ивторым .транзистором 9, значительно выше статического (при одинаковой конструкции этих транзисторов он равен а ), тоначальный ток опорной шины 3 значйтелен,что позволяет разгрузить элементы 1 памяти30 от протекания большого тока до началаоперации записи и тем самым повыситьбыстродействие устройства.Редактор С, ПатрушеваЗаказ 4871/44 Составитель А. Дерюгин Техред И. Верес Корректор М. Са мборская Тираж 584 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
3673761, 19.12.1983
ОРГАНИЗАЦИЯ ПЯ А-3106
БОТВИНИК МИХАИЛ ОВСЕЕВИЧ, ЕРЕМИН ЮРИЙ НИКОЛАЕВИЧ, САХАРОВ МИХАИЛ ПАВЛОВИЧ
МПК / Метки
МПК: G11C 8/00
Метки: запоминающее
Опубликовано: 07.08.1985
Код ссылки
<a href="https://patents.su/2-1171849-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Элемент памяти
Случайный патент: Устройство для контроля качества поверхности изделий из электропроводящих материалов