Регистр сдвига
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1152039
Автор: Петренко
Текст
( 91 (111 4(5) С 0 Н 03 К 27 00 Й ПИСАНИЕ ИЗОБРЕ ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ ЕНИЯ надежного ход лемен а выьство СССР 1979 единеноследуюамяти ДВИГА и ч а ю щ авт,св.и й с я ГОСУДАРСТВЕННЫИ НОМИТЕТ СПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТ(54)(57) РЕГИСТР СУ 855732, о т л и тем, что, .с целью повышения ности за счет устранения лож срабатывания ячеек памяти, в ячейку памяти введен инверто которого соединен с выходом та ИЛИ данной ячейки памяти, ход инвертора каждой нечетно каждой четной ячеек памяти с с третьим входом элемента И щей нечетной и четной ячеек соответственно.039 Ъ 10 ВИИИПИ Заказ 2333/41 Тираж 584 Подписное Филиал ППППатент", г.Ужгород, ул.Проектная, 41152 Изобретение относится к вычисли тельной технике и может быть исполь зовано при построении распределителей уровней.По основному авт.св, Р 8557325 известен регистр сдвига, содержащий ячейки памяти, каждая из которых выполнена на последовательно соединенных элементах ИЛИ и И, формирователь тактовых импульсов, первый и второй входы которого являются соответственно тактовой шиной и шиной сброса, при этом вторые входы элементов И четных ячеек памяти подключеиы к первому выходу формирователя тактовых импульсов, к второму выходу которого подключены вторые входы элементов И нечетных ячеек памяти, выход элемента И каждой ячейки памяти соединен с первым вхо 20 дом элемента ИЛИ данной ячейки с первым входом элемента ИЛИ последующей ячейки памятиОднако при увеличении зоны перекрытия тактовых сигналов возникает ложное срабатывание последующих ячеек памяти.Целью изобретения является повыше.ние надежности работы регистра сдвига за счет устранения ложного срабатывания ячеек памяти.Поставленная цель достигается тем, что в каждую ячейку памяти регистра сдвига введен ннвертор, вход которого соединен с выходом элемента ИЛИ данной ячейки памяти, а выход З 5 инвертора каждой нечетной и каждой четной ячеек памяти соединен с третьим входом элемента И последующей нечетной и четной ячеек памяти соответственно. 40 На чертеже изображена электрическая .схема регистра сдвига.Регистр сдвига содержит формиро-ватель 1 тактовых сигналов, на выходе которого форМируются тактовыесигналы Т и Т с некоторой зоной перекрытия высоких уровней, ячейки памяти, в каждую из которых входитодин элемент И 2-6, последовательносоединенный с элементом ИЛИ 7-11,а также инвертор 12-16.Регистр сдвига работает в режимераспределителя уровней,В исходном состоянии на выходах всех элементов И и ИЛИ - низкий ,уровень, на выходах всех инверторов " высокий уровень напряжения, соответствующий логической единице,При подаче входного сигнала на вход 17 элемента ИЛИ 7 и при наличии высокого уровня на шине Т срабатывает элемент И 2 первой ячейки памяти и на выходе1 появляется высокий уровень, который поступает на третий вход элемента ИЛИ 7 и через него на третий вход элемента И 2. Зтот высокий уровень удерживается на выходе Я 1 в течении действия высокого уровня на шине Т. Одновременно с этим высокий уровень поступает на вход инвертора 12 и создает низкий уровень на первом входе элемента И 4 до момента, когда на шине Т тактовый уровень не станет низким, что не позволяет сработать элементу И 4 третей ячейки памяти при смене уровней на тактовых шинах Т и Т.В момент действия высокого уровня на шине Т, с выхода Я 1 сигнал поступает на первый вход элемента ИЛИ 8 второй ячейки памяти, тем са" мым на третьем входе элемента И 3 создается высокий уровень, а на первом входе элемента И 5 с помощью инвертора 13 - низкий уровень и тем самым четвертая ячейка памяти блокируется.При появлении на шине Т высокогогуровня срабатывает элемент И 3 второго элемента памяти и на выходе Я 2 появляется высокий уровень, который поступает на второй вход элемента ИЛИ 8 и тем самым удерживает вторую ячейку памяти в единичном состоянии до момента, когда на шине Т уровень сигнала не станет низким.Аналогичный результат можно получить, если вход инвертора в каждой ячейке памяти будет подключен к выходу элемента И данной ячейки.Таким образом, введенные инверторы исключают ложное срабатывание последующих ячеек памяти, а требо-вания к перекрытию высоких уровней сигналов снижается, В этом случае перекрытие должно быть не меньше времени срабатывания элемента И и не ограничено сверху.
СмотретьЗаявка
3678818, 27.12.1983
ПРЕДПРИЯТИЕ ПЯ В-2201
ПЕТРЕНКО ЛЕВ ПЕТРОВИЧ
МПК / Метки
МПК: G11C 19/00, H03K 17/76
Опубликовано: 23.04.1985
Код ссылки
<a href="https://patents.su/2-1152039-registr-sdviga.html" target="_blank" rel="follow" title="База патентов СССР">Регистр сдвига</a>
Предыдущий патент: Счетно-сдвиговое устройство
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: 246967