Патенты опубликованные 30.06.1977
Мультивибратор
Номер патента: 563708
Опубликовано: 30.06.1977
Автор: Шляхтин
МПК: H03K 3/28
Метки: мультивибратор
...5 и 7, являющиеся выходами зарядного и разрядного устройств, объединены и подключены к входу триггера Шмидта, связацному с общей шицой через конденсатор 3, а выходы триггера Шмидта подключены к входам зарядного и разрядного устройств.,Чультивибратор раоотает слсдуюцгим ооразом.При включении напряжений питания мульти- вибратор всегда находится в неустойчивом состоянии.Допустим, трацзистор 1 включен, а транзистор 2 выключен, тогда транзистор 5 включен, а транзистор 4 выключен, транзистор 6 включен, а транзистор 7 выклочсн. Происходит заряд конденсатора 3 через транзистор 5. Как только напряжение ца конденсаторе 3 превысит потенциал базы транзистора 2, триггср Шмидта регенеративно переключается. При этом транзисторы 5, 7 закрываются, а...
Одновибратор
Номер патента: 563709
Опубликовано: 30.06.1977
Авторы: Бабенко, Марьяненко
МПК: H03K 3/284
Метки: одновибратор
...1, зат- б вором МДП-транзистора 7, исток которого соединен с общей шиной, и затвором МДП-транзистора 8, сток которого является входом одновибратора, а исток подклю ен через конденсатор 5 к неинвертированному входу усилите. 10 ля 1 и выходу резистивного дслитег 5.Одновибратор работает следующим образом.Пусть В исходном сост 051 ции нацр 51 жеццс 1 а выходе усилителя 1 отрицательоси равно Г/ - , 10 При этом МДП-транзисторы 7 и 8 аходятся в открытом состоянии, в результате ца ццвсртирующем входе усилителя 1 будет нулсвоц потенциал, а на цеР 1 евертРру 10 щем -- напряжение Ь 1, которое определяется из выражен;яУ,. - . У;,й 1Л 1 + йггде Я и Йг - сопротивления резисторов 3 и 4. ) )С приходом положительного запускаюнего импульса, амплитуда...
Формирователь импульсов
Номер патента: 563710
Опубликовано: 30.06.1977
Авторы: Гудушин, Соколов, Сырников
МПК: H03K 5/02
Метки: импульсов, формирователь
...подкл 10 чецы к транзисторам 10 и11, 12 и 13, вклочеццым по мостовой схеме с нагрузкой 14 и образующим схем усилительного каскада.Формирователь раоотает следуощим обра зом.1 О 3возбуд 111 е)51 1 имн ус )сы В БндсС 1 н 1 рн с частотой в два раза выше рабочей 1 ф)г.2,а) поступают на триггеры 2 и 3. .: Выода каждого триггера снимаются две последовательности импульсов, сдвинутых на 180 относительно друг друга (фиг, 2, б, в). 11 оследовательности импульсов с триггера 2 поступают непосредственно на первые Входы ус)- ройств сложения 8 и 9, а с триггера 3 через дифференцирующие цепи 4 и 5 на блокинггенераторы б и 7 (фиг. 2, г, д). Ьлокинг-гесраторы вырабатывают короткие прямоугольные импульсы (фиг. 2, е ж), которые поступают на вторые входы...
Формирователь наносекундных импульсов
Номер патента: 563711
Опубликовано: 30.06.1977
МПК: H03K 5/04
Метки: импульсов, наносекундных, формирователь
...О питания и смещения соответственно ц времязадающцй конденсатор 11, причем источник 1 через дцоды 2 и 3 подключен к базам соответственно 20 транзисторов 4 и 5, соединенным с положительным полюсом источника 9 через резисторы 6 и, конденсатор 11 включен между общей шиной и базой транзистора 4, коллектор которого соединен с базой транзистора 5, а эмит тер - с положительным полюсом источника10 и эмиттером транзистора 5, коллектор которого через резистор 8 соединен с положительным полюсом источника 9, отрицательные полюсы источников 9 ц 10 соединены с общей Зп шиной.56371 Фор мула изобретения Сосгаиигсли Л, Степанов скрсд М, Семенов Корректор Е. Хмелева Редактор Е. Караулова Заказ 1685,8 Изд. М 557 Тираж 080 Подписное 111 ИИПИ...
Частотный пороговый компаратор
Номер патента: 563712
Опубликовано: 30.06.1977
МПК: H03K 5/20
Метки: компаратор, пороговый, частотный
...ОораЗО)1, )ОЪСНТЫ ГСР 010 и 310 Р 010 ПСРСН 0,1 С;31:1счс Гчикаа следовательно, и моменты сраба Ыви 5 Триггера 9 и ссного тригера 120 нэс,с)151 10 тся соотВетс ГВснцо оольни) /б н .сц -;цм ),; порогами срабатывания.1 х ъочсцт) п 051 Влснн 51 Бт 01 э 010 ихпчльса на13 ыхое форчирОВатегя 1 на Вход сстчика 415 поступает Л, импульсов генерагора 5, ра 3:Ое), - /.б,Если контролируемая астота /, Оказывается меньше меньшего )порога срабатывания2)0 ;(/), то Л)К и, следовательно, до появления второго импульса на Выходе формирователя 1 счетчик 4 переполнится два)кды и переключит триггер 9 и счетный триггер 12 вединичное состояние. Гогда второй импульс с25 Выхода формирователя 1, поступаощий ца счетныс входы триггеров 10 и 11, установит посс,1 ццс т...
Аналого-цифровой преобразователь
Номер патента: 563713
Опубликовано: 30.06.1977
Авторы: Бородянский, Браткевич, Матвеев, Онопко, Сергачев, Стахов
МПК: H03K 13/02
Метки: аналого-цифровой
...число тактов) должцы быть выбраны следуюцие веса разрядов, начиная со старшего, 3,2,1,1.)О 1 забэота преобразователя состоит из трех режнЭ)ои:- - режим, при котором отсутствуют сбои впроцессе аналого-цифрового преооразования еяе в элементах памяти иод воздействием вну- )5 трснцих помех, тае и в элементе сравценияцод иоздсйстшсм внешних помех;сбои элементов памяти регистра тактови регистра результата отсутствуют, однако на испи измерения кодируемсэ) величины воздей ст)3 ют оган)1 рапцыс отрицатсльныс импульсные помехи;имеются соои злсмс)пои памяти регистров тактов и результата.1 рсдцоложнм, что ЛЦП работает в услови 5 х пмн 51 ьсных номсх От 1 эиц 2 тслш 10 Й полЯДности, а элсчент сравнения работает но следующему условию: сигнал с...
Преобразователь интервала времени в цифровой код
Номер патента: 563714
Опубликовано: 30.06.1977
Автор: Борисов
МПК: H03K 13/20
Метки: времени, интервала, код, цифровой
...триггеров 5 и триггеров 2 - 4 индикации результата измерения не счетным, а комбинационным способом.Преобразователь работает следующич образом.В исходном состоянии (вертикаль 71 ца эпюрах) управляющцц триггер 5 и счетный триггер 1 находятся в нулевом состоянии (си:налы снимаются с заштрихованного на фцг. 1 плеча триггера), а триггеры 2 - 4 - в едици гном состоянии (сигналы снимаются с цезаштрихованнэго на фиг. 1 плеча триггеров), эпюры отображают состояния триггеров, соответствуюц 1 цс цалцчшо сигналов с цезацггрцховацных (единичных) плеч.В момент прихода на вход 11 старт-импульса (вертикаль Б на эпюрах) триггер 5 опрокидывается и поступающие на вход 10 счетные импульсы через открывшийся вентиль 6 младшего разряда, соответствующего...
Интегрирующий преобрабователь амплитуды напряжения в код
Номер патента: 563715
Опубликовано: 30.06.1977
МПК: H03K 13/20
Метки: амплитуды, интегрирующий, код, преобрабователь
...с/ог 1 пэиклддыВ 2 е 1 с 51 к третьему входу интегратора 5 и разряжает конденсатор интегратора 5 до нулевого значения за время т,Выходным сигналом с компаратора 7 на время т открывается вентиль 10, который пропускает счетные импульсы с генератора 4 опорной частоты на счетчик 1.В зависимости от знака выходного напряжения компаратора 7 дискриминатор 9 устацавлиВает эежим р 200 ты с 1 етИка: цри по.ожительном напряжении - вычитание, цри отрицательно) - суммирование.Когда выход интегратора 5 и одновременно с ним выход компаратора 7 принимает нулевое значение, запрещается работа вентиля 10. В дальнейшем выход интегратора 5 удерживается ца нулевом уровне до начала следующего такта интегрирования за счет следящей обратной связи,...
Низкоскоростной дельта-модулятор
Номер патента: 563716
Опубликовано: 30.06.1977
Авторы: Венедиктов, Женевский, Златкин, Механошина
МПК: H03K 13/22
Метки: дельта-модулятор, низкоскоростной
...тактоьой частоты;б - аппроксимирующее напряи(сцие на ич теграторс 10;3 с, . - ИМПУ,ЬСЬЙ СИНЗЛ Иа 3 ЫЮДсс., ЕОМ- парато;)д 1;д, Н -- С П Г ц с 1;1 Н д З Ы ЕО д 2: ф О р М И р О 3 д 1 С. СИМПуЛЬСОСЕ,СКцнп ПО дпнтСЛЬНОСтн 1, 5;ж -- сигндл:а ы)юдс элсмстд запрета 6;3 сигал на выюдс дельа-модул гора.1 рсдлагдсмый дс,ьта-модулятор работает слсдук)пи. ООрдзом.11 ри наличии разбаласа приращений аипроесимируо.цсго напря:ения на накопите,п, - НО) Еондснсаторс НтегратОра 10 30 ник 2 ст избыточньй заряд Гнооого знака. 1 д фиг. 2 б ОКДЗс 1, НДПРПМС), С)с 211, КОГДс 1 ВОЗНИ 2 Оиий изоыто"Пый зар 51 д положитсгпПОГО зп 2 щ,д. 1 ри отсутствии принудительной компенсации из- бытОЧНОГО Здр 5 дс ЧсрЕЗ ПСКО 1 ОрОС 1)рс.я В 112зной омбниации 101010 оз Икает...
Декодер
Номер патента: 563717
Опубликовано: 30.06.1977
Автор: Миневич
МПК: H03M 13/43
Метки: декодер
...и ВХОдч ОцрСЛС.1 ИТСЛ 51 12 13 ССс 1 синдрома, второй выход счетчика 7 цодклюЧес, ЧсрЕЗ ОцредЛИтЕЗЬ 12 Бед СццдрОМд э, цт И 19 к вторым входа пятого 16 и ссдьмого 20 ключей, при этом седьмой клк)ч 20 вкзючецсжд 3 зыходом мажоритарного элемента 5 и входом второго клоча 6.,1,екодер раоотает следуюццм образом.В исходном состоянии в регистре 2 г;ИГЕ и в ьычислителе 11 синдрома записаны нулевые последовательности, 11 риеятдя из кацала с 35 Зи последовательность через элемент ИЛИПосгупает Б регистр 2 и одновремсио через эемецт 11 Л 1 15 и сумматора 10 цо модулю пзд - в Бычислитслс 11 синдрома. срз г таг," Ов Бся и)Иня 251 ко;Оздя ко)1 би:2 ци 51 Оказывается зац:саиной в регсгре сдвига 2, а в вычисзитсзс 11 Оказьвдется запис 21 с ес синдром....
Способ настройки компенсированного транзисторного ключа
Номер патента: 563718
Опубликовано: 30.06.1977
Авторы: Новицкий, Широченский
МПК: H03K 17/14
Метки: ключа, компенсированного, настройки, транзисторного
...о разных зели- чинах сопротивлений резистора 3 и при пос тояных з, ачсциях напряжений истоПикав 5, 6 и 7 .оказп 1 (1 пг.В .С чи;ы Ипритпзг- . ПС)03 . ППЫ;, (:КИ):)П(1:.сисит Ботс-. Б; и:и Л п Л,ссК С,ДЗ С 3 РафКИБ .3 СП.П) и Пкоторы: 3 п 1 Н 51:; ЛКи):п 31 Н 51 и 3 ии 1 И3 ).).( 3: 5 1 1(, 1 Ис 1 3 И 0 И 1 С 13)) 0,)( .( ( )(И ( , 2 1.;Р: СКИТИРЬ.;,З;1(.5 3(И П ПС,О;стч"("" дв( зпсч "и ; Л Л( . ) 3К: )КС 1 с)ф КИ 3 ЗСИЖПИ Д),11 П 3( Д, ( з и б 1 с. и и и( и 3 к ) и 3 и , з .51.),П.З)с:с:И 5 бс:30)Г Гока р 1:зпсОра(п:3:;1 1,С Л) 13 0 Гс 1(.:1101 3 П 1) 5 К 11 .1 К.:.СПП:,12 ЛЬПО. Зс ЭГО 3;1 ПТ, ТО ССЛИ В ЛИЧИПЬ 1Л, и Л соогвстствуют минимуму кривой и пис 1 0 51 П ПЫ, ",) ИЗЗ 1 СПСПИС ИЫЗОБЫК ИКОВ ЗСГСДС -ДЗПС 3(ОДИН ПЫЗрЯКипй ПС 0...
Распределитель на каналов
Номер патента: 563719
Опубликовано: 30.06.1977
Авторы: Кладов, Могилевский
МПК: H03K 17/62
Метки: каналов, распределитель
...с вторым нулевым входом триггера 1 своего канала и единичным входом триггера 1 последующего канала. Первый вход разрешения первого дополнительного элемента НЕТ 4 соединен с единичным выходом дополнительного триггера 3, второй вход разрешения - с выходом элемента И 11, а выход подключен к второму нулевому входу дополнительного триггера 3, единичный вход которого соединен с выходом элемента НЕТ 2 последнего канала. Выходы распределителя на и каналов соединены с единичными выходами канальных триг 5 10 15 20 25 30 35 40 45 50 55 00 65 4геров 1. Единичный выход дополнительного триггера 3 подключен к входу разрешения второго дополнительного элемента НЕТ 7, вход запрета которого соединен с шиной 13 синхронизации, а выход - с шиной 5...
Распределитель импульсов
Номер патента: 563720
Опубликовано: 30.06.1977
МПК: H03K 17/72
Метки: импульсов, распределитель
...вторыми входами элементов И 3, - 3 всех ячеек распределителя импульсов.Рассмотрим рпри воздействиинию тиристоров схемы и нарушению ее синхронизации.Допустим, что в схеме открыт тиристор 1 первой ячейки, а на резисторе 2 формируется выходной импульс. Таким образом, потенциал тиристора 1 первой ячейки близок к О, а потенциал анодов тиристоров остальных (и - 1) ячеек равен потенциалу питающей шины. На первом входе элемента И 3 присутствует разрешающий сигнал с элемента 4 памяти, вход которого соединен с анодом тиристора 1 первой ячейки. На вторых входах элементов И 3 г - Зп остальных ячеек присутствуют запрещающие сигналы. На входах элемента И 5, кроме входа, подключенного к аноду тиристора 1 первой ячейки, существуют высокие...
Магнитное логическое устройство
Номер патента: 563721
Опубликовано: 30.06.1977
Авторы: Гафаров, Даминов, Зарипов, Утяшев
МПК: H03K 19/16
Метки: логическое, магнитное
...функции запрета з=Х+ - У.Для этого необходимо замкнуть выводы 19, 20, 23, 24 и 28 - 30 (встречное включение секций выходной обмотки относительно потока стержня 3) и подавать сигналы, соответствующие переменным Х и У, на выводы 31, 32 и 25, 26 соответственно.Вследствие такого включения поток стержня 3 не сцеплен с выходной обмоткой, т. е, непосредственная связь между обмотками 15 и 16 отсутствует - при подаче сигнала в обмотку 15 на выходе напряжение не индуцируется.Если подать ток по обмотке 12, то баланс- ность схемы не нарушится, так как этот ток вызовет одновременную модуляцию (увеличение) магнитного сопротивления обоих. стержней 2 и 4. Такая же картина наблюдается и при одновременной подаче токов по входным обмоткам 5 и 12, так...
Устройство для разделения входных импульсов реверсивного счетчика
Номер патента: 563722
Опубликовано: 30.06.1977
Авторы: Герасимов, Друз, Сапега
МПК: H03K 21/06
Метки: входных, импульсов, разделения, реверсивного, счетчика
...низким уровц:м напряжения с выходов ицверторов 6 и 7.При одновременном поступлении ца вход устройства сигналов низкого уровня (на входы 12 и 13) на выходах триггеров 1 и 2 устанавливаются высокие уровни напряжения. Триггер 3 устанавливается в одно цз двух устойчивых состояний, т. е. ца одном из его выходов высокий уровень напряжения, на другом - низкий. В паузе между строоирующими импульсами, т. е. при низком уровне напряжения на входе 14, создаются условия для срабатывания одного из элементов И - НЕ 9 или 10. Предположим, что к моменту времени 1, триггер 3 находится в таком состоянии, при котором с некоторой задержкой относительносрабатывает элемент Ив -НЕ 9, ца е:о выходе появится сигнал низкого уровня, по которому триггер...
Шифратор для десятичного счетчика
Номер патента: 563723
Опубликовано: 30.06.1977
МПК: H03K 21/18
Метки: десятичного, счетчика, шифратор
...15 дсиифратдр 2, нцфрдтор, состоящий цздвухвходознх лопьческпх элст ентов И - НЕ 3 - 5, трехвходовых лопгческих элементов И - НЕ 6,7, четырсхвходовых лоптчсскцх элементов И - НЕ 8, 9, инвертора 10, ссмцсег ментный индикатор 11 с верхним 12, правыми13, 14, нижними 15, средними 16 ц левыми 17, 18, сегментами. С выходов 19 - 27 дешифратора снимаются соответственно сцгндлы чисел О - 9. Бходцо 1 сигнал подается 25 на вход 28.Прининп рдооты шифратора заключается вследгющем.При подаче цд вход 28 происходит делениечастоты входных импульсов, и на выходах дс- ЗЭ шифратора появляются импульсы, соответствующие индикации цифр О, 1, 2, 3, 4, 5, 6, 7, 8, 9.Поступая на входы логических элементов 3 - 9 шифратора, импульсы гасят соответствующие элементы...
Устройство деления частоты
Номер патента: 563724
Опубликовано: 30.06.1977
Авторы: Абрамсон, Лапкин, Ханов
МПК: H03K 23/00
...счетчика,На чертеже представлена структурная электрическая схема предлагаемого устройства деления частоты.Устройство содержит счетчик 1, элемент5 сравнения 2, линию задержки 3. Импульсныевыходы счетчика 1 поразрядно соединены спервыми входами элементов совпадения 4,вторые входы которых соединены с кодовымишинами устройства.10 Выходы элементов совпад 1 свходом элемента ИЛИ 5, в является выходом устройства,Устройство работает следующим образом.Счетчик 1, элемент сравнения 2 и линия за 15 держки 3 образуют счетчик с переменным коэффициентом пересчета, равным коду Ла, подаваемому на вход элемента сравнения 2. Припоступлении на вход счетчика 1 частоты Г,.на имульсных выходах счетчика 1 формиру 20 ются частоты563724 Фор мул а изо бр ете н и...
Делитель частоты с переменным коэффициентом деления
Номер патента: 563725
Опубликовано: 30.06.1977
Авторы: Неманихин, Овчаренко, Пенкина, Соловьев, Трохин
МПК: H03K 23/00
Метки: деления, делитель, коэффициентом, переменным, частоты
...и-разрядные счетчики 1и 2, элемент 3 задержки и и элементов 4 совпадения, причем и-й разряд и-разрядного счет 10 чика 1 соединен с входами элемента 3 задержки и с входом и-разрядного счетчика 2. Выход элемента 3 задержки соединен с вторымивходами и элементов 4 совпадения, первыевходы которых соединены с выходами и-раз 15 рядного счетчика 2 соответственно,Делитель работает следующим образом.В исходном состоянии и-разрядные счетчики 1 и 2 обнулены. Прп поступлении счетныхимпульсов и-разрядный счетчик 1 подсчитыва 20 ет импульсы, и после переполнения импульсыс и-го разряда поступают на вход 5 делителяи на вход и-разрядного счетчика 2, а такжечерез элемент 3 задержки на вторые входы иэлементов 4 совпадения.25 Первый разряд...
Реверсивный счетчик-умножитель
Номер патента: 563726
Опубликовано: 30.06.1977
МПК: H03K 23/00
Метки: реверсивный, счетчик-умножитель
...9, соединены входы 10, а начиная с третьего разряда, единичные выходы соединены со счетным входом Сложение и нулевые выходы - со счетным входом Вычитание следующего разряда, выход первого элемента ИЛИ соединен со счетным входом Сложение третьего разряда, а выход второго элемента ИЛИ 2 соединен со счетным входом Вычитание третьего разряда, входы первого элемента ИЛИ соединены с1 О 15 Таблица 1 Выходы Номервходногоимпульса 0 1 2 3 4 5 6) 7 8 а б л и ц а 2 Выходы Номер входного импульса 0 1 3 4 5 б 7 8 0 0 1 1 0 0 1 1 0 единичными выходами первого и второго разрядов, входы второго элемента ИЛИ соединены с нулевыми выходами первого и второго разрядов, к счетному входу Сложение второго разряда подсоединен нулевой выход первого разряда, а к...
Делитель частоты
Номер патента: 563727
Опубликовано: 30.06.1977
Автор: Нисенбойм
МПК: H03K 23/02
...между соседними тактовыми импульсами, равным3/4 периода входной частоты, и длительностьютактовых импульсов, равной 1,5 периода входной частоты; на фиг. 2 - временная диаграмма работы этого делителя.Последовательно соединенные 0-триггеры1 - 6 подключены к входам элементов 21:12 ИЛИ - НЕ 7 - 12, другие входы которых подключены к отводам 13 - 16, элемента 17 здержки. Выходы элементов 2 И - 2 И 1 И - 17 - 12 подключены к соответствующим сигнальным входам триггеров 1 - 6.Выходы триггеров 2, 4, 6 подключены и элементу 18 совпадения, выход которого соединен с О-входом первого триггера. На выходахтриггеров 1 - 6 образована шеститактная последовательность импульсов,На фиг. 2: 19 - 22 - сигналы на отводах16 элемента 17 задержки; 23 - 28...
Управляемый делитель частоты
Номер патента: 563728
Опубликовано: 30.06.1977
МПК: H03K 23/24
Метки: делитель, управляемый, частоты
...входами элементов И 8, 9, 10, информационные входы которых подключены: для первой декады - к входу первой декады делителя частоты 1, для последующих - к единичному выходу триггеров 6, 7, тактирующие С-входы последних подключены к входам своих декад делителя частоты 1, а установочные инверсные Р-входы объединены и связаны с входом первой декады этого делителя. Выходы элементов И 8, 9, 10 подключены к вхдам трсхвходового эемс1 ИЛИ 11.Работа упраи,5 емого дслнтел частоты заключается в формировании на выходе элемента ИЛИ 11 выходной импульсной последовательности, среднее число импульсов в которой за каждый цикл заполнения делителя частоты 1 определяет выходную частоту устройства вых. Установка по коэффициенту деления ВВО- дится в счетчик 2...
Система передачи данных черех атс с информационной обратной связью
Номер патента: 563729
Опубликовано: 30.06.1977
Авторы: Ананьева, Рудаков, Яговитина
МПК: H04B 3/50
Метки: атс, данных, информационной, обратной, передачи, связью, черех
...выходу блока 14 селекции, а второй вход подключен ко второму выходу блока 5 сравнения. Выход приемника 8 обратного канала соединен со входом блока 14 селекции. На приемной стороне 9 введены дешифратор 18, блок 19 сигнализации и формирователь 20 принимаемого сообщения, вход которого соединен с первым выходом дешифратора 18, а выход соединен со входом передатчика 13 обратного канала. При этом вход дешифратора 18 подключен к выходу приемника 10 прямого канала, второй выход дешифратора 18 соединен с первым входом запоминающего блока 12, ко второму входу которого подключен выход блока 19 сигнализации, причем выход блока 11 контроля уровня сигнала подключен к первому входу блока 19 сигнализации, второй вход которого соединен с...
Радиолиния с шумоподобными сигналами для передачи дискретной информации
Номер патента: 563730
Опубликовано: 30.06.1977
Авторы: Врачев, Дерипалов, Карабанов, Потапов, Хомяков
МПК: H04B 7/00
Метки: дискретной, информации, передачи, радиолиния, сигналами, шумоподобными
...сигналов 31.Радиолиния работает следующим образом.Любое из чисел, например от 0 до 1023 в двоичном коде, подлежащее передаче по радиоканалу, записывается в накопителе 12 (см, фиг. 1), в котором выделены старшие и младшие разряды. Деление на старшие и младшие разряды может быть различным, Например, старшими разрядами могут быть последние четыре разряда накопителя 12, а младшими - первых шесть разрядов. Старшие разряды сообщения передают при помощи ансамбля шумоподобных ортогональных сигналов, а младшие - обычным двоичным кодом с оптимальным распределением энергии между разрядами, модулируя каким-либо образом (инверсная, по задержке) ансамбль ортогональных сигналов, по интервалам, кратным периоду последних,Тактовые импульсы с...
Многоканальное устройство для передачи и приема двоичной информации
Номер патента: 563731
Опубликовано: 30.06.1977
Авторы: Зевелев, Николайчук
МПК: H04J 1/00
Метки: двоичной, информации, многоканальное, передачи, приема
...второй и третий выходы частотного детектора 8 через элемент ИЛИ 14 соединены с установочным входом счетчика 10 количества периодов колебаний несущей частоты, один из выходов которого подключен к входу Сброс счетчика 15 битовых посылок, а второй выход счетчика 5 10 15 20 25 30 35 40 45 50 55 60 65 10 количества периодов колебаний несущей частоты соединен со сдвигающим входом регистра 9 сдвига и через счетчик 15 количества битовых посылок с входом разрешения выдачи двоичной информации.Многоканальное устройство для передачи и приема двоичной информации работает следующим образом.В начале цикла передачи кодового слова регистр 2, счетчики 4 и 11 находятся в нулевом состоянии (после передачи очередного бита информации и после передачи...
Устройство временной коммутации
Номер патента: 563732
Опубликовано: 30.06.1977
Автор: Витиска
МПК: H04J 3/00
Метки: временной, коммутации
...с соответствующим входом вычитаю- щего счетчика 11, а на второй вход элемента 8 И поданы тактовые импульсы,Устройство временной коммутации работает следующим образом,После подачи сигнала запуска на второй вход элемента ИЛИ в устройстве происходит установка в нулевое состояние по соответствующему входу вычитающего счетчика 11 и ьторого распределителя 6 и запись логической единицы в первый распределитель 1. В первом распределителе 1 возбуждается первый выход, который открывает ключ 31 и формирует сигнал на первом входе блока 2 памяти, На выходах блока 2 памяти образуется первый адрес исходящей линии, которая по программе должна быть скоммутирована с первой входящей линией устройства, Сформированный адрес записывается в вычитающий счетчик...
Многоканальное устройство синхронизации
Номер патента: 563733
Опубликовано: 30.06.1977
Авторы: Дещиц, Кан, Саснаускас, Сидарас, Яфетас
МПК: H04J 3/06
Метки: многоканальное, синхронизации
...каналами 20-1 - 20-и (всего и каналов) задаюцих импульсов, соединенными с и пе риферийными устройствами (на чертеже не показаны).Устройство работает следующим образом.При наличии в регистре 16 информации, представляющей определенное периферийное З 0 устройство, на соответствующем выходе дешифратора 7 имеется сигнал, разрешающий проход через определенный элемент И 9 серии задагощих импульсов, поступающей от данного периферийного устройства. Серия задаю щих импульсов через элемент ИЛИ 11 поступает па вход управления формирователя 1 тактовых синхроимпульсов и тем обуславливает синхронную его работу с формировате,.ем 1 тактовых синхроимпульсов данного пе рпферийного устройства, управляемым той же серией задающих импульсов. При потребности...
Устройство для контроля многоканальной системы связи с временным разделением каналов
Номер патента: 563734
Опубликовано: 30.06.1977
МПК: H04J 3/14
Метки: временным, каналов, многоканальной, разделением, связи, системы
...Я 30 40 45 50 дд 60 65 Как только разность фаз между сигналами считывания и записи достигает порогового значения, как правило равного 2 радиан, с контрольного выхода синхронизатора 2 в блок 3 управления стаффингсм поступает сигнал, после чего с управляющего выхода блока 3 через передающий коммутатор 5 по высокоскоростному тракту в закодированном виде передается информация о номере синхронизатора, в котором будет осуществлс: а ьставка балластного тактового интервала. В момент ввода балластного такового интервала, опредсляемого структурой объединенного цикла персдачц, на управляющий вход синхронизатора 2 из блока 3 поступает сигнал запрета, под дсйс;вием которого в сицхроци заторе будет пропущен однц такт считывания (осушествлсц...
Приемник двоичных сигналов
Номер патента: 563735
Опубликовано: 30.06.1977
Авторы: Афанасьев, Замрий, Захаров, Рожков, Фролов
МПК: H04L 1/14
Метки: двоичных, приемник, сигналов
...сигналом блока 12 управления выдачей информации, записывается в блок памяти 11,Блок памяти 11 состоит из и зон, где величина и определяется временем распространения сигнала по петле передатчик - приемник - передатчик (емкость повторителя передатчика). Каждая зона состоит из (т+1) ячеек памяти, каждая из которых рассчитана на запись одной комбинации.Каждой комбинации, поступающей на вход приемника двоичных сигналов, мокно присвоить число натурального ряда, то есть занумеровать. Тогда процесс записи комбинаций в зоны блока памяти 11 можно рассматривать как процесс разбиения чисел натурального ряда на классы вычетов по модулю и, Например, для и=4 и т=5 это выглядит следующим образом:17 1318 1419 1520 16 Комбинации, записываемые в одну и...
Устройство для синхронизации равнодоступных многоканальных систем связи
Номер патента: 563736
Опубликовано: 30.06.1977
Авторы: Баранов, Ганькевич, Жаровин, Новиков, Солоненко
МПК: H04L 7/06
Метки: многоканальных, равнодоступных, связи, синхронизации, систем
...сигналом формирователя 15 импульса начальной установки через элементы ИЛИ 18, 19. Перекрестный сброс счетчиков 16, 17 осуществляется через элементы ИЛИ 18, 19.В момент включения питания импульс начальной установки через элементы ИЛИ 18, 19 сбрасывает показания счетчиков 16, 17 и устанавливает триггер 13 на разрешение за 5 10 15 20 25 ЗО 35 40 45 50 55 60 65 несения кода в распределителе 1 и управляемый делптсль блока 7 фазозой автоподстройки через элемент И 12. Первый отклик фильтра 1 через элемент И 12 осуществляет первоначальное фазирование распределителя 11 и управляемого делителя блока 7. Задержанный импульс с выхода элемента И 12 опрокидывает триггер 13 и блокирует элемент И 12. Затем происходит анализ правильности фазирования...
Устройство для фазового пуска приемников многоканальных телеграфных систем связи
Номер патента: 563737
Опубликовано: 30.06.1977
Автор: Хомич
МПК: H04L 7/08
Метки: многоканальных, приемников, пуска, связи, систем, телеграфных, фазового
...связи работает следующим ооразом.11 оследовательность двоичных знаков соответствующих подканалов поступает на селекторы 1, где накапливается в регистрах 2 сдвига и сравнивается с эталоннои пусковой комбинациеи в дешифраторах 3.Счетчики 4 подсчитывают число несовпадений для каждого сдвига информации, а результаты фиксируются в блоках 5 выделения фазирующей комбинации. Для этого результаты несовпадений через клапаны 6 переписываются в накопители 7, причем клапаны 6 оудут открыты только в том случае, если число несовпадений не будет превышать значения, хранящегося в соответствующих накопителях 7. Это осуществляется элементами сравнения 8.Ьлоки 9 фиксации фазы обеспечивают запоминание моментов времени выделения фазирующих комоинации и...