Приемник двоичных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
О П И С А Н И Е п Бб 3735 ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Йовз Советских Социалистических Реслуйлик,76 (2 22) Заявлен нием заявк соеди Гасударственных комите Совета Мииистров СССР ло делам изовретеиий 23) Приоритет Опубликовано 3 Дата опубликов1) Заявител ЧНЪХ СИГНАЛО 54) ПРИЕМНИК ДВ Изобретение относится к технике передачи дискретной информации и может быть использовано в аппаратуре передачи дискретной информации, использующей для обеспечения требуемой верности передаваемой информации избыточный блочный код в режиме обнаружения или обнаружения и частичного исправления ошибок и решающую обратную связь с непрерывной последовательной передачей кодовых комбинаций.Известен приемник двоичных сигналов для систем с решающей обратной связью с повторением только искаженных комбинаций, содержащий параллельно соединенные по входу входной накопитель, выход которого соединен 1 с входом элемента И, блок обнаружения ошибок и дешифратор служебных комбинаций, выходы последнего и блока обнаружения ошибок через блок управления, один из выходов которого подключен к второму входу эле мента И, подключены к блоку формирования сигналов обратной связи 1.Однако в известном приемнике при обнаружении ошибок в комбинации осуществляется стирание этой комбинации. Кроме того, бло кируется выдача в приемник сообщений и очередны комбинаций, то есть стирается (и+1) комбинаций, Скорость передачи информации зависит от величины тт и при ухудшении состояния канала уменьшается, так как 3 при каждом обнаружении ошибок повторно принимаются (и+1) комбинаций. Особенно резкое уменьшение скорости передачи будет при использовании каналов с большим временем распространения сигналов. Этого можно избежать, если при каждом обнаружении ошибок в комбинации повторно принимать только эту комбинацию.Цель изобретения - сокращение объема повторно принимаемой информации.Для этого в приемник двоичных сигналов для систем с решгощей обратной связью с повторением только искаженных комбинаций, содержащий параллельно соединенные по входу входной накопитель, выход которого соединен с входом элемента И, блок обнаружения ошибок и дешифратор служебных комбинаций, выходы последнего и блока обнаружения ошибок через блок управления, один из выходов которого подключен к второму входу элемента И, подключены к блоку формирования сигналов обратной связи, введены синхронный и стартстопный распределители, первый и второй блоки ключей, блок памяти, блок управления выдачей информации и элемент ИЛИ, при этом выход элемента И через последовательно соединенные синхронный распределитель, первый блок ключей, к входам которого параллельно подключены входы второго блока ключей, блок памяти и старт 56373510 15 20 25 30 9 5 1 10 6 2 11 7 3 12 8 4 35 40 45 50 55 60 65 стопный распределитель подключен к одному входу элемента ИЛ 1 Л, к другому входу которого подключен выход второго блока ключей, причем управляющие входы синхронного и стартстопного распределителей, первого и второго блока ключей и блока памяти соединены с соответствующими выходами блока управления выдачей информации, входы которого соединены с сигнальными выходами блока управления, синхронного и стартстопорного распределителей,На чертеже изображена структурная электрическая схема приемника двоичных сигналов.Приемник двоичных сигналов содержит параллельно соединенные по входу входной накопитель 1, выход которого соединен с входом элемента И 2, блок 3 обнаружения ошибок и дешифратор 4 слуяебных комбинаций, а также блок 5 управления, блок 6 формирования сигналов обратной связи, синхронный 7 и стартстопный 8 распределители, первый 9 и второй 10 блоки ключей, блок памяти 11, блок 12 управления выдачей информации и элемент ЙЛИ 13, при этом выход дешифратора 4 служебных комбинаций и выход блока 3 обнаружения ошибок через блок управления 5, один из выходов которого подключен к второму входу элемента И 2, подключены к блоку 6 формирования сигналов обратной связи, а выход элемента И 2 через последовательно соединенные синхронный распределитель 7, первый блок ключей 9, к входам которого параллельно подключены входы второго блока ключей 10, блок памяти 11 и стартстопный распределитель 8 подключен к одному входу элемента ИЛИ 13, к другому входу которого подключен выход второго блока ключей 10, причем управляющие входы синхронного 7 и стартстопного 8 распределителей, первого 9 и второго 10 блока ключей и блока памяти 11 соединены с соответствующими выходами блока 12 управления выдачей информации, входы которого соединены с сигнальными выходами блока управления 5, синхронного 7 и стартстопного 8 распределителей.Приемник двоичных сигналов работает следующим образом.Если все предыдущие комбинации были приняты правильно (правильным приемом будем называть любое событиепри котором отсутствует сигнал об обнаружении ошибок от блока 3 обнаружения ошибок), то очередная правильно принятая комбинация из входного накопителя 1 поступает в приемник сообщений через открытый соответствующим сигналом блока управления 5, элемент И 2 синхронный распределитель второй блок ключей 10 и элемент ИЛИ 13. Синхронный 7 и стартстопный 8 распределители работают синхронно и синфазно, Блок 6 формирования сигналов обратной связи передает в обратный канал сигнал Подтверждение,При обнаружении ошибок в принятой комбинации она стирается. Блок 6 формирования синилов обратной связи предает в обратный канал сигнал Запрос. Блок управления выдачей информации 12 останавливает стартстопный распределитель 8.Комбинация, принятая правильно после комбинации с обнаруженной ошиокой, не может быть выдана в приемник сообщений, так как это привело бы к изменению порядка следования комбинаций, который был при их поступлении от датчика сообщений, Поэтому эта комбинация через открытый соответствующим сигналом блока управления 5 элемент И 2, синхронный распределитель 7, первый блок ключей 9, открытый соответствующим сигналом блока 12 управления выдачей информации, записывается в блок памяти 11,Блок памяти 11 состоит из и зон, где величина и определяется временем распространения сигнала по петле передатчик - приемник - передатчик (емкость повторителя передатчика). Каждая зона состоит из (т+1) ячеек памяти, каждая из которых рассчитана на запись одной комбинации.Каждой комбинации, поступающей на вход приемника двоичных сигналов, мокно присвоить число натурального ряда, то есть занумеровать. Тогда процесс записи комбинаций в зоны блока памяти 11 можно рассматривать как процесс разбиения чисел натурального ряда на классы вычетов по модулю и, Например, для и=4 и т=5 это выглядит следующим образом:17 1318 1419 1520 16 Комбинации, записываемые в одну и ту же зону блока памяти 11, будем называть комбинациями, сравнимыми по модулю и. Назовем циклом приема прием и комбинаций, условные номера каядой из которых принадлежат различным классам вычетов. Цикл, состоящий из комбинаций, которые все стираются, называется стираемым циклом. За начало цикла можно принимать прием любой комбинации. Если же после приема комбинации с обнаруженными ошибками очередная комбинация будет также принята с обнаруженными ошибками, то она стирается.Таким образом, если цикл приема начинается с приема комбинации с обнаруженными ошибками, то каждая последующая правильно принятая комбинация цикла записывается в блок памяти 11, а какдая комбинация с обнарукенными ошибками стирается.С началом нового цикла положения синхронного 7 и стартстопного 8 распределителей совпадут. Это означает, что синхронный распределитель 7 подключен через первый блок ключей к входу -й зоны блока памяти и готов записывать в нее очередную принимаемую комбинацию, а стартстопный распределитель16 13 1014 11 13 16 14 комбинации. 8 подклОен к выходам этОЙ ж. с-и;1 СЯ 1 ь 1 и готов списывать с нее информацию.Если первая комбинация этого цикла принята правильно, то синхронный распределитель 7 выдает ее через второй блок ключей 10, открытый соответствующим сигналом блока управления выдачей информации 12, и элемеят ИЛИ 13 в приемник сообщений, После этого блок 12 запускает стартстопный распределитель 8, который обеспечивает поочередную выдачу через элемент ИЛИ 13 в приемник сообщений комбинаций из блока памяти 11. При этом если стартстопный распределитель 8 был подклю 1 ен к выходам 1-й зоны, то списывание комбинаций начинается с (г+1)-й зоны с последующим переходом к (+2) -й зоне и так далее. При какдом обращении к зоне памяти списывается только одна очередная комбинация. Если очередная зона, к которой подключается стартстопный распределитель 8, оказывается пустой, то он останавливается независимо от наличия комбинаций в остальных зонах. Скорость стартстопного распределителя 8 выбирается такой, чтобы до окончания приема второй комбинации этого цикла списать из блока памяти 11 все те комбинации, которые могут быть списаны без нарушения порядка их следования.Например, пусть при п=3 и т=2 в приемник сообщений выданы комбинации, имеющие условные порядковые номера 1, 2, 3, 4, 5, 6, 7, 8. В блоке памяти 11 записаны ком- бинации то есть в первую зону записаны 16-я, 13-я, 10-я комбинации, во вторую зону - 14-я и 11-я, а третья зона пуста, Новый цикл приема начинается с приема 9-й комбинации. Синхронный 7 и стартстопный 8 распределители подключены к 3-й зоне. Если 9-я комбинация будет принята правильно, то она выдается в приемник сообщений через синхронный распределитель 7, второй блок ключей 10 и элемент ИЛИ 13. Затем блок управления выдачей информации 12 запускает стартстопный распределитель 8, который осуществляет поочередное списывание 10-й и 11-й комбинаций. Так как третья зона пуста, то после подключения к ней стартстопный распределитель 8 останавливается. В блоке памяти 11 оста- лись Если одна из комбинаций принимается (т+1) раз подряд с обнаруженными ошибками при одновременном правильном приеме (т+1) комбинаций, сравнимых по модулю д, то независимо от результатов приема остальных комбинаций возможно такое состояние 5 10 15 20 25 зо 35 40 45 50 55 ао 65 блока памяти 11, при котором одна его зона (ностьО занО,пена и дальнейшая запись В нее невозл 10 жна. Вероятность такого события может быть сделана сколь угодно малой величиной соответствующим выбором величины и.Информацию о переполнении блока памяти 11 приемника передатчик получает путем анализа состояния своего аналогичного блока памяти. В этом случае передатчик передает служебную комбинацию Покой, в качестве которой используется одна из разрешенных кодовых комбинаций. При правильном приеме служебной комбинации Покой и при ее приеме с обнаруженными ошибками она стирается в входном накопителе 1,Таким образом, предложенный приемник двоичных сигналов, используя для сохранения при приеме того же порядка следования комбинаций, который был при получении их из датчика сообщений, не блокировку приемника на время приема (и+1) комбинаций при обнаружении ошибки, а блок памяти 11, позволяет сократить объем повторно принимаемой информации. Формула изобретенияПриемник двоичных сигналов для систем с решающей обратной связью с повторением только искаженных комбинаций, содержащий параллельно соединенные по входу входной накопитель, выход которого соединен с входом элемента 1 Л, блок обнаружения ошибок и дешифратор служебных комбинаций, выходы последнего и блока обнаружения ошибок через блок управления, один из выходов которого подключен к второму входу элемента И, подключены к блоку формирования сигналов обратной связи, отличающийся тем, что, с целью сокращения объема повторно принимаемой информации, введены синхронный и стартстопный распределители, первый и второй блоки ключей, блОк памяти, блок управ. ления выдачей информации и элемент ИЛИ, при этом выход элемента 1 Л через последовательно соединенные синхронный распределитель, первый блок ключей, к входам которого параллельно подключены входы второго блока ключей, блок памяти и стартстопный распределитель подключен к одному входу элемента ИЛИ, к другому входу которого подключен выход второго блока ключей, причем управляющие входы синхронного и стартстопного распределителей, первого и второго блока ключей и блока памяти соединены с соответствующими выходами блока управления выдачей информации, входы которого соединены с сигнальными выходами блока управления, синхронного и стартстопного распределителей.Источники информации, принятые во внимание при экспертизе1. Власов В. А. и др. Аппаратура передачи данных Кольцо АК, Л., ВКАС, 1974, с, 32 - 54,Изд.576дарственного комитета С по делам изобретений и 5, Москва, 7 К, Раушск Тираж 818овета Минисоткрытийя наб., д. 4/
СмотретьЗаявка
2322484, 10.02.1976
ВОЕННАЯ ОРДЕНА ЛЕНИНА КРАСНОЗНАМЕННАЯ АКАДЕМИЯ СВЯЗИ ИМ. С. М. БУДЕННОГО
АФАНАСЬЕВ ВЛАДИМИР ПАВЛОВИЧ, ЗАМРИЙ АНДРЕЙ СЕМЕНОВИЧ, ЗАХАРОВ АНАТОЛИЙ ИВАНОВИЧ, РОЖКОВ СТАНИСЛАВ ГРИГОРЬЕВИЧ, ФРОЛОВ НИКОЛАЙ ФЕДОРОВИЧ
МПК / Метки
МПК: H04L 1/14
Метки: двоичных, приемник, сигналов
Опубликовано: 30.06.1977
Код ссылки
<a href="https://patents.su/4-563735-priemnik-dvoichnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Приемник двоичных сигналов</a>
Предыдущий патент: Устройство для контроля многоканальной системы связи с временным разделением каналов
Следующий патент: Устройство для синхронизации равнодоступных многоканальных систем связи
Случайный патент: Абразивный инструмент