Устройство для определения амплитудно-частотных характеристик объектов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1689876
Авторы: Козловский, Федоров, Шеманина, Штеренберг
Текст
(.9 51)5 601827 2 ЗОБ ЕТЕНИ АВТОРСКО ВИДЕТЕЛ ЬСТВУ 00 ков, в тоионируааааа рная схема - примеры ммутатора, тоты, блоблока вы- третьего ОСУДАРСТВЕННЫИ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯРИ ГКНТ СССР ОПИСАНИ(56) Авторское свидетельство СССР М 1053018, кл. 0 01 й 27/28, 1982.Авторское свидетельство СССР В 1354138, кл. 6 01 й 27/28, 1986.(54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ АМПЛИТУДНО-ЧАСТОТНЫХ ХАРАКТЕРИСТИК ОБЪЕКТОВ(57) Изобретение может быть использовано при исследовании и контроле систем и объектов автоматического управления. Цель изобретения - расширение функциональных возможностей - достигается путем одновременного определения частотных характеристик блоков испытуемой системы и их соединений при повышении точности и быстродействия системы, для чего по окончании второго цикла для всех каналов устанавливаются значения коэффициентов, отличающиеся от искомых не более чем в два раза, а число последующих циклов ограничено и однозначно связано с априорно Изобретение относится к измерительной технике и может быть использовано в приборах, предназначенных для измерения или контроля амплитудно-частотных характеристик (АЧХ) объектов и систем автоматического управления.Цель изобретения - расширение функциональных возможностей путем одновременного определения АЧХ как всего объекта заданной точностью. При работе устройства синусоидальный сигнал с генератора перестраиваемой частоты поступает на вход исследуемого объекта, Этот же сигнал и сигналы с точек соединения блоков системы после прохождения через согласующие фильтры, коммутатор, блок умножения, .блок модулей преобразуются в цифровую форму и накапливаются параллельно в накапливающих сумматорах, число которых соответствует числу каналов. Во время первого цикла накопления, длящегося как и все последующие половину периода испытательной частоты, коэффициент усиления блока умножения устанавливается одинаковым для всех каналов. В последующих циклах для каждого канала индивидуально автоматически подбирается такой коэффициент усиления, при котором суммарный сигнал на всех накапливающих сумматорах оказывается одинаковым и равным заданному значению. Значения обеспечивающих это условие коэффициентов усиления блока умножения для всех каналов, хранящиеся в блоке памяти и выведенные на блок индикации, позволяют определить значения АЧХ всех исследуемых блоков, 12 ил,в целом, так и его отдельных бло числе комбинаций блоков, функ щих в составе объекта.На фиг. 1 приведена структу устройства; на фиг. 2 - 12 а и б схемной реализации второго ко генератора перестраиваемой час ка выделения старшего разряда числения первых оценок, 16898761689876 Ре Ра ни Нн Ре Режг(р(е, (р г) 1 отс Составитель Н. Михалеведактор, Е. Папп Техред М.Моргентал Корректор М, Д и бинат "Патент", г. Ужгород, ул.Гагарина, 101 изводственно-издательский ко Заказ 3811 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5ментов И 40.1-40.2 й+2. 55 коммутатора, блока исходных данных, блока корректировки, блока фиксации окончания измерений, генератора тактовой частоты, блока управления соответственно и временная диаграмма работы устройства,Устройство содержит блоки 1,11.й испытуемого объекта, согласующие фильтры (СФ) 2.12.8+1, первый коммутатор 3, блок 4 умножения (БУ), блок 5 выделения модуля (БМ), преобразователь 6 напряжение-код (ПКН), третий коммутатор 7, накапливающие сумматоры(НС) 8.1.8,И+1, генератор 9 перестраиваемой частоты, блок 10 выделения старшего значащего разряда, блок 11 вычисления первых оценок, коммутатор 12, сумматор 13, второй и реобразовател ь 14 напряжение-код(ПКН), группу 15 элементов ИЛИ, блок 16 исходных данных, блок 17 памяти, блок 18 корректировки, блок 19 фиксации окончания измерений, генератор 20 тактовой частоты, группу 21 элементов И, блок 22 индикации и блок 23 управления,Выход коммутатора 3 через блок 4 умножения, блок 5 выделения и ПНК 6 соединены с входом коммутатора 7, Выход коммутатора 7 соединен с первыми входами накапливающих сумматоров 8, выходы которых подключены к информационным входам И+2 - 2.И+2 коммутатора 12. Первый выход коммутатора 12 соединен с первым входом сумматора 13, выход которого соединен с (М+ 2)-м входом блока 19 фиксации окончания измерений и с первым входом блока 18 корректировки. Второй выход коммутатора 12 через блок 10 выделения старшего разряда подключен к четвертому входу блока 11 вычисления первых оценок. Первый, второй, третий и четвертый выходы блока 16 исходных данных объединены соответственно с первым входом группы 15 элементов ИЛИ, третьим входом блока 11 вычисления первых оценок, четвертым входом блока 18 корректировки и вторым входом сумматора 13, Второй выход и пятый входы блока 18 корректировки подключены соответственно к третьему входу группы 15 элементов ИЛИ и к выходу группы 21 элементов И, а его третий вход объединен с первым входом блока 11 вычисления первых оценок и третьим выходом Рсда генератора 20 тактовой частоты, выход 4 которого соединен с входом генератора 9. Выход блока 11 вычисления первых оценок соединен с вторым входом группы 15 элементов ИЛИ, выход которого соединен с (й+ 3)-м входом блока 17 памяти, Выходы с первого по (М+ 1)-й блока 17 памяти подключены к (1 - Й+ 1)-м входам блока 22 индикации, (й + 2)-й вход которого соединен с первым входом генератора 20 тактовой частоты и клеммой Рнспыт. (й + 2)-й выход блока 17 памяти подключен к первому входу группы 21 элементов И и входу ПКН 14, выход которого подключен к второму входу блока 4 умноже ния. Первый выход генератора 9 перестраиваемой частоты объединен с входом объекта 1 и входом первого согласующего фильтра 2,й, Блок 23 управления первыми (И+ 1)-ми выходами соединен с соответствующими 10 входами блока 17 памяти, блока 19 фиксации окончания измерения и коммутаторами 3, 7 и 12, третьим и пятым входом соединен с вторым и третьим выходом соответственно генератора 9 перестраиваемой частоты, 15 первым входом Рт объединен с вторым выходом генератора 20 тактовой частоты, с вторым, (й+ 4)-м и вторым входами соответственно ПНК 6, блока 17 памяти и блока 16 исходных данных, шестым входом объеди нен с выходом блока 19 фиксации окончанияизмерений и с третьим входом генератора 20 тактовой частоты, четвертым входом объединен с первым выходом блока 18 корректировки и четвертым входом блока 16 25 исходных данных, (й+ 6)-й выход объединенс вторым входом блока 18 корректировки, пятым входом блока 16 исходных данных, (2 Й + 3)-м входом коммутатора 12, вторым входом группы 21 элементовИ, (й + 3)-й 30 выход соединен с первым входом блока 16исходных данных, (И+ 4)-й выход - с(й+ 5)-м входом блока 17 памяти, а (й + 5)-й выход объединен с третьим входом блока 16 исходных данных, (2 Й + 4)-м входом коммутатора 35 12 и вторым входом блока 11 вычисленияпервых оценок.Второй коммутатор 7 (фиг. 2) содержитгруппы 24.124 И+1 элементов И.Генератор 9 перестраиваемой частоты 40 (фиг. 3) содержит преобразователь код-напряжение (ПКН) 25, коммутатор 26, кольцевой регистр 27 сдвига, дешифратор 28 номера отсчета, блок 29 памяти отсчетов синусоидального сигнала, счетчик 30 коли чества отсчетов.Блок 10 выделения старшего разряда(фиг. 4) содержит 1 триггеров 31,1 - 31 Л памяти разрядов Мнам.п (без знака)элементы И 32,1 - 32 Л:1, элементы НЕ 33,1 - ЗЗЛ.-1, 50 Блок 11 вычисления первых оценок(фиг.5) содержит элементы И 34 и 35, регистры 36 и 37 сдвига, группу 38 элементов И.Третий коммутатор 12 (фиг. 6) содержитэлементы ИЛИ 39.1-39.2+1 и группу элеБлок 16 исходных данных (фиг, 7) содержит группу элементов И 41 - 44 и регистры 45-48 памяти исходных данных (Кнач., Кнач Мкон А, Мкон,).Блок 18 корректировки (фиг. 8) содержит элементы И 49 - 52, сумматор 53, регистр 54 сдвига, элемент НЕ 55, счетчик 56 величины А, элемент 57 сравнения и группу 58 элементов И.Блок 19 фиксации окончания измерений (фиг. 9) содержит элемент И 59, триггеры 60.1 - 60.И+1 и элементы И 61,1 - 61,И+1.Генератор 20 тактовой частоты (фиг. 10) содержит задающий генератор 62, делитель 63 частоты (постоянный), элементы И 64-67, управляемый делитель 68 частоты и триггер69 фиксации состояния устройства (рабочее или останов).Блок 23 управления (фиг. 11) содержит элементы И 70 - 77, дешифратор 78 номера канала, элемент 79 задержки, счетчик 80 количества блоков, триггеры 81 - 85 записи Кнач, режимов 1, 2 и 3 и признака, что был режим 2 соответственно, элемент ИЛИ 86, счетчик 87 выдержки и элемент НЕ 88.Устройство для определения амплитудно-частотных характеристик объектов работает следующим образом., Через клемму Рисп в генератор 20 тактовой частоты вводится код, определяющий испытательную частоту, которая фиксируется в блоке 22 индикации, После подачи сигнала "Пуск" на выходе генератора 20 помимо тактовой частоты формируются зависимые от нее частота сдвига Гсдв(РсдвЕт), частота выдачи отсчетов синусоидального сигнала и независимая от крисп частота режима выдержки Р, По сигналу "1-й отсчет" с выхода генератора 9 перестраиваемой частоты на входы объекта 1,1 и согласующего фильтра 2.1 поступаютдискретные отсчеты синусоидального сигнала с частотой Ротс, число которых за половину периода частоты равно гп, Одновременно с этим в блоке 23 управления формируется режим "Выдержка" заданной длительности (заданного числа импульсов частоты Р), достаточной для завершения переходных процессов во всех блоках испытуемого объекта и согласующихфильтров.Наличие указанного режима в отличие от известного устройства позволяет исключить ошибку переходного процесса, что особенно существенно для достаточно инерционных объектов, Параллельно из блока 16 исходных данных в ячейки блока 17 памяти записывается априорно заданное одинаковое для всех каналов начальное значение Кнабе коэффициента усиления блока 4 умножения, По окончании выдержки с прохождением сигнала "1-й отсчет", совпадающего по времени с передним фронтом сигналапервого канала в блоке 23 управления, производится сброс накапливающихсумматоров 8 и затем с частотой Р последовательное с помощью коммутаторов 3 и 7 накопление в сумматорах первого отсчета модуля сигнала соответствующего канала (с 1 по й+ 1), умноженного в блоке 4 на величину Кнач. После в-го отсчета содержимое накапливающих сумматоров соответствует сумме модулей сигналов эа половину периода испытательной частоты Мнач.п. При этом одновременно с накоплением последнего отсчета для каждого канала вычисляется первое приближение значения коэффициента усиления К 1 п отличающегося от определяемого не более, чем в два раза (режим 2). Для этого в блоке 10 выделения старшего разряда определяются значения Мнач.п, как оценки Мнзч.п по степени 2, а в блоке 11 вычисления первых оценок величины 51015 1- КпА(2) нов = К учае = 1, А = 2. Сдвиговыеычисления (2) также выполой Рд,где в данном соперации дляняются с часто 20КцаМонМ нач.п где Кнзч. Мкон - априорно заданная величина, вводимая из блока 16 исходных данных. 25 Вычисление Кь сводится к операции сдвига Кнач. Мкон на число разрядов, равное показателю степени веса старшего значащего разряда Мнач.п. Тактовая частота сдвига равна Рсдв. 30 Сразу же по вычислению Кь его значение записывается в соответствующую данному каналу ячейку блока 17 памяти.На следующем цикле так же, как и впредыдущий, начинающийся со сброса бло ков 8 при совпадении сигналов "1-й отсчет" и "1-й блок", накапливаются значения модулей сигналов каналов, измеренных при ра-. нее определенных значениях Кь, извлекаемых из блока 17 памяти. Одновре менно с накоплением последнего е-го отсчета производится корректировка значений К 1 (режим 3), Для корректировки на сумматоре 13 определяется знак разности между измеренными на этом цикле сум мой модулей сигнала и заданной величиной Мкон. При положительном знаке (на первом цикле корректировки он всегда положителен, т,е. Кь всегда больше или равен определенному значению) в блоке 18 50 корректировки производится корректировка К 1 п по формулеАналогичные циклы корректировок выполняются для каждого канала до тех пор, пока знак разности между текущим и заданным (конечным) значениями суммы модулей сигнала не станет отрицательным. После этого коэффициент усиления этого канала не корректируется, а в блоке 19 фиксации окончания измерений фиксируется признак окончания измерения, После того, как указанный признак будет выработан, по всем каналам блок 19 формируется признак "Останов", завершающий измерение АЧХ на данный частоте, При этом на блоке 22 индикации выдаются значения коэффициентов усиления для всех каналов, отношения которых в нужном наборе определяет АЧХ как любых отдельных блоков, так и для их произвольных сочетаний.Отметим, что параметроднозначно связывает максимально возможное число циклов корректировки с то ностью определения АЧХ, Так, например, при= 3 число циклов корректировки не превышает пяти (два с половиной периода испытательной частоты) при точности не хуже 5 О.Блоки устройства работают следующим образом.На входы 1 - 0 групп элементов И 24.1 - 24,ч+1 коммутатора 7 (фиг, 2) поступает код ПНК(разряды 1 - О) с входа ч+ 2 блока, При приходе на управляющие входы 0+ 1 групп элементов соответствующего номеру группы разрешающего сигнала 1-И+1 "Выбор канала" код ПНК передается на соответствующие выходы блока.В исходном состоянии счетчик 30 генератора 9 перестраиваемой частоты (фиг, 3) обнулен, а в младший разряд регистра сдвига 27 занесена "1". В ячейках блока 29 памяти записано 2 гп кодов отсчетов синусоиды, соответствующее одному периоду испытательной частоты. Частота выдачи отсчетов определяется частотой поступления сигнала Еотс на вход кольцевого регистра 27 сдвига. Выходной код регистра управляет выдачей через коммутатор 26 одного из кодов, записанных в блоке 29 памяти. Коммутатор 26 состоит из 2 щ групп элементов И, на первые информационные входы которых поступают значения разрядов кодов отсчетов, а на вторые(управляющие) входы, которые объединены в каждой группе, сигнал с разряда кольцевого регистра сдвига, соответствующего номеру отсчета. Выходы групп элементов И объединяются по ИЛИ в соответствии с номером разряда. Таким образом, на выходе коммутатора 26 (на выходе групп элементов ИЛИ, количество которых определяется разрядностью кодов отсчета), формируется код отсчета, соответствующий101520 его номеру. Этот код поступает на ПНК и в аналоговом виде на вход объекта. На выходы 2 и 3 блока поступают управляющие сигналы "1-й и а-й отсчет" с выхода дешифратора 28, Эти сигналы определяют начало и конец каждого полупериода синусоидального сигнала.На входы триггеров 31,1-31 Л. блока 10 выделения старшего разряда (фиг. 4 ) поступают значения разрядов кода Мизм.пр, 2 беззнакового разряда (величина всегда положительная, так как это средний модуль). Наличие "1" на единичном выходе триггера 31,1 (старший разряд) запрещает прохождение всех последующих единичных значений разрядов кода (входы 2 схем И). Аналогично наличие "1" на выходе любого следующего за старшим разряда, при нулевых старших разрядах, запрещает прохождение единичных значений последующих разрядов (входы 3 и т.д.). Таким образом, на выходе блока - оценка величины Миз.пр.2 по степени 2 снизу(Мнач.п), т.е. величина, содержащая только одну старшую значащую единицу код Мизм.пр 2.В режиме 2 на регистр сдвига 36 блока25 11 вычисления первых оценок Кь (фиг. 5) сблока 10 выделения старшего разряда с частотой сигнала "Выбор канала" поступаетсоответствующее этому сигналу выходноезначение Мнач.п. На регистр 37 сдвига с та 30 кой же частотой поступает значение Кнач.Мкон, с выхода блока 16 исходных данных,При наличии сигнала р. 2 (режим 2) импульсы частоты Гсда поступают на вход 1 регистров 36 и 37 сдвига, одновременно выполняя35 сдвиг занесенных в них кодов до того момента, когда в младшем разряде регистра36 появится "1" кода Мнач.п, которая запретит дальнейшее прохождение импульсовсдвига, При этом в регистре 37 находится40 вычисленная величина К 1 п соответствующего канала, которая через группу элементовИ 38 поступит на выход блокаНа фиг. 6 входные сигналы И+2 - 2 ч+2коммутатора 12 (коды выходных сигналов45 накапливающих сумматоров 8,1-8.ч+1) поступают на объединенные в соответствии сих номерами входы групп элементов И 40,1и 40.8+2, 40.2 и 40, ч+340 ЛЧ+1 и 40,2 й+2.("0" разряд кодов поступает только на груп-.50 пы 40,8+2 - 40.2 Й+2). При совпадении сигналов р. 2, поступающего с входа 2 ч + 4 блокана входы ( + 1) -й групп элементов И.40.140.И+1 или р,3, поступающего с входа 2 ч+3 блока на входы ( + 1)-й групп элементов И55 40,ч+2 - 40.2 й+2 и одного из входных сигналов 1-И+1 "Выбор канала" блока, поступающего на входы ( + 2)-й групп элементов И40,1 и 40.ч+2, 40.2 и 40.И+340,ч+1 и40,2 ч+2;оответственно, выходной сигнал одной из групп элементов И через элементы ИЛИ55 39,1 - 39.Е или 39.+1 - 39.2 +1 поступает на выход 2 или 1 блока (Миам.пр.2 или Мизм.пр.з).В регистры 45 - 48 блока 16 исходных данных (фиг, 7) перед началом работы заносятся заданные значения величин Кнач., Кнач.Мкон А и - Мкон. При наличии сигнала "Разрешение считывания Кнкоторый выдается в режиме 1 на время (й+ 1) Ет, по каждомузначению Ет заданное на регистре 45 значение Кнач. через группу элементов И 41 поступает на выход блока, откуда по сигналу"Запись Кп" иэ блока 23 управления будетнанесено в соответствующую сигналу "Выбор канала" ячейку памяти блока 17 памяти Кп, После записи значения Кн,ч, в (й+ 1)-юячейку памяти блока 17 сигнал "Разрешение считывания Кнач." снимается, запрещая дальнейшее считывание,Аналогично при наличии сигналов р. 2(режим 2), р. Зк (режим 3 корректировки) или р. 3 (режим 3) по каждому значению Ет с регистров 46 - 48 считываются через группы элементов 42 - 47 занесенные в них значения Кнач, Мхон А или - Мхов, соответственноВ исходном состоянии счетчик 56 блока 18 корректировки (фиг. 8) обнулен. На вход 3 сумматора 53 с блока 17 памяти Кт посту. пает значение Кп, соответствующее сигналу"Выбор канала". На вход 2 сумматора 53 сблока 16 исходных данный поступает с частотой сигнала "Выбор канала" величина,1равная --Кп . Эта величина формируетсяАна регистре 54 сдвига следующим образом. По совпадению сигналов "Разрешение корректировки Ко" и р. 3 (режим 3) формируется сигнал р, Зк, который разрешает прохождение импульсов Езда, через элемент И 51 навход счетчика 56 и через элемент И 50 на вход регистра 54 сдвига. Импульсы сдвига на вход регистра 54 будут проходить до тех пор, пока величина в счетчике А(количество импульсов сдвига) не будет равна заданнойвеличине А, которая поступает на вход блока с частотой сигнала "Выбор канала" с блока 16 исходных данных, При равенстве величин в счетчике А и заданного значения А на выходе схемы сравнения формируетсясигнал, который через элемент НЕ 55 запретит прохождение сигнала Есда на регистр 54, сбросит в "0" счетчик А и сформирует при наличии сигнала "Разрешение корректировки Ко" сигнал "Разрешение суммирования", поступающйй на управляющий вход 1 сумматора 53. При этом на сумматоре сформируется величина1К+ь = Кп -- Кп,А 1020253035404550 которая через группу элементов И 58 при наличии сигнала р. Зк(оежим 3 корректировки) поступит на выход блока и заменит соответствующее значение в блоке 17 памяти коэффициентов,В исходном состоянии триггеры 60,1- 60.8+1 блока 19 фиксации окончания измерений (фиг. 9) устанавливаются в нулевое состояние. При совпадении сигналов "Выбор канала" и сигнала "Разрешение записи признака окончания измерения", который поступает в режиме 3, если сумма Моэм,пр.з - Мхон,О, устанавливается в "1" соответствующий сигналу "Выбор канала" триггер 60.1 - 60 М+1. Сигналы с единичных выходов триггеров поступают на соответствующие их номерам входы элемента И 59. При установлении всех триггеров в "1", т.е. при установке признаков окончания измерений по всем каналам, на выходе элемента И 59 формируется сигнал "Останов", который фиксирует окончание измерений заданной испытательной частоте,Сигнал с задающего генератора 62 генератора 20 тактовой частоты (фиг, 10) одновременно поступает на вход постоянного делителя 63 и вход 2 управляемого делителя 68, на вход 1 которого поступает сигнал Еиспыт., задаваемый перед началом работы, определяющий требуемое значение испытательной частоты, При наличии сигнала "Пуск" триггер 69, который при включении питания был установлен в нулевое состояние, устанавливается в состояние "1" и разрешает прохождение сигналов частоты Еа с выхода постоянного делителя через элемент И 64, Ет, Есда и Еотс с выходов 1 - 3 управляемого делителя через элементы И 65 - 67 на выходы 1 - 4 блока соответственно. При поступлении сигнала "Останов" выдача сигналов Еа, Ет, Еода и Еотс прекращается,Управление работой устройства выполняется блоком 23 управления (фиг. 11), По сигналу "Пуск", поступающему на вход 2 генератора тактовых импульсов, происходит установка исходного состояния элементов блока 23: устанавливается нулевое состояние счетчиков 80 и.87, триггеров 83 - 85 и единичное состояние триггеров 81 и 82, а также на входы 1 и 2 блока начинают поступать сигналы Ет и Еа.Сигнал Ет, поступая на вход счетчика 80, во всех режимах работы устройства формирует через дешифратор 78 управляющие сигналы "Выбор канала", поступающие на выходы 1 - И+1. блока.В режиме выдержки (р. 1) сигнал с единичного выхода триггера 82 разрешает прохождение импульсов Еа на вход счетчика 87, который, отсчитав заданное количество им 1689876пульсов, установит в "0" триггер 82, закончив тем самым режим выдержки. В режиме р. 1 за первые (й+ 1) Ет происходит также выработка строба "Разрешение считывания Кнач,", поступающего на выход й+З,блока который снимается сигналом "(й + 1)-й канал", поступающим на вход Уст, "0" триггера 81. Одновременно в течение первых (й + 1) Рт через элемент ИЛИ 86 подается разрешение на прохождение сигнала Рт через элемент И 72 и элемент 79 задержки, на выходе которого формируется сигнал "Запись К", поступающий на выход й+ 4 блока. Сигнал "Запись Кп" формируется также в режимах р. 2 и р. Зк,Режим 2 устанавливается в устройстве при поступлении на вход Уст. "1" триггера 83 сигнала, который является совпадением сигнала "р. 1", поступающего на вход 2 элемента И 75 с "0" выхода триггера 82, сигнала "а-й отсчет", поступающего на вход 1 элемента И 75 с входа 5 блока и признака "Режима 2 не было", который поступает на вход 3 элемента И 75 с "0" выхода триггера 85. Одновременно с установкой в "1" триггера 85, который сохраняет свое состояние до прихода следующего сигнала "Пуск". Режим 2 заканчивается установкой триггера 83 в "О", поступающего с выхода элемента И 74 при совпадении сигналов "р, 2"; "Запись К" и сигнала М + 1 "Выбор канала" (входы 1 - 3 элемента И 77). Сигнал р. 2 поступает на выход й+ 5 блока.Режим 3 устройства устанавливается при поступлении на вход Уст. "1" триггера 84 сигнала с выхода элемента И 76, который является совпадением сигналов "Режим 2 был", "р. 1" и "тп-й отсчет", поступающих на входы 1, 3 и 2 элемента И 76 соответственно. Сигнал р. 3 поступает на выход й + 6 блока. Заканчивается режим 3 поступлением сигнала с выхода элемента И 73, который является совпадением сигналов р, 3, "Нет останова (ОСТ)" через элемент НЕ 88 с входа 6 блока, и сигнала й + 1 "Выбор канала", поступающих на входы 2, 3 и 1 соответственно,Формула изобретения Устройство для определения амплитудно-частотных характеристик объектов, содержащее генератор перестраиваемой частоты, два согласующих фильтра, входами подключенные к входной и выходной клеммам для подключения объекта измерения, а выходами - к информационным входам первого коммутатора, последовательно соединенные блок выделения модуля и преобразователь напряжение-код, первый и второй накапливающие сумматоры, блок памяти, генератор тактовой частоты, блокуправления и блок индикации о т л и ч а ющ е е с я тем, что, с целью расширенияфункциональных возможностей путем одновременного определения частотных характеристик отдельных блоков испытуемого .объекта и их соединений при повышении точности и быстродействия измерений, в него введены дополнительно й - 1 согласующих фильтров и накапливающих суммато 10 ров, блок умножения, второй и третийкоммутаторы, сумматор, блок выделения старшего разряда, блок вычисления, блок корректировки, блок фиксации окончания измерения, блок исходных данных, группаэлементов И, группа элементов ИЛИ и преобразователь код-напряжение, при этом блок умножения первым входом подключенк выходу первого коммутатора, а выходом - к первому входу преобразователя напряже 20303540 45 50 ние-код, информационный вход второгокоммутатора соединен с выходом преобразователя напряжение-код, выход - с информационными входами накапливающих сумматоров, а М + 1 управляющих входов -с соответствующими входами первого итретьего коммутаторов, блока памяти, блока фиксации окончания измерений и с соответствующими выходами блока управления, управляющие входы накапливающих сумматоров соединены между собой и подключены к (й + 2)-му выходу блока управления, а их выходы соединены с информационными (й + 2 - 2 й + 2)-ми входами третьего коммутатора, (2 й + 3)-й входкоммутатора обьединен с вторым, пятым ивторым входами соответственно группы элементов И, блока исходных данных и блока корректировки соответственно, и с (й + 6)-м выходом блока управления, (2 М + 4)-йвход коммутатора - с вторым и третьим входами блоков вычисления и исходных данных и с (й + 6)-м выходом блока управления, второй выход коммутатора через блок выделения старшего разряда - с четвертым входом блока вычисления, а первый выход - с первым входом сумматора, выход которого объединен с (й + 2)-м входом блока фиксации окончания измерения и первым входом блока корректировки, третий вход блока корректировки объединен с третьим выходом генератора тактовой частоты и с первым входом блока вычисления, первый, второй, третий и четвертый выходы блока исходных данных соединены с первым,третьим, четвертым и вторым входами блоков группы элементов ИЛИ, вычисления корректировки и сумматора соответственно, первый вход блока исходных данных подключен к (М.+ 3)-му выходу блока управления, четвертый - к первому выходу блокакорректировки и четвертому входу блока управления, а второй вход обьединен с вторым .входом преобразователя напряжение-код, первым входом блока управления, (й + 4)-м входом блока памяти и вторым выходом генератора тактовой частоты, пятый вход блока корректировки соединен с выходом группы элементов И, второй выход - с третьим входом группы элементов ИЛИ, второй вход которой подключен к выходу блока вычисления, а выход - к(й+ З-му входу блока памяти, (М + 5)-й вход блока памяти соединен с (М + 4)-м выходом блока управления, его выходы с первого по (Й + 1)-й - с блоком индикации, а (й + 2)-й выход - через преобразователь код-напряжение с вторым входом блока умножения и с первым входом группы элементов И, первый вход генератора тактовой частоты соединен с (М + 2-м входом блока индикации, третий вход 5 - с выходом блока фиксации окончания измерения и с шестым входом блока управления, а первый выход - с вторым входом блока управления, первый вход, второй и третий выходы генератора перестраивае мой частоты подключены соответственно кчетвертому выходу генератора тактовой частоты, третьему и пятому входам блока управления, а первый выход генератора подключен к входной клемме для подключе ния обьекта исследований.
СмотретьЗаявка
4765562, 12.10.1989
ПРЕДПРИЯТИЕ ПЯ Г-4152
ШТЕРЕНБЕРГ ЮРИЙ ОВСЕЕВИЧ, КОЗЛОВСКИЙ БОЛЕСЛАВ ВЛАДИСЛАВОВИЧ, ФЕДОРОВ СЕРГЕЙ ФЕДОРОВИЧ, ШЕМАНИНА ВАЛЕНТИНА ПАВЛОВНА
МПК / Метки
МПК: G01R 27/28
Метки: амплитудно-частотных, объектов, характеристик
Опубликовано: 07.11.1991
Код ссылки
<a href="https://patents.su/16-1689876-ustrojjstvo-dlya-opredeleniya-amplitudno-chastotnykh-kharakteristik-obektov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для определения амплитудно-частотных характеристик объектов</a>