Многоканальный анализатор электрофизиологических сигналов

Номер патента: 1806603

Авторы: Богородский, Губанов, Кореневский, Нечаев

Есть еще 7 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

(19 5 0 51)5 А ЕН ГОСУДАРСТВЕННОЕ ПАТЕНТНВЕДОМСТВО СССР1 ГОСПАТЕНТ СССР) ПИСАНИЕ ИЗ ВТОРСКОМУ СВИДЕТЕЛЬСТВУ(71) Курский политехнический институт (72) Н.А.Кореневский, Г,В.Богородский, А.В.Нечаев и В.В,Губанов(56) Авторское свидетельство СССР М 13606698, кл. А 61 В 5/02, 1986.(54) МНОГОКАНАЛЬНЫЙ АНАЛИЗАТОР ЭЛЕКТРОФИЗИОЛОГИЧЕСКИХ СИГНАЛОВ(57) Изобретение относится к медицинской технике и может быть использовано при автоматизированной.оценке функционального состояния человека, в терапии, кардиологии и других областях медицины, в Изобретение относится к медицинской технике и может найти применение при исследованиях в области психологии и физиологии в клиниках различного профиля при автоматизированной оценке функционального состояния человека.Цель изобретения - расширение функциональных возможностей устройства.Поставленная цель достигается тем, что в многоканальный анализатор электрофизиологических сигналов, содержащий последовательно соединенные пульт 7, таймер 8, схему ИЛИ 22 и триггер 5, кнопку 20, подключенную ко вторым входам схем ИЛИ 22,4 и первому входу триггера 19, кнопку 21, соединенную с первым входом схемы Й 6, а также генератор импульсов 3, датчик 1, усилитель 2, АЦП 10, шифратор 9 номера разложения, блок 11 выделения переключений, вычислитель 12, графический 13 и цифровой 14 регистраторы, дополнительно введены п клиниках различного профиля. Анализатор расширяет функциональные возможности эа счет увеличения количества каналов анализа, выделяемых и измеряемых параметров анализируемых электрофизиологических сигналов,Многоканальный анализатор электрофизиологических сигналов содержит датчик; аналоговый коммутатор, усилитель, аналого-цифровой преобразователь генератор импульсов, шифратор номера разложения, шифратор номера датчика, распределитель импульсов, таймер, блок выполнения переключений, два триггера, пульт управления, вычислитель, графический и цифровой регистраторы, 2 з.п. ф-лы, 6 ил., 2 табл. датчиков 1, аналоговый коммутатор 17, распределитель 15 импульсов, счетчик 16, шифратор 18 номера датчика, причем выходы датчиков 1 подключены к информационным входам аналогового коммутатора 17, выход которого через усилитель 2 соединен с информационным входом АЦП 10, выходами подключенного к информационным входам блока 11, к шине данных которого подключены выходы шифраторов 9 и 18, таймера 8 и информационные входы вычислителя 12, импульсные выходы которого соединены соответственно с первыми входами блока 11 и распределителя 15 импульсов, второй и третий входы которого подключены к первому и второму выходам блока 11 выделения переключений, а четвертый, пятый и шестой входы соединены соответственно с выходами триггера 5, генератора 3 и первым выходом триггера 19, второй выход которого подключен ко второму входу схемы И 6, сочетвертого и пятого элементов ИЛИ, выходами подключенных соответственно к первому и второму входам первого триггера, выход третьего элемента И соединен с вторым входом пятого эелмента ИЛИ и первым входом второго триггера, а выход четвертого элемента И - с вторым входом четвертого элемента ИЛИ и первым входом третьего триггера, шина управления блока выделения переключений подключена к управляющим входам памяти и буферной памяти, первого счетчика и регистратора адреса, счетчика-регистра и шести регистров, первого и второго шинных коммутаторов, к вторым входам управления коммутатора второго счетчика адреса, первого элемента ИЛИ, второго и третьего триггеров, а также к выходу первого триггера, первый, второй и третий выходы блока выделения переключений соединены с последним выходом первого счетчика адерса и выходами второго и третьего триггеров соответственно.3. Анализатор по п.1, о т л и ч а ю щ и йс я тем, что распределитель импульсов содержит два триггера, пять элементов ИЛИ, четыре элемента И, четыре счетчика, счетчик-дешифратор, блок дешифраторов, сборку элементов И, блок комбинационных схем, причем первый, второй и третий входы распределителя подключены к соответствующим входам блока комбинационных схем, четвертый вход - к первым входам третьего и четвертого элементов И, шестой - к первым входам первого и второго элементов И, пятый - к вторым входам четырех элементов И и первому входу первого триггера, первым и вторым выходами подключенного соответственно к третьим входам первого и второго элементов И, выходы которых соединены с четвертым"и пятым входами блока комбинационных схем, выход третьего элемента И подключен к первым входам четвертого элемента ИЛИ, сборки схем И и четвертого счетчика, выходы которого подключены к информационным входам блока дешифраторов, а выход переполнения чет вертого счетчика - к первому входу второгоэлемента ИЛИ, подсоединенного выходом к первому входу счетчика-дешифратора, выходы которого подключены соответственно к вторым входам сборки схем И, соединен ных выходами с управляющими входамиблока дешифраторов, выходы которого от первого до 1-го и с М+ е+ 1 до и-го подключены к входам блока комбинационных схем, и-й выход блока дешифраторов, кроме того, 15 подключен к первым входам второго триггера, первого и третьего элементов ИЛИ, соединенных выходами с вторыми входами четвертого счетчика и счетчика-дешифратора соответственно, а в + и-й выход блока 20 дешифраторов подключен к вторым входампервого и второго элементов ИЛИ, первый и второй выходы второго триггера соединены соответственно с третьими входами четвертого и третьего элементов И, выход 25 четвертого элемента И подключен к второмувходу четвертого элемента ИЛИ, первому входу первого счетчика, выход которого соединен с вторым входом первого счетчика, третьим входом второго элемента ИЛИ и ЗО первым входом второго счет ика, подключенного выходом к второму входу второго счетчика, первым входом пятого элемента ИЛИ и третьего счетчика, выходы которого соединены с вторыми входами третьего 35 счетчика, третьего и пятого элементов ИЛИ,и первому выходу распределителя, второй выход распределителя подключен к выходу четвертого элемента ИЛИ, первый выход блока комбинационных схем соединен с 40 третьим выходом распределителя, а остальные выходы блока комбинационных схем объединены в выходную шину управления,о1806603Таблица 1Зц - текущая сумма амплитуд исходного сигнала; УО 1-1 -амплитуда исходного сигнала Хт) в -1 молмент Про 1-1 -признак сравнения УО 1-2 и Уо; при УФУоь 2 Про=01, и ри Уо 1-1 Уоь 2 Про=10,К - код номера разложения и номера датчика; У 11- амплитуда минимума первого разложения;Т - время выделения минимума;Ец - амплитуда максимума первого разложения; тц - текущая сумма временных дискрет измерения амплитуды сигнала;Ьтц- текущая разность между интервалами от минимума до максимума и от максимума до последующего минимума,1806603 Составитель Н.КореневскийРедактор Техред М,Моргентал Корректор М.Керецман зводственно-издате Заказ 1337 ВНИИПИ Гос Тираж Подписноественного комитета по изобретениям и открытиям при ГКНТ СС 113035, Москва, Ж, Раушская наб 4/Б кий комбинат "Патент", г. Ужгород, ул.Гагарина, 101единенную выходом со вторым входом триггера 5, первый выход распределителя 15 импульсов подключен к входу счетчика 16, второй выход - ко второму входу таймера 8, а третий - к входу управления вычисилтеля 12, соединенного информационными выходами с графическим 13 и цифровым 14 регистраторами, остальные выходы распределителя импульсов 15, объединенные в шину управления, подключены к входам управления блока 11 выделения переключений, шифраторов 9, 10 и первому входу схемы ИЛИ 4, соединенную выходом с входом управления АЦП, третий выход блока выделения переключений И соединен со вторым входом триггера 19, выходы счетчика 16 подключены к входам управления аналогового коммутатора 17 и к информационным входам шифратора 18 номера датчика.Блок выделения переключений содержит два счетчика 51, 37 и регистр адреса 26, память 27 и буферную память 38, два шинных коммутатора 24, 33 и коммутатор 36, шесть регистров 25, 29, 30, 32, 34, 35 и счетчик-регистр 23, сумматор 31 и схему сравнения 28, пять схем ИЛИ 39, 40, 41, 46, 47 и четыре схемы И. 42, 45, три триггера 48 - 50, причем к шине данных блока подключены выходы первого регистра 25, информационными входами соединенного с аМходзми АЦП 10, третьего и четвертого регистров ЗО, 32 и первого шинного коммутатора 24, с заземленными информационными входами счетчика-регистратора 23, коммутатора 36, памяти 27 и информациойяыми входами второго и пятого регистров 29, 34, счетчика- регистра 23, схемы сравнения 28; сумматора 31 и второго шинного коммутатора 33, выходы которого соединены с информационными выходами буферной памяти 38, подключенной адресными входами к выходам второго счетчика адреса 37, а выход первого счетчика адреса 51 соединен с адресными входами памяти 27 и информационными входами регистра адреса 26, подключенного выходами к информационным входам первого счетчика адреса 51, выходы второго регистра 29 соеднены с информационными входами третьего регистра ЗО и вторыми входами сумматора 31 и сехмы сравнения 28, выходы которых соответственно подключены к информационным входам четвертого и шестого регистров 32 и 35, первый выход пятого регистра 34 соединен с первыми входами первой и третьей схем И 42, 44 и коммутатора 36, з второй выход- с первыми входами второй и четвертой схем И 43, 45 и вторым входом коммутатора 36, первый выход шестого регистра 35, подключен ко вторым входам второй схемы ИЛИ 40, четвертой схемы И 45 и третьим входом коммутатора 36, а второй выход - ко вторымвходам третьей схемы ИЛИ 41, третьей схе 5 мы И 44 и четвертым входом коммутатора36, первый входупрэвления которого соединен с третьим выходом шестого регистра 35и первыми входами второй и третьей схемИЛИ 40, 41 подключенных выходами соот 10 ветственно.ко вторым входам первой и второй схем И 42, 43, выходы которыхсоединены с первь 1 ми входами четвертой ипятой схем ИЛИ 46, 47, выходами подключенных соответственно с первым и вторым15 входами первоготриггера 42, выходтретьейсхемы И 44 соединен со вторым входом пятой схемы ИЛИ 47 и первым входом второготриггера 49, а выход четвертой схемы И 45- со вторым входом четвертой схемы ИЛИ20 46 и первым входом триггера 50, шина управления блока подключена к управляющимвходам памяти 27 и буферной памяти 38,первого счетчика 51 и регистра адреса 26,счетчика-регистра 23 и шести регистров 25,25 29, 30, 32, 34, 35, первого и второго шинныхкоммутаторов 24, ЗЗ, ко второму входу управления коммутатора 36 и второго счетчика адреса 37, первым входом управления,соединенного с выходом первой схемы ИЛИЗО 39, а также ко вторым входам второго итретьего триггеров 49, 50, выходу первоготриггера 48, второму входу первой схемыИЛИ 39, первый вход которой подключен квходу блока 11, выходы которого соединены35 с выходами триггеров 49, 50 и последнимвыходом счетчика адреса 51,Распределитель импульсов содержитдва триггера 52, 53, пять схем ИЛИ 58, 59,68, 69, 70, четыре схемы И 54-57, четыре40 счетчика 60-63, счетчик-дешифратор 64,блок дешифраторов 66, сборку схем И 65,блок комбинационных схем 67, причем первый, второй и третий входы распределителяподключены соответствующим входам бло 45 ка комбинационных схем 67, четвертый вход- к первым входам третьей и четвертой схемИ 56, 57, шестой - к первым входам первойи второй схем И 54, 55, пятый - ко вторымвходам четырех схем И 54-57 и первому50 входу первоготриггера 52, первым и вторымвыходами соответственно подключенного ктретьим входам первой и второй схем И 54,55, выходы которых соединены с четвертыми пятым входами блока комбинационных55 схем 67, выход третьей схемы И 56 подключен к первым входам четвертой схемы ИЛИ68, сборки схем И 65 и четвертого счетчика63, выходы которого подключены к инфор-мационным входам дешифраторов блока 66,а выход переполнения чветвертого счетчика63 - к первому входу второй схемы ИЛИ 59, подсоединенной выходом к первому входу счетчика-дешифрэтора 64, выходы которого подключены соответственно ко вторым входам схем И сборки 65, соединенной выходами с входами управления соответствующих дешифраторов блока 66, выходы которого от первого до и-го и с (и + п 1 + 1) до п-го подключены к входам блока комбинационных схем 67, и-й выход блока дешифраторов 66, кроме того; подключен к первым входам второго триггера 53, первой и третьей схем ИЛИ 58, 70, соединенных выходами со вторыми входами четвертого счетчика 63 и счетчика дешифратора 64, а п + е)-й выход блока дешифраторов 66 подключен ко вторым входам первой и второй схем ИЛИ 58, 59, выходы второго триггера 53 соединены соответственно стретьими входами, третьей и четвертой схем И 56, 57, выход четвертой схемы И 57 подключен ко второму в ходу четвертой схемы ИЛИ 68, первому входу превого счетчика 60, выход коюрого соединен со вторым входом первого счетчика 60, третьим входом второй схемы ИЛИ 59 и первым входом второго счетчика 61, подключенного выходом ко второму входу второго счетчика 61, первым входам пятой схемы ИЛИ 69 и третьего счетчика 62, выходы которого соединены со вторыми входами третьего счетчика 62, третьей и пятой схем ИЛИ 70, 69 и первому выходу распределителя, второй выход распределителя подключен к выходу четвертой схемы ИЛИ 68, первый выход блока комбинационных схем 67 соединен с третьим выходом распределителя, а остальные выходы обьединены в шину управления.На фиг,1 представлены эпюры, поясняющие работу многоканального анализатора; нафиг.2 - функциональная схема многоканального анализатора; на фиг.3 - функциональная схема блока выделения переключений; на фиг.4; функциональная схема распределителя импульсов; на фиг,5 - эпюры, поясняющие работу блока выделения переключений; на фиг.б - функциональная схема блока комбинационных схем.Многоканальный анализатор электро- физиологических сигналов работает следующим образом.. В основу работы анализатора, как и в прототипе, положен принцип разложения сигнала по его переключениям на составляющие с последующим определением их временных характеристик и оценок энергетических составляющих (фиг.1).При разложении сигнала выбирается характеристика, отражающая реальные изменения исследуемого процесса. Среди таких характеристик, называемых точками переключения, можно выделить точки перегибов, нарушения монотонности,максимумов, минимумов, разрывов и т,д;5 . Для злектрофизиологических сигналовнаибольший интерес представляют точкипереключения по минимуму, информативность анализа которых показана в ряде теоретических работ.10 Рассмотрим пример разложения по ми нимумам, который может быть легко обобщен на случай других типов разложений.Первое разложение сигнала получаютпри выделении всех его минимумов и фик 15 сации их амплитуды и времени появления.Каждое последующее разложение получают выделением миниимумов предыдущих разложений, также фиксируя ихамплитуду и время появления, э заканчива 20 ют разложение исчерпанием точек переключения на очередном шаге,На фиг.1 показан пример разложениясигнала Х"(т) нэ соответствующие по точкамминимумов, где и - номер датчика,25 " . После дискретизации сигнала с периодом Л имеет место решетчатый сигналУо"( ф где 1 - номер дискреты. При выделении минимумов из сигнала Уо"( д) получаютего первое разложение У 1 "(1) с амплитудами30 У 11, У 12 пУ 11 образованными в моменты времени т 11, т 12 где) - номер выделеннего минимума (номер переключения), апервый индекс соответствует номеру разложения Кдля первого разложения К=1).Для35 наглядности точки решетчатой функцииУ 1 "(1) соединены прямыми линиями. При выделении минимумов из сигнала У 1"(т) получают второе разложение сигнала Х"(т) скоординатами по времени 112, 122121В40 общем случае для К-го разложения выделяют минимумы К-го разложения.В предлагаемом многоканальном анализаторе в отличие от прототипа при разложении сигнала по минимуму выделяется иизмеряется амплитудные и временные ха 45 рактеристики максимумов разложения, чтоиспользуется для оценки асимметрии сигнала и амплитуды разложения.В предлагаемом многоканальном анализаторе разложение сигнала по его пере 50 ключениям осуществляется следующимобразом.На пульте 7 задается время проведенияисследования, При нажатии на кнопку 20все элементы схемы устанавливаются в ис 55 ходное состояние. С целью упрощения показана только ее связь с установочнымивходами триггера 19 и через схемы ИЛИ 4 и22 АЦП 10 и триггера 5.Триг ер 19 дает разрешение распределителю импульсов 15 на формирование импульсов обнуления памяти блока 11 выделения переключений. После обнуления необходимого количества ячеек памяти с блока 11 выделения переключений подается сигнал на второй вход триггера 19, обеспечивающего потенциал разрешения на схему И 6 и после нажатия кнопки 21 на выходе триггера 5 возникает потенциал разрзешения распределителю импульсов 15 на формирование сигналов управления. При этом запускается таймер, а на входы управления коммутатора 17 и информационные входы шифратора 18 с выходов счетчика 16 подается код номера датчика (первый) и первый датчик 1 подключается через усилитель 2 к АЦП 10, Через равные интервалы времени 1 с распределитель 15 подает импульсы на счетчик 16 и АЦП 10, чем обеспе- чивается поочередное подключение датчиков 1 через усилитель 2 к АЦП 10, преобразование значений их сигналов в цифровую форму и формирование кода номера датчика на входе шифратора 18, Значение сигнала Уы" подается на блок 11, где сравнивается с Уо 1-1 п, запоминается и по критерию Уоь 1УоУо+1" ведется поиск точек переключения по минимуму от каждого датчика. Кроме того, в блоке 11 определяется амплитуды точек переключения по максимуму по критерию Уои"Уы"Уо+1", ведется подсчет суммы измерений Уо и временных интервалов т между точками переключений по минимуму Х Ую", г= Х А а также разность между временными интервалами от предыдущего минимума до максимума и от максимума до текущего минимума Л г.При выделении точки переключения по минимуму У)" на исходном сигнале в памяти блока 11 по сигналам распределителя 15 фиксируются измеренные значения минимума У 1, максимума Е 1), накопленных суммы текущих значений Х Ую, г 1, разности временных интервалов Ьт , текущего . времени Т с таймера и кода номеров датчика и разложения с шифраторов 18 и 9, которые затем переписываются в буферную память, После этого по сигналу ПИ (прием информации), вырабатываемым распределителем импульсов 15, информация передается в вычислитель 12, а в шифратор 9 записывается код второго разложения, и в блоке выделения переключений начинается поиск минимума второго разложения путем сравнения текущего минимума У 1)" с предыдущим Уц. Когда на основе критерия Уп У 1Уп+1 будет найдена точка переключения по минимуму У в памятилблока выделения переключений будет зафиксирована информация о значениях ми нимума У", максимума 7)", текущемвремени Т и коде номеров датчик и разложения, которая затем переписывается в буферную память, после чего по сигналу ПИ с распределителя 15 передается в вычисли тель, а шифратор 9 записывает код третьегоразложения, и в блоке выделения переключений начинается поиск минимума третьего разложения аналогичным образом.Для электрофизиологических сигналов 15 рекомендуемое число разложений 5. Дляпроведения тонких научных исследований число разложений может быть доведено до 10. После выполнения процедуры поиска точки переключения по минимуму послед него разложения КМ из распределителя 15на счетчик 16 подается импульс и на выходе счетчика формируется код, обеспечивающий подключение к АЦП 10 через коммутатор 17 и усилитель 2 очередного датчика, а 25 также запись в шифратор 18 код номераэтого датчика, Поиск точек переключения и передача информации в вычислитель с последующих датчиков осуществляется аналогичным образом, После обработки 30 амплитуды сигнала с и-го датчика счетчик 16возвращается в исходное состояние и начинается новый цикл анализа сигналов с первого датчика.Вычислитель 12 производит обработку 35 информации по алгоритму, выполненномуаналогично прототипу. До начала работы многоканального анализатора в память вычислителя вводится величина времени дискретизации Ь, максимальное число 40 разложений КМ и количество датчиков. Посигналу прием информации (ПИ) в память вычислителя записывается информация о номере кода разложения К, номере датчика и, амплитуде) минимума Уц", времени его 45 обнаружения тц", амплитуде ) максимумаЕц", временной интервал от ) - 1 минимума до) минимума первого разложения 7 , сум, му текущих значений амплитуд на этом вречл50 Йменном интервале Я= Д; Уоь разность=омежду временными интервалами от)-го минимума до)-го максимума и от)-го максиму ма до Ц + 1)-го минимума М). Ввычислителе 12 рассчитываются и выводятся на графический регистратор следующие параметры:1, Текущая амплитуда М разложения сигнала с и-го датчика;10 20 25 30 40 50 Елок 11 выделения переключений работает следующим образом,По "первому" тактовому импульсу преобразованная в цифровую форму амплитуда сигнала Уо записывается в первый регистр 25 (эпюра б).По втомрому - память 27 переводится в режим чтения (эпюра в),По третьему - содержимое нулевой ячейки памяти 27 Уоь 1 переписывается во второй регистр 29 (зпюра 2).По четвертому - память 27 выводится из режима чтения, а первый регистр 25 выводится из третьего состояния (эпюры в, д), при этом на входы схемы сравнения 28 подключается содержимое первого УО 1 и второго Уорегистров 25 и 29,По пятому - содержимое первого регистра записывается в нулевую ячейку памяти (эпюра е), а результат сравнения Уо и Уоиз схемы сравнения 28 в шестой регистр 35 (эпюра н),По шестому - первый регистр 25 выводится в третье состояние (эпюра д), память 27 - в режим чтения (эпюра в) и на вход первого счетчика адреса 51 подается синхроимпульс +1 (эпюра ж).По седьмому - содержимое первой ячейки памяти 27 Прозаписывается в пятый регистр 34 (эпюра о). При этом на выходах пятого и шестого регистров 34 и 35 могут быть зарегистрированы приведенные в табл.2 коды и зависимые от них состояния триггеров 48 - 50, подключенные к выходам регистров через комбинацию схем И и ИЛИ 40-47.По восьмому импульсу (эпюра а) память 27 выводится из режима чтения (эпюра в), а коммутатор 36 - из третьего состояния (эп юра у),По девятому - в первую ячейку памяти 27 записывается код Про (эпюра е), при условии, что У, ФУо, В противном случае записывается предыдущий код Про 1-1, т.к. вход управления коммутатором 36 соединен с третьим выходом шестого регистра 35, на котором при условии Уо Уоположительный потенциал, Одновременно с этим в третий регистр 30 записывается содержимое второго регистра 29 Уо (эпюра р), при условии обнаружения минимума У 1 или максимума Е 1, которое определяется потенциалами на втором и третьем триггерах 49, 50.По десятому импульсу (эпюра а) коммутатор 36 устанавливается в третье состояние (эпюра и), а на первый счетчик адреса подается импульс+1 (эпюра ж),По одиннадцатому - обнуляется второй счетчик адреса 37 (эпюра и), сод. ржимое1 первого счетчика адреса 51 записывается в регистр адреса 26 (зпюра к) и в шифраторы 18, 9 запиываются коды номеров датчика и разложения,Двенадцатый импульс (эпюра а) выводит память 27 в режим чтения (эпюра б), а второй шинный коммутатор ЗЗ из третьего состоя ния (эп юр у), чем осуществляется подготовка переписи информации из памяти 27 в буферную память 38.При условии наличия потенциала на выходе третьего триггера 50(обнаружен минимум первого разложения) по 12-20 импульсам (эпюры а, ж, з, м) в буферную память 38 из 2 - 6 ячеек памяти 27 переписываются значения К Уц, Т, Ец, Яц (табл,1), после чего 21 импульс переводит память 27 из режима чтения (эпюра в) второй шинный коммутатор 33 в третье состояние (эпюра у), ф а первый шинный коммутатор 23 из третьего состояния (эпюра Т) и по 22 импульсу (эпюра е) обнуляется шестая ячейка памяти 27, т.к. информационные входы первого шинного коммутатора заземлены, Аналогично по импульсам 23-30 осуществляется перепись из 7, 8 ячеек памяти 27 в буферную память 38 значения т ц, Ьт ц и обнуление 7 и 8 ячейки памяти, кроме того по 29 импульсу обнуляется второй счетчик адреса 37 (эпюра и),второй шинный коммутатор 33 переводится в третье состояние (эпюра у) и в распределителе 15 формируется сигнал разрешения вычислителю 12 на снятие информации из буферной памяти 38,По 31 импульсу (эпюра а) в первый счетчик адреса 51 записывается содержимое регистра адреса 26 (эпюра л), после чего при условии выделения переключения по импульсам 3238 осуществляется запись во 2,3, 4 и 5 ячейки памяти (эпюры е, ж), кода номера разложения и датчика (эпюра ю), значения минимума Уц (эпюра с), времени (эпюра я), значения максимума гц (эпюра с), По 39 импульсу память 27 переводится в режим чтения (эпюра е), при этом на входах сумматора 31 будут присутствовать содержимое 6 ячейки памяти 27 (текущая сумма амплитуд Зц) и второго регистра 29(текущее значение Уо 1), По 40 импульсу результат,сложения записывается в четвертый регистр 32. По 41 импульсу память 27 - в третье состояние (эпюра в), и четвертый регистр 32 - из третьего состояния (эпюра ч) и по 42 импульсу дополненная сумма записывается в 6 ячейку памяти 27 (эпюра е), По 43 импульсу четвертый регистр 32 и память 27 переводятся в третье состояние и в режим чтения (апюры ч, в), а на первый счетчик адреса 51 подается синхроимпульс (эпюра ш). По 44импульсу содержимое ячейки 7 (текущая сумма г 11) записывается в счетчик-регистр 23 (эпюра ш). По 45 импульсу к содержимому счетчика-регистра 23 прибавляется единица (эпюра ц), По 46 импульсу счетчик-регистр 23 выводится из третьего состояния (эпюра э), а по 47 - его содержимое записывается в 7 ячейку памяти 27. Аналогичным образом по импульсам 48 - 53 уточняется значение ячейки 8 памяти за исключением того, что по 50 импульсу (эпюра э) в зависимости от состояния первого триггера 48 в счетчик-регистр 23 прибавляется или вычитается единица, Кэк следует из табл,2 при возрастании значений исходного сигнала от минимума к максимуму первый триггер 48 находится в единичном состоянии и в этот период при каждой дискрете измерения сигнала по пятидесятому импульсу в счетчик-регистр 23 прибавляется единица и записывается в 8 ячейку памяти 27, при убывании значений исходного сигнала от максимума к очередному минимуму на выходе первого триггера 48 - нулевой потенциал и в этот период из записанного в счетчик-регистр 23 временного интервала вычитается единица и результат записывается в 8 ячейку памяти 27. На этом заканчивается анализ одного значения исходного сигнала Уо 1 на принадлежность его к точке переключения первого разложения,Поиск точек переключения последующих разложений ведется при условии нахождения точки переключения по минимуму предыдущего разложения в цикле 54-81 импульса (эпюра а). При этом количество циклов равно числу искомых разложений "К" минус единица.По 54 импульсу память 27 переводится в режим чтения (эпюра в) и по 55 импульсу из ячейки памяти 27 занчение предыдущего О - 1) минимума первого переключения У 11-1 записывается во второй регистр 29 (эпюра г). По 56 импульсу память 27 - в третье, а третий регистр 30, в котором записано найденное значение У 11 из третьего состояния (эпюры в, с) и по 57 импульсу содержимое третьего регистра 30 переписывается в 9 ячейку памяти 27 (эпюра е), одновремнено результат сравнения содержимого второго 29 и третьего 30 регистров со схемы сравнения 28 записывается в шестой регистр 35 (эпюра н), По 58 импульсу - синхроипульс в первый счетчик адреса (эпюра ж), вывод памяти 27 в режим чтения(эпюра в) и третьего 5 регистра 30 из третьего состояния (эпюра с). По 59 импульсу осуществляется запись значения 10 ячейки памяти 27 Пр 11-1 в пятый регистр 34 и подается импульс сброса на второй и третий триггера 49, 50, По 60 импульсу память 27 переводится в третье состояние (эпюра в), а коммутатор Зб - изтретьего состояния (эпюра и) и по 61 импуль 5 су в ячейку 10 записывается поизнак сравнения Пр 11 (эпюра е) из пятого или шестогорегистров 34, 35 в соответствии с табл.2,одновременно с этим в третий регистр 30записывается информация из второго реги 10 стра 29 (эпюра р), при условии обнаруженияминимума или максимума второго разложения (второй 49 или третий 50 триггера находятся в единичном состоянии). По 62импульсу коммутатор 36 переводится в15 третье состояние(эпюра и) и на первый счетчик адреса 51 подается синхроимпульс +1(эпюра ж). С 63 по 72 импульс работа блокавыделения переключений аналогична как винтервале с 11 по 20 импульсы. При этом20 осуществляется запись из 11 - 14 ячеек памяти 27 в буферную память 38 значений К, У 2,Т 2,72(эпюры в,ж,з, м,а,у, ю, я). По 73импульсу память 27 и второй шинный коммутатор переводятся в третье состояние25 (эпюры в, у), записывается в первый счетчикадреса 51 информация из регистра адреса26 (эпюра л), сбрасывается второй счетчикадреса 37 и предоставляется возможностьвычислителю для снятия информации о па 30 раметрах точки переключения второго разложения,С 74 по 81 импульсы работа блока выделения переключений аналогична как в интервале с 32 по 39 импульсы. После этого35 процесс повторяешься с 54 импульса Краза,осуществляя поиск переключений 3,4.К-горазложений. После обработки К-го разложения на счетчик 16 подается импульс с распределителя 15 и с первого импульса (эпюра40 а) начинается анализ сигнала второго датчика, Когда закончится обработка сигнала последнего и датчика, импульс переполнениясчетчика 16 сбрасывает первый счетчик адреса 51 и вновь начинается процесс анализа45 сигнала с первого датчика.Распределитель импульсов работаетследующим образом, При нажатии кнопки20 "Сброс" подается разрешающий потенциал на схемы И 54 и 55, на вторые входы50 которых поочередно подается разрешающий потенциал с выходов первого триггера52, счетным входом подключенного к генератору 3, С выходов схем И 54 и 55 снимаются импульсы записи и синхроимпульсы,5 которые через блок комбинационных схем67 по шине управления подаются в память27 и первый счетчик адреса 51 блока выделения переключений 11, По импульсу лерепалнения первого счетчика 51опрокидывается второй триггер 19 устройства, закрываются схемы И 54, 55 и открывается схема И 6 анализатора. При нажатии кнопки 21 "пуск" с первого триггера 5 устройства подается разрешающий потенциал на схемы И 56 и 57, При этом по второму входу схема И 56 открыта потецниалом со второго выхода второго триггера 53 и импульсы генератора 3 через схему И 56 поступают на вход счетчика 63, на первые входы схем И сборки 65 и через схему ИЛИ 68 на таймер 8, Импульс переполнения счетчика 63 через схему ИЛИ подается на вход счетчика-дешифратора 64, на выходах которого формируются разрешающие потенциалы на вторые входы соответствующих схем И сборки 65, При этом все дешифраторы блока 6 дешифруют код счетчика 63, однако импульс кода счетчика 63 будет сформирован на соответствующем выходе того дешифратора блока 66, номер которого соответсвтвует коду счетчика дешифратора 64. Так например, в начальный период времени по каждому импульсу, поступающему на вход счетчика 63 будет формироваться на соответствующих выходах первого дешифратора блока 66. так как только на его вход управления будут поступать импульсы с выхода первой схемы И сборки 65, открытой потенциалом нулевого кода счетчика-дешифратора 64, По импульсу переполнения на выходе счетчика-дешифратора 64 будет первый код, по которому импульсы со второй схемы И сборки 65, открытой первым кодом счетчика-дешифратора 64, будут поступать на входуправления второго дешифратора блока 66. Таким образом на выходах блока дешифраторов будут последовательно формироваться импульсы, которые через блок комбинационных схем 67 подаются по шине управления в блок 11 выделения переключений. Примером распределения импульсов в шине управления являются эпюры, показанные на фиг,5: (1-п) импульсы (1-53 импульс фиг.5) обеспечивают процесс поиска точек переключения первого разложения; и+ а+1- и импульсы(54-81 импульс фиг.5) - для поиска точек переключения 2,3,к разложений; и + е импульс с выхода блока дешифраторов 66 обнуляет счетчик 63 и подается на вход счетчика-дешифратора 64, чем обеспечивается дальнейшее формирование импульсов с и+ в+ 1 - и для поиска точек переключения второго ранга (а определяется необходимой величиной задержки для обеспечения передача, записанной в буферной памяти 38 информации в вычислитель 12. В приведенном примере на фиг,5 е = О, и импульс с выхода блока дешифраторов 66 (на примере фиг.5 81 импульс) сбрасывает второй триггер 53, запрещаяпрохождение импульсов генератора 3 через схему И 56 и разрешая через схему И 57,Кроме того и импульс обнуляет счетчик 63 и счетчик-дешифратор 64. Тактовые импульсы с выхода схемы И 57 поступают через схемуИЛИ 68 на таймер и на вход счетчика 60,который совместно с счетчиком 61 обеспечивает установление в счетчике-дешифраторе 64 кода, открывающего ту схему И сборки10 65, выходы которой подключены к управля.ющему входу дешифратора блока 66 формирующего импульсы, начиная с и + в + 1 и 152025 ЗО 3540 45 50 задержкудля передачи записанной в буферной памятим 38 информации в вычислитель 12. Импульс переполнения счетчика 61 подается на вход счетчика 62 и через схемуИЛИ 69 устанавливает второй триггер 53 в единичное состояние, закрывая схему И 57и открывая схему И 56. С выхода схемы И 56 тактовые импульсы поступают на вход, счетчика 63 и первые входы схем И сборки 65При этом кодом счетчика дешифратора открыта та схема И сборки 65, импульсы с входа которой подаются на дешифратор блока 66 начинающего формирование импульсов с и + е + 1. Таким образом, вновь формируются импульсы с и + в + 1 - и, обеспечивая поиск точек переключения третьего разложения. В счетчике 62 ведется подсчет циклов поиска точек переключений, номера разложений которых больше единицы. При достижении значения счетчика 62 К(К-заданное количество разложений)на его выходе формируется импульс, который подаетсяна счетчик 16 (выход Я), переключающий аналоговый коммутатор 17 на следующий датчик 1, кроме того обнуляетсчетчик-дешифратор 64 и устанавливает рторой триггер 53 в единичное сотсояние, и начинается новый цикл формирования импульсов, обеспечивающих поиск точек переключений в исходном сигнале Уо от второго, а затем третьего и т.д. датчиков 1.Работа блока комбинационных схем с памятью 67 поясняется примерами формирования импульсов записи и чтения (фиг.ба, б), подаваемых на память 27 блока 11.Из примера фиг,ба видно,что импульсы записи (эпюра е фиг.5) поступают на вход памяти 27 блока 11 через схему ИЛИ 73 с выхода схемы И 54 (вход Щ и выходов 5, 9,42, 47, 52 блока дешифраторов 66, а также свыходов 22, 26, ЗО, 32, 34, 36, 57, 61, 74, 76, 78 через схему ИЛИ 71 и схему И 74, открываемую.потенциалом Мн с триггера 50 блока 11 выделения переключений (при условии нахождения точки переключения по мйнимуму) и выходов 38, 80 через схему ИЛИ 72 и схему И 75, открываемую потенциалом Мкс триггера 49 блока 11 (при условии нахож- ров номера разложения и номера датчика и дения точки переключения по максимуму). к первому входу второго элемента ИЛИ, соИмпульсы чтения (эпюра е, фиг,5) фор- единенного выходом с входом управления мируются триггером 78 фиг,6 в), на первый аналого-цифрового преобразователя. а тревходкоторогоподаютсячерезсхемуИЛИ 76 5 тий выход блока выделения переключений импульсы с 2,6, 11,23,27,39,43,48,54,58, соединен с вторым входом второго тригге выходов блока дешифраторов 66, а на ра, а выходы счетчика подключены к входам другой вход импульсы с 4, 8, 21, 25, 29, 41, управления аналогового коммутатора и ин, 50, 56, 60, 73 выходов, формационным входам шифратора номераФ о р мула изобретения 10 датчика.1, Многоканальный анализатор элект,Анализаторпоп.1,отлича ю щийрофизиологических сигналов, содержащий с я тем, что блок выделения переключений последовательно соединенные пульт, тай- содержит соединенные выходами с шиной мер, первый элемент ИЛИ и первый триггер, данных первый, третий и четвертый регистпервую кнопку, подключенную к вторым 15 ры, память, счетчик-регистр, первый шинвходам первого и второго элементов ИЛИ и ный коммутатор с заземленными к первому входу второго триггера, вторую информационными входами и коммутатор, кнопку, соединенную с первым входом эле- и соединенные с шиной данных информацимента И, а также генератор импульсов, дат- . онными входами второй и пятый регистры, чик, усилитель, аналого-цифровой 20 счетчик-регистр второй шинный коммутапреобразователь, шифратор номера разло- тор, выходами подключенный к входам-выжения, блок выделения переключений, вы- ходам буферной памяти, сумматор и схему числитель, графический и цифровой сравнения, подключенные выходами к ин-. регистраторы, о т л и ч а ю щ и й с я тем, что, формационным входам четвертого и шестос целью расширения функциональных воз-.25 го регистров соответственно, а также два можностей, в него введены и датчиков, ана- счетчика и регистр адреса, пять элементов логовый коммутатор, распределитель ИЛИ, четыре элемента И и три триггера, импульсов, счетчик, шифратор номера дат- причем информационные входы блока соечика, причем выходы датчиков подключены динены с информационными входами перк информационным входам аналогового 30 вого регистра, а импульсный вход - с коммутатор, выход которого через усили- первым входом первого элемента ИЛИ, вытель соединен с информационным входом ходом подключенного к первому входу втоаналого-цифрового преобразователя, выхо- рого счетчика адреса, выходы которого дами подключенного к информационным соединены с адресными входами буферной входам блока выделения переключений, к 35 памяти, а выходы первого счетчика адреса шине данных которого подключены выходы подключены к адресным входам памяти и шифраторов номера датчика, номера разло- информационным входам регистра адреса, жения, таймера и информационные входы выходами соединенного с информационны- вычислителя, первый и второй импульсные ми входами первого счетчика адреса, выховыходы которого соединены соответствен. ды второго регистра подключены к но с первыми входами блока выделения пе- информационным входам третьего регистра реключений и распределителя импульсов, иквторыминформационнымвходамсуммавторой и третий входы которого подключе- тора и схемы сравнения, первый выход пяны к первому и второму выходу блока выде- того регистра соединен с первыми входами ления переключений, а четвертый, пятый и 45 первого и третьего элементов И и коммуташестой входы соединены соответственно с тора, а второй выход - с первыми входами выходами первого триггера, генератора и второго и четвертого элементов И и вторым первым входом второго триггера, второй входомкоммутатора,первый выходшестого выход которого подключен ко второму входу регистра подключен к вторым входам второ- элемента И, соединенного выходом с вто го элемента ИЛИ, четвертого элемента И и рым входом первого триггера, первый вы- третьим входом коммутатора, а второй выходраспределителя импульсов подключен к ход - к вторым входам третьего элемента входу счетчика, второй - к второму входу ИЛИ,третьегозлементаИичетвертомувхотаймера, а третий - к входу управления вы- ду коммутатора, первый вход управления числителя, соединенного информационны которого соединен с третьим выходом шесми выходами с графическим и цифровым того регистра и первыми входами второго и регистраторами, остальные выходы распре- третьего элементов ИЛИ, подключенных деаителя импульсов обьединены в шину уп- выходами к вторым входам первого и второравления, подключены к входам управления го элементов И соответственно, выходы коблока выделения переключений, шифрато- торых соединены с первыми входами

Смотреть

Заявка

4909417, 11.02.1991

КУРСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

КОРЕНЕВСКИЙ НИКОЛАЙ АЛЕКСЕЕВИЧ, БОГОРОДСКИЙ ГЕРМАН ВИКТОРОВИЧ, НЕЧАЕВ АЛЕКСАНДР ВИКТОРОВИЧ, ГУБАНОВ ВАДИМ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: A61B 5/05

Метки: анализатор, многоканальный, сигналов, электрофизиологических

Опубликовано: 07.04.1993

Код ссылки

<a href="https://patents.su/15-1806603-mnogokanalnyjj-analizator-ehlektrofiziologicheskikh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальный анализатор электрофизиологических сигналов</a>

Похожие патенты