Логический пробник
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
,13 01 К 31 28 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ОБРЕТЕНИ ПЬСТВУ(56) Авторское свидетельство СССР У 95 1201, кл. С 01 К 3/28, 1978.Авторское свидетельство СССР У 1205085, кл. С 01 К 31/28, 1984. (54) ЛОГИЧЕСКИЙ ПРОБНИК(57) Изобретение может быть использовано при контроле импульсных сигналов и позволяет расширить функциональные возможности пробника.Логический пробник содержит пороговые элементы 1 и 2, триггеры 3-5, 8, 27 и 28, ограничители 6 и 7 отрицательного и положительного напряжения соответственно, формирователи 9,12 и 13 свечения нуля, ненормированного уровня и единицы соответственно, элементы ИЛИ 10, 16 и 20, элементы 11 и 30 цифровой задержки, элементы И-НЕ 14 и 29, элемент НЕ 15, счетчики 17 и 18, дешифраторы 19 и либоразряд ОПИСАНИЕ А ВТОРСКОМУ СВИ 21, индикаторы 22 и 23, генератор 24 синхроимпульсов и блок 25 управления режимами, Введение блока 26 счетчиков, блока 32 дешифраторов, блока 33 индикаторов, блока 34 синхронизации, блока 35 обработки и образование новых функциональных связей обеспечивают контроль информации в последовательном и параллельном коде, поступающей на соответствующие входы пробника. При этом логический пробник в режимах "Регистр сигнатурный одноканальный" и Регистр сигнатурный многоканальный" выполняет функ цию сигнатурного анализатора. Режим "Регистр одноканальный" позволяет проверить наличие информации в определенном разряде последовательного кода, подаваемого одновременно с имя пульсами синхронизации. Режим Регистр многоканальный" позволяет проверить наличие информации в опреде.- ленном разряде параллельного кодапроверить многоканальнуюодноную информацию, 3 ил.37 элементов И, аналогично выходы третьего - пятнадцатого разрядов блока 39 триггеров соединены с входами второго - шестнадцатого разрядов бло 5 ка 37 элементов И, поэтому высокий потенциал с выхода первого разряда . блока 39 триггеров поступает на вход второго разряда блока 37 элементов И и проходит на его выход из-за присутствия высокого потенциала на втором входе блока 37 элементов И.Высокий потенциал с выхода второго разряда блока 37 элементов И поступает на вход второго разряда бло 15 ка 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и проходит на его выход без изменений, При поступлении следующего импульса синхронизации на вход синхронизации блока 39 триггеров и наличии им Щ пульса информации на втором входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 41 в первый и второй разряды блока 39 триггеров записывается высокий потенциал, а при отсутствии импульса информации 25 на втором входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 41 высокий потенциал записывается только во второй разряд блока 39 триггеров. Таким образом в блоке 39 триггеров накапливается информация о импульсной последовательности, поступающей на восьмой вход блока 35 обработки.При наличии высоких потенциалов на седьмом, девятом, двенадцатом и шестнадцатом разрядах блока 39 триггеров в блоке 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ происходит их суммирование по модулю два и результат суммирования поступает на второй вход элемента И 40, на первый вход которого посту 40 пает высокий потенциал с седьмого входа блока 35 обработки, поэтому сигнал, поступающий на второй вход элемента И 40, проходит на его выход. Если на первый, второй, третий, чет 45 вертый входы блока 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ поступает четное количество высоких потенциалов, то на его выходе появляется низкий потенциал, а при нечетном количестве высоких потенциалов появляется высокий потенциал.Сигнал обратной связи суммируется по модулю два с импульсом информации в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 41: при 55 наличии импульса информации на его втором входе присутствует высокий потенциал, а при наличии сигнала обратной связи на его первом входе присутствует высокий потенциал, тогда на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 41 вырабатывается низкий потенциал, при неравенстве потенциалов на его входах вырабатывается высокий потенциал.Так как запись информации в разряды блока 39 триггеров происходит по переднему фронту импульса синхронизации, поступающего на его соответствующий вход, то с приходом импульса синхронизации просуммированный по модулю два сигнал информации с сигналом обратной связи, прошедший блок 37 элементов И и блок 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, записывается в первый разряд блока 39 триггеров. Таким образом, в рассматриваемом режиме. блок 35 обработки ведет обработку поступающей на его восьмой вход последовательной информации, синхронизируемой синхроимпульсами, поступающими на его девятый вход, Выходная шестнадцатиразрядная информация подается на первые выходы блока 35 обра-, ботки с первых трех разрядов блока 39 триггеров, на вторые выходы - с пятого и шестого разрядов блока 39 триггеров, на третьи выходы - с седьмого по пятнадцатый разрядов блока 39 триггеров, на четвертый выход - с четвертого разряда блока триггеров, на пятый выход - с шестнадцатого разряда.Импульс синхронизации вырабатывается блоком 34 синхронизации при поступлении на его третий вход импульсов с входа "Синхронизация" логического пробника и наличии высокого потенциала на его втором входе, поступающего с прямого выхода триггера 27. При этом в блоке 34 синхронизации работает одновибратор, с выхода которого импульсы подаются на выход блока 34 синхронизации.Выходные сигналы с разрядов блока 39 триггеров поступают объединенные в группы по три на первые входы дешифратора 19 и блока 32 дешифраторов, причем на их вторые входы поступают низкие потенциалы с вторых выходов счетчика 17 и блока 26 счетчиков. Вход первого разряда второго дешифратора 21 соединен с выходом третьего элемента ИЛИ 20, на первый вход элемента ИЛИ 20 подается информация с четвертого выхода блока 35 обработ13869 19 ки, а на второй вход поступает низкий потенциал с выхода элемента ИЛИ 16, поэтому на вход первого разряда дешифратора 21 поступает сигнал с чет 5 вертого выхода блока 35 обработки, при этом на первые входы дешифратора 21 поступают сигналы с вторых выходов блока 35 обработки, а на второй вход поступает низкий потенциал с второго выхода счетчика 18.На входы гашения первого 19 и второго 21 дешифраторов подается высокий потенциал соответственно с выходов формирователя 9 свечения нуля и формирователя 13 свечения единицы На вход гашения блока 32 дешифраторов с выхода элемента ИЛИ 16 поступает низкий потенциал. Таким образом, на входах гашения дешифраторов 19 и 21 и блока 32 дешифраторов присутствуют потенциалы, разрешающие преобразование кодов, поступивших на их первые и вторые входы, в коды семисегментных индикаторов, причем из-за того, что на вторые входы поступает низкий потенциал, дешифраторы 19 и 21 и блок 32 дешифраторов на своих выходах формируют коды, соответствующие числам от нуля до семи. С выходов дешифраторов 19 и 21 и блока 32 дешифраторов соответственно на индикаторы 22 и 23 и блок 33 индикаторов поступают коды чисел, соответствующие сигналам с блока 35 обработки. При наличии сигнала низкого потенциала на входе блока 33 индикаторов на нем высвечивается число единица. Таким образом, на индикаторах 22 и 23 и блоке 33 индикаторов высвечивает 40 ся число в восьмеричном коде, соответствующее установленным разрядам блока 39 триггеров,Устройство в режиме чРегистр одноканальный" работает следующим образом,45Зтот режим отличается от рассмотренного режима тем, что на седьмой вход блока 35 обработки подается низкий потенциал с четвертого выхода блока 25 управления режимамиНизкий потенциал с седьмого входа блока 35 обработки поступает на первый вход элемента И 40 и запрещает прохождение сигнала обратной связи с выхода блока 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 55 на первый вход блока 37 элементов И. При поступлении импульса информации на второй вход элемента ИСКЛЮЧАЮЩЕЕ 46 20ИЛИ 41 он суммируется по модулю два с низким потенциалом, поступающим на его первый вход с выхода элемента И 40,поэтому сигнал, поступающий на первый вход блока 37 элементов И,повторяет сигнал, поступивший на второй вход элемента И 41. В остальном работа блока обработки аналогична описанной в режиме "Регистр сигнатурный одноканальный , поэтому на индикаторах 22 и 23 и блоке 33 индикаторов высвечиваются числа в восьмеричном коде, соответствующие последовательномукоду, поступившему на вход "Информация" логического пробника.При работе логического пробника в режиме "Регистр сигнатурный много - канальный" на пятый и восьмой входы блока 35 обработки с второго и пятого выходов блока 25 управления режимами подается низкий потенциал, а на шестой, седьмой вход - высокий потенциал с третьего и четвертого выходов блока 25 управления режимами. На первые входы блока 35 обработки подан многоразрядный код с многоразрядного цифрового входа логического пробника. При поступлении низкого потенциала с пятого входа блока 35 обработки на пятый вход мультиплексора 36 на его выходах появляется цифровой код, поступивший на его первые входы с первых входов блока 35 обработки. На второй вход блока 37 элементов И с шестого входа блока 35 обработки подается высокий потенциал, который разрешает прохождение информации с выходов блока 39 триггеров на вторые входы блока 38 элементов ИСКЛОЧАЮЩЕЕ ИЛИ, на первые входы которого поступает код с выходов мультиплексора 36.В блоке 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ происходит поразрядное суммирование по модулю два многоразрядного кода, поступившего на первые входы блока 35 обработки, с кодом, полученным с выходов блока 39 триггеров, причем проводится суммирование информации второго разряда многоразрядного кода с информацией первого разряда блока 39 триггеров, суммирование информации третьего разряда кода - с информацией второго разряда блока 39 триггеров, суммирование информации четвертого - шестнадцатого разрядов кода с информацией третьего - пят 3386946 22надцатого разрядов блока 39 триггеров,Первый разряд многоразрядного кода суммируется сигналом обратной свя 5зи, полученным с выхода блока 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ. По переднемуфронту импульса синхронизации, поступившего на соответствующий входблока 39 триггеров, в его разрядызапИсывается информация, поступившая на его первые входы с выходовблока 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.После этого в блоке 38 элементовИСКЛЮЧАЮЩЕЕ ИЛИ .происходит суммиро 15вание новой информации с выходов блока 39 триггеров с многоразрядным кодом, поступившим на первые входымультиплексора 36, После поступления очередного синхроимпульса новая 2 рпросуммированная по модулю дваинформация записывается в блок 39 триггеров Таким образом, в блоке 39триггеров происходит накопление информации многоразрядного кода, поступившего в течение интервала времени контроля кода. В остальном работаблока 35 обработки и индикация кодовчисел индикаторами 22 и 23 и блоком33 индикаторов не отличается от рассмотренной в режиме "Регистр сигнатурный одноканальный",При работе устройства в режиме"Регистр многоканальный" на пятыйи шестой входы блока 35 обработки свторого и третьего выходов блока 25управления режимами подается низкийпотенциал. Низкий потенциал поступает на пятый вход мультиплексора 36и пропускает на его выходы многоразрядный код, поступивший на его первые входы, Низкии потенциал, поступающий с шестого входа блока 35 обработки на второй вход блока 37 элементов И, блокирует информацию,поступающую на его первый и третьи входы с выходов блока 39 триггеров и выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 41.При этом блок 35 обработки выполняетфункцию регистра записи и хранениямногоразрядного кода, поступающегос соответствующего входа логического пробника. В остальном работа блока 35 обработки и индикация чиселсоответствует описанному режиму "Регистр сигнатурный многоканальный", 55Логический пробник в режимах "Регистр сигнатурный одноканальный" и"Регистр сигнатурный многоканальный" выполняет функцию сигнатурного анализатора,Режим "Регистр одноканальный" поз"воляет проверить наличие информациив определенном разряде последовательного кода, подаваемого одновременнос импульсами синхронизации,Режим "Регистр многоканальный"позволяет проверить наличие информации в определенном разряде параллельного кода либо проверить многоканальную одноразрядную информацию,Формула изобретенияЛогический пробник, содержащий вход Сигнал, соединенный с первыми входами первого, второго пороговых элементов, ограничителя положительного напряжения и. ограничителя отрицательного напряжения, выход которого соединен с первым инверсным выходом формирователя свечения ненормированного уровня и с первым входом первого индикатора, инверсные выходы первого и второго пороговых элементов соединены соответственно с первым и вторым входами элемента И, выход которого соединен с первыми входами первого триггера и формирователя свечения ненормированного уровня, второй выход которого соединен с первым входом второго индикатора, вторые входы которого соединены с соответствующими выходами первого дешифратора, первый вход которого соединен с первым выхо- дом первого счетчика и с первым входом второго счетчика, первый выход которого соединен с первым входом второго дешифратора, выходы которого соединены с соответствующими вторыми входами первого индикатора, выход ограничителя положительного напряжения соединен с первым инверсным входом второго триггера, выход которого соединен с третьим входом первого индикатора, прямой выход первого порогового элемента соединен с первыми входами третьего триггера и формирователя свечения единицы, выход которого соединен с вторым входом второго дешифратора, прямой выход второго порогового элемента соединен с первыми входами четвертого триггера и формирователя свечения нуля, инверсный выход третьего триггера соединен с вторым входом формирователя свечения единицы и вторым инверсным. входомвторого триггера, прямой выход третьего триггера соединен с инверсным первым входом первого элемента ИЛИ, выход которого соединен с первым входом первого элемента цифровой задерж 5 ки, инверсный выход которого соединен с инверсными вторыми входами первого, третьего, четвертого триггеров, третьи входы которых соединены с общей шиной устройства, инверсный выход четвертого триггера соединен с вторым входом формирователя свечения нуля, выход которого соединен с вторым входом первого дешифратора, прямые выходы четвертого и первого триг 15 геров соединены соответственно с инверсными вторым и третьим входами первого элемента ИЛИ, выход генератора синхроимпульсов соединен с вторым входом первого элемента цифровой задержки и первым входом второго элемента цифровой задержки, первый инверсный выход которого соединен с первым инверсным входом пятого триг-. гера, выход которого соединен с первым инверсным входом шестого триггера и с первым входом первого элемента И-НЕ, а также с вторым входом второго элемента цифровой задержки,второй инверсный выход которого соединен с первым инверсным входом второго элемента ИЛИ, выход которого соединен с первым входом первого счетчика и с вторым входом второго счетчика, второй инверсный вход второго 35 элемента ИЛИ соединен с входом элемента НЕ и с первым выходом блока управления режимами, второй выход.которого соединен с вторым входом шестого триггера, первый инверсный 40 выход которого соединен со своим третьим входом и с вторым входом пятого триггера, третий вход которого соединен с общей шинойвход "Запуск" устройства соединен с вторым входом 45 первого элемента И-НЕ, выход которого соединен с инверсным четвертым входом шестого триггера, второй выход которого соединен с первым входом второго элемента И-НЕ, выход ко торого соединен с вторым входом первого счетчика, третьи входы формирователя.свечения нуля и формирователя свечения единицы соединены с первым входом третьего элемента ИЛИ, выход 55 которого соединен с третьим входом второго дешифратора, инверсный выход первого триггера соединен с вторым входом формирователя свечения ненормированного уровня, о т л и ч а ю -щ и й с я тем, что, с целью расширения функциональных возможностей, внего введены блок счетчиков, блок обработки, блок дешифраторов, блок индикаторов, блок синхронизации, входы"Синхронизация", Информация","Стоп",многоразрядные цифровые входы, причем первые входы блока обработки сое-динены с соответствующими многоразрядными цифровыми входами устройства,вторые выходы первого счетчика соединены-с соответствующими вторыми входами блока обработки, третьи входыкоторого соединены с соответствующими вторыми выходами второго счетчика, первый выход которого соединен с первым входом блока счетчиков,второй вход которого соединен с вторым входом второго счетчика, первымвходом первого счетчика и с четвертым входбм блока обработки, пятыевходы которого соединены с соответствующими первыми выходами блокасчетчиков, вторые выходы которогосоединены с соответствующими первымивходами блока дешифраторов, второйвход которого соединен с выходом второго элемента ИЛИ и первым входомтретьего элемента ИЛИ, второй входкоторого соединен с первым выходомблока обработки, вторые выходы которого соединены с соответствующимитретьими входами блока дешифраторов,выходы которого соединены с соответствующими первыми входами блока индикаторов, второй вход которого соединен с третьим выходом блока обработки, четвертые выходы которого соединены с соответствующими четвертымивходами второго дешифратора, пятыевыходы блока обработки соединены ссоответствующими третьими входамипервого дешифратора, шестой вход блока обработки соединен с выходом блокасинхронизации, первый вход которогосоединен с вторым входом второго элемента И-. НЕ и с третьим выходом блокауправления режимами, четвертый, пятый, шестой, седьмой выходы которого соединены соответственно с седьмым восьмым, девятым, десятым входами блока обработки, прямой выход шестого триггера соединен с вторым входом блока синхронизации, третий входкоторого соединен с входом "Синхронизация" устройства, входы "Информация"1386946 26 9 Ье.Я В,Юхлиндюкова Корректор М Максимишинец Составител Техред П,С ктор П.Гереш Подписн аказ 1493 4 Тираж 7 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий3035, Москва, Ж, Раушская наб д,оизводственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 11и Стоп которого соединены соответственно с первым и вторым входами блока управления режимами, третий вход которого соединен с выходом первого элемента И-НЕ, а выход элемента НЕсоединен с третьим входом формирователя свечения ненормированного уров 1386946Изобретение относится к контрольно-измерительной технике и может быть использовано при контроле импульсных сигналов.Цель изобретения - расширение функциональных возможностей путем контроля информации в последовательном и параллельном коде, поступающей на соответствующие входы устройства, 10На фиг. 1 представлена функциональная схема устройства; на фиг.2 Функциональная схема блока обработки; на фиг. 3 - временные диаграммы.Устройство содержит пороговые эле менты 1 и 2, первый 3, второй 4 и третий 5 триггеры, ограничители отрицательного 6 и положительного 7 напряжения, четвертый триггер 8, Формирователь 9 свечения нуля, первый элемент ИЛИ 10, первый элемент 11 цифровой задержки, формирователь 12 ,свечения ненормированного уровня, формирователь 13 свечения единицы, первый элемент И-НЕ 14, элемент НЕ 25 ,15, второй элемент ИЛИ 16, первый начетчик 1, второй счетчик 18,первый дешифратор 19, третий элемент ИЛИ 20, Второй дешифратор 21, первый 22 и второй 23 индикаторы, генератор . 24 1 инхроимпульсов, блок 25 управления режимами, блок 26 счетчиков, пятый 27 и шестой 28 триггеры, второй эле" 1 ент И-НЕ 29, второй элемент 30 цифровой задержки, первый элемент И 31, блок 32 дешифраторов, блок 33 инди"35 заторов, блок 34 синхронизации, блок 35 обработки, а также входы "Сигнал", "Йнформация", "Стоп","Синхронизация" многоразрядный цифровой вход. 40Вход первого порогового элемента 1 соединен с входом "Сигнал" устройства, прямой выход первого порогового элемента 1 - с входом синхронизации первого триггера 3 и вторым вхо 45 дом формирователя 13 свечения единицы, инверсный выход первого порогового элемента 1 - с вторым входом элемента И 31, вход второго порогового элемента 2 - с входом "Сигнал" устройства, прямой выход - с входом син хронизации второго триггера 4 и вторым входом формирователя 9 свечения нуля, инверсный выход - с первым входом элемента И 31, вход синхронизации третьего триггера 5 - с выходом элемента И 31 и с вторым входом формиРователя 12 свечения ненормированного уровня. Информационн;е входы первого 3,второго 4 и третьего 5 триггеров соединены с шиной низкого потенциала, вхоцы установки в "единицу" этих триггеров соединены с выходом первого элемента 11 цифровой задержки,инверсный выход первого триггера 3 соединен с третьим входом формирователя 13 свечения единицы, а прямой выход "с первым входом первого элемента ИЛИ10, инверсный выход второго триггера 4 соединен с третьим входом формирователя 9 свечения нуля, а прямой выход - с вторым входом первого элемента ИЛИ 10,Инверсный выход третьего триггера 5 соединен с третьим входом формирователя 12 свечения ненормированного уровня, а прямой выход - с третьим входом первого элемента ИЛИ 10,вход запуска первого элемента 11 цифровой задержки соединен с выходом первого элемента ИЛИ 10, а счетный вход " с выходом генератора 24 синхроимпульсов и счетным входом второго элемента30 цифровой задержки, первые входы формирователя 13 свечения единицы, формирователя 9 свечения нуля соединены с выходом второго элемента ИЛИ 16, вторым входом третьего элемента ИЛИ 20 и третьим входом блока 32 дешифраторов.Первый вход формирователя 12 свечения ненормированного уровня соединен с выходом элемента НЕ 15, входы ограничителя б отрицательного напря-жения и ограничителя 7 положительногонапряжения - с входом "Сигнал" устройства, второй выход формирователя 12 свечения ненормированного уровня - с выходом ограничителя 6 отрицательного напряжения и с первым входом второго индикатора 23, вход установки в единицу четвертого триггера 8 с инверсным выходом ограничителя 7 положительного напряжения, вход обнуления - с инверсным выходом первого триггера 3, а выход - с третьим входом второго индикатора 23.Первый вход блока 25 управления режимами соединен с входом "Информация устройства, второй вход - с входом "Стоп" устройства, третий вход - с выходом второго элемента И-НЕ 29 и входом установки в единицу пятого триггера 27, первый выход блока 25 управления режимами - с входом элемента НЕ 15 и первым входом второго25 элемента ИЛИ 16, второй, третий, четвертый, пятый выходы - соответственно с пятым, шестым, седьмым, восьмымвходами блока 35 обработки, третийвыход - с вторым входом первого элемента И-НЕ 14 и первым входом блока34 синхронизации, четвертый выход -с входом синхронизации пятого триггера 27, инверсный выход которогосоединен со своим информационным входом и входом синхронизации шестоготриггера 28,Прямой выход пятого триггера 27соединен с первым входом первого элемента И-НЕ 14 и вторым входом блока34 синхронизации, информационный входшестого триггера 28 - с шиной низкого потенциала, выход - с входом запуска второго элемента 30 цифровойзадержки, с входом обнуления пятоготриггера 27 и с вторым входом второго элемента И-НЕ 29, первый вход которого соединен с входомЗапуск"устройства,Вход установки в единицу шестоготриггера 28 соединен с вторым выходом второго элемента 30 цифровой задержки, первый выход которого соединен с вторым входом второго элемента ИЛИ 16, Вход обнуления первогосчетчика 17 соединен с входом обнуления второго счетчика 18, с входомобнуления блока счетчиков 26 и выходом второго элемента ИЛИ 16, счетный вход первого счетчика 17 - с 35выходом первого элемента И-НЕ 14,первые выходы первого счетчика 17с соответствующими вторыми входамиблока 35 обработки, второй выход пер 40вого счетчика 17 - со счетным входомвторого счетчика 18 и вторым входомпервого дешифратора 19.Первые выходы второго счетчика 18соединены поразрядно с третьими входами блока 35 обработки, второй выход - со счетным входом блока 26счетчиков и вторым входом второго дешифратора 21. Первые выходы блока 26счетчиков поразрядно соединены с четвертыми входами блока 35 обработки,вторые выходы - с вторыми входамиблока 32 дешифраторов, первые входыкоторого поразрядно соединены с третьими выходами блока 35 обработки,авыходы - с первыми входами блока 23 55индикаторов.Первый вход второго дешифратора 21соединен с выходом третьего элемента ИЛИ 20, первый вход которого соединен с четвертым выходом блока 35обработки, вход гашения первого дешифратора 19 соединен с выходом формирователя 9 свечения нуля, первыйвыход формирователя 12 свечения ненормированного уровня. - с первым входом первого индикатора 22, вторыевходы которого соединены с соответствующими входами дешифратора 19.Вторые входы индикатора 23 соединены с соответствующими вторыми выходами второго дешифратора 21, входгашения второго дешифратора 21 - свыходом формирователя 13 свеченияединицы, второй вход блока 33 индикаторов - с пятым выходом блока 35обработки, вход "Синхронизация" устройства - с третьим входом блока 34синхронизации, выход которого соединен с девятым входом блока 35 обработки, первые входы которого соединены с соответствующими многоразрядными цифровыми входами устройства, авход обнуления - с входами обнулениясчетчиков 17 и 18,Блок 35 обработки содержит мультиплексор 36, блок 37 элементов И,первый блок 38 элементов ИСКЛЮЧАЮЩЕЕИЛИ, блок 39 триггеров, элемент И 40,элемент ИСКЛЮЧАЮЦЕЕ ИЛИ 41 и второйблок 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.Первые, вторые, третьи, четвертыеи пятый входы блока 35 обработки соединены с соответствующими входамимультиплексора 36, выходы которогосоединены с соответствующими первымивходами блока 38 элементов ИСКЛЮЧАЮЦЕЕ ИЛИ, выходы которого соединены ссоответствующими первыми входами блока 39 триггеров, входы обнуления исинхронизации которого соединены соответственно с шестым и седьмым входами блока 35 обработки, восьмой входкоторого соединен с первым входомблока 37 элементов И, выходы которого соединены с соответствующими вторыми входами блока 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.Первые, вторые, третьи, четвертыйи пятый выходы блока 39 триггеровсоединены с соответствующими выходами блока 35 обработки, а первые, вторые, третьи - с соответствующими вторыми, третьими, четвертыми входамиблока 37 элементов И, пятый вход которого соединен с выходом элементаИСКЛЮЧАЮЩЕЕ ИЛИ 41, первый вход ко 1386946торого соединен с девятым входом блока 35 обработки, десятый вход которого соединен с первым входом элементаИ 40, выход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ5ИЛИ 41.Выходы седьмого, девятого, двенадцатого и шестнадцатого разрядовблока 39 триггеров соединены соответственно с первым, вторым, третьими четвертым входами блока 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которогосоединен с вторым входом элементаИ 40.15Формирователь 9 свечения нуля,формирователь 13 свечения единицы иформирователь 12 свечения ненормированного уровня выполнены на основе, элементов И-НЕ и элементов ИЛИ и выполняют функцию пропускания входнойинформации при наличии высокого потенциала на их первых входах.Блок 25 управления режимами выполнен на семи тумблерах, элементе 25ИСКЛЮЧАЮЩЕЕ ИЛИ и элементе И-НЕ, Онслужит для необходимой коммутациивходных сигналов при определенномрежиме работы логического пробника.Блок 34 синхронизации содержитпоследовательно соединенные расширитель импульсов, элемент задержки,элемент ИЛИ, одновибратор и служитдля синхронизации работы устройства.Устройство работает следующим образом,В исходном состоянии в режиме"Контроль амплитуды", установленномна блоке 25 управления режимами, навходах элемента НЕ 15 и второго элемента ИЛИ 16 присутствует низкий потенциал, ноступающий с первого выхода блока 25 управления режимами, Напервом входе формирователя 9 свечения нуля, формирователя 13 свечения45единицы и формирователя 12 свеченияненормированного уровня при этомприсутствует высокий потенциал,. разрешающий прохождение сигналов черезних.Высокий потенциал с выхода второго элемента ИЛИ 16 поступает на входобнуления первого счетчика 17, второго счетчика 18, блока 26 счетчиков иблока 35 обработки, после чего ониобнуляются. Этот же потенциал поступает на второй вход третьего элемента ИЛИ 20 и вход гашения блока 32дешифраторов. После этого с выхода третьего элемента ИЛИ 20 на вход первого разряда второго дешифратора 21 поступает высокий потенциал. Таким образом, на первые и вторые входы первого дешифратора 19, блока 32 дешифраторов, второго дешифратора 2 1поступает низкий потенциал с соответствующих выходов обнуленных первого и второго счетчиков 17 и 18, блока 26 счетчиков и блока 35 обработки.При отсутствии импульсов на входе"Сигнал" логического пробника первый1 и второй 2 пороговые элементы закрыты, поэтому с их прямых выходовнизкий потенциал поступает соответственно на второй вход формирователя 13свечения единицы и формирователя 9 свечения нуля, при этом на выходах формирователя 9 свечени нуля и формирователя 13 свечения единицы присутствует также низкий потенциал,который поступает на вход гашения первого 19 и второго 21 дешифраторовСинверсных выходов первого 1 и второго2 пороговых элементов при отсутствииимпульсов на их входе соответственно на второй и первый входы первого злемента И 31 поступает высокий потенциал, При этом на его выходе также появляется высокий потенциал, который далее поступает на второй вход формирователя 12 свечения ненормированного уровняПороговые элементы 1 и 2 настроены соответственно на напряжение срабатывания 2,4 и 0,4 В, причем припоступлении на вход логического пробника сигнала с уровнем менее 0,4 В открыт пороговый .элемент 2 и на его прямом выходе высокий потенциал, а на инверсном - низкий. При поступлении сигнала с уровнем более 2,4 В открыт пороговый элемент 1.Таким образом, при поступлении навход устройства уровня напряжения в интервале 0-0,4 В открыт второй пороговый элемент 2 и на второй вход формирователя 9 свечения нуля поступает высокий потенциал. При этом на вход гашения второго дешифратора 19 с его выхода поступает высокий потенциал и на первом индикаторе 22 высвечивается цифра 0". Она светится до тех пор, пока на входе устройства присутствует уровень напряжения 0-0,4 В,При поступлении на вход устройства уровня напряжения отрицательнойполярности срабатывает ограничитель 6 отрицательного напряжения и ограничивает его на уровне - 0,7 В, а на его выходе появляется низкий потенциал. Кроме того, открывается второй пороговый элемент 2. Одновременно с выхода ограничителя 6 отрицательного напряжения на вход второго индикатора 23 поступает низкий потенциал, что11 11 вызывает свечение символа 0При поступлении на вход ус трой ств а напряжения более 2 , 4 В открывается первый пороговый элемент 1 , с прямого выхода которого высокий потенциал поступает на второй вход формир ов ателя 1 3 свечения единицы , а с выхода формирователя 1 3 свечения единицы на вход гашения второго дешифратора 2 1 поступает высокий потенциал , который разрешает прохождение кода единицы с е го выхода на второй индикатор 2 3 , при этом на втором индикаторе 2 3 начинает светиться цифра " 1 " , Она светится до тех пор , пока на входе " Сигнал" присутствует уровень напряжения более 2 , 4 В .Если входное напряжение устрой ств а превышает уровень 4 , 5 В , ср абатыв ае т ограничитель 7 положительного напряжения и ограничивает входное напряже ние на входе пороговых элементов 1 и 2 на уровне 5 В . При этом на выходе ограничителя 7 положительного напряжения появляется низкий по тенциал , который поступает на вход установ ки в единицу четвертого триг гера 8 , после срабатывания которого с е го выхода на третий вход второго . индикатора 2 3 поступает низкий по тен циал . На втором индикаторе 2 3 при этом светятся цифра " 1 " и децимальная точка , сигнализируя , чт о на вход " Сигнал" поступает сигнал , превышающий по уровню логическую единицу .Если уровень напряжения, поступающий на вход " Сигнал" , лежит в пределах О, 4 -2 , 4 В , то оба пороговых элемента 1 и 2 закрыты , что аналогично отсутствию напряжения на входе логического про бника . При этом на первом 2 2 и втором 2 3 индикаторах индицируе тся символ "-" .Если на вход " Сигнал" подаются импульсные сигналы положительной полярно сти (фиг , За) , причем длитель ность импульсов значительно меньше паузы между импульсами , то на прямом выходе первого порогового элемента 1 (фиг. Зб) появляются импульсы положительной полярности, которые поступают на вход синхронизации первого триггера 3 и второй вход формирователя 13 свечения единицы. При этом по переднему фронту первого импульса срабатывает триггер 3 и на его инверсном выходе (фиг, Зв) появляется высокий потенциал, который поступает на третий вход формирователя 13 свечения единицы.Одновременно с прямого выхода первого триггера 3 низкий потенциал поступает на первый вход первого элемента ИЛИ 1 О, после чего с выхода этого элемента сигнал высокого потенциала поступает на вход запуска первого элемента 11 цифровой задержки, который выполнен на двоичном счетчике, а входной сигнал поступает на первый вход его обнуления, второй вход обнуления соединен с выходом последнего разряда этого счетчика, Таким образомкак только входной сигнал обнуляет счетчик за счет действия обратной связи, его дальнейшее наличие на входе запуска не обязательно.Первый элемент 11 цифровой задержки начинает отсчитывать синхроимпульсы генератора 24 синхроимпульсов.После поступления определенного количества импульсов на счетный вход первого элемента 11 цифровой задержки на его выходе появляется низкий потенциал, который поступает на входы установки в единицу триггеров 3-5.После этого триггер 3 сбрасывается в исходное состояние, однако первый элемент 11 цифровой задержки не устанавливается в исходное состояние, а продолжает отсчитывать счетные импульсы до появления на выходе старшего разряда счетчика высокого потенциала, разрешающего повторный запуск первого элемента 11 цифровой задержки.Далее описанный выше процесс повторяется вновь.Таким образом, триггер 3 периодически запускается импульсами с выхода первого порогового элемента 1, а сбрасывается выходным импульсом пер вого элемента 11 цифровой задержки. При этом на выходе формирователя 13 свечения единицы (фиг. Зг) появляются импульсы положительной полярности, которые получаются из наложениявходной импульсной последовательности (фиг. За) и импульсов на выходе пер вого триггера 3 (фиг. Зв). Далее импульсы с выхода Формирователя 13свечения единицы поступают на входгашения второго дешифратора 21, что5вызовет свечение цифры "1" на втором индикаторе 23. Свечение определяется длительностью импульса на выходе первого триггера 3.Второй пороговый элемент 2 открытпри отсутствии импульса на входе уст;ройства и закрывается при его поступлении. Таким образом, на его прямом выходе (фиг. Зд) появляются инвертированные входные импульсы, которые поступают на второй вход формирователя 9 свечения нуля, По заднему фронту первого поступившего импульса обнуляется второй триггер 4,при этом на его инверсном выходе Фор Омируется импульс положительной полярности, который поступает на третий вход формирователя 9 свечения нуля, где он суммируется с импульсами,поступающими по второму входу. Послеэтого сигнал с выхода формирователя9 свечения нуля (фиг. Зе) поступаетна вход гашения первого дешифратора,19.В связи с тем, что на этом вхддев паузе между импульсами присутствует высокий потенциал, а длительностьимпульсов, поступающих с прямого выхода второго порогового элемента 2,мала по отношению к паузе между ни-,ми, на первом индикаторе 22 постоянно светится цифра "О". Таким образом,на информационном табло, состоящемиз первого 22 и второго 23 индикаторов светится постоянно цифра "О." и40периодически светится цифра "1", Этосигнализирует о подаче импульсов положительной полярности на вход "Сигнал",При подаче на вход "Сигнал" им 45пульсов отрицательной полярности работа проходит аналогично описанномувыше, однако за счет того, что навход "Сигнал" при отсутствии импульсов подается высокий потенциал, навходе гашения второго дешифратора 21 5 Овысокий потенциал при отсутствии импульса и низкий при его наличии, Всвязи с тем, что отношение длительности импульсов к паузе между нимимало, на втором индикаторе 23 постоянно светится цифра "1". При этомна входе гашения первого дешифратора 19 присутствуют импульсы второго 1 Отриггера 4 и импульсы входной последовательности устройства. В связи стем, что в паузе между входными импульсами на вход гашения первого дешифратора 19 подается низкий потенциал, свечение первого дешифратораопределяется импульсами второго триггера 4, который периодически обнуляется импульсами входной последовательности, а устанавливается в "1"первым элементом 11 цифровой задержки. Таким образом, на первом индикаторе 22 синхронно с импульсом триггера 4 периодически светится цифра"О". При этом на информационном табло постоянно индицируется цифра "1"и периодически светится цифра "О",При подаче на вход логическогопробника импульсов, амплитуда которых не достигает заданных уровней(Фиг. Зи), в паузе между ними открытвторой пороговый элемент 2, а вовремя импульса он закрывается и навторой вход первого элемента И. 31 подается высокий потенциал. На первыйвход этого элемента с инверсного выхода первого порогового элемента 1постоянно поступает высокий потенциал. На выходе первого элемента И 31при этом появляется высокий потенциал, который поступает на вход синхронизации триггера 5.Триггер 5 устанавливается в "О",при этом запускается первый элемент11 цифровой задержки, а с инверсноговыхода триггера 5 на второй входформирователя 12 свечения ненормированного уровня поступает высокий потенциал. После этого низкий потенциал с первого и второго выхода формирователя 12 свечения ненормированногоуровня поступает на входы индикаторов22 и 23, в которых начинают светиться горизонтальные сегменты. Свечениеэтих сегментов продолжается до установки в "1" триггера 5 сигналом с перпервого элемента 11 цифровой задержки, Таким образом, постоянно светится цифра "О" на первом индикаторе 22, периодически светится символ "-" на индикаторах 22 и 23, сигнализируя о малойамплитуде импульсов по входу "Сигнал"устройства,Если на вход "Сигнал" устройствапоступают импульсы (фиг. Зк), то постоянно горит символ "-" на индикаторах 22 и 23 и периодически загораетсяцифра "О" на индикаторе 22, Если навход устройства поступает сигнал (фигЗл)., то постоянно горитцифра "1" на индикаторе 23 и периодически светится символ - на инди 5каторах 22 и 23.При включении питания триггер 27обнуляется, а триггер 28 устанавливается в единичное состояние сигналами с выходов второго элемента 30цифровой задержки, который срабатывает при подаче питания, а затем самоблокируется,В исходном состоянии в режимеКонтроль кода", установленном наблоке 25 управления режимами, на входе элемента НЕ 15 и первом входе второго элемента ИЛИ 16 присутствует высокий потенциал с первого выхода блока 25 управления режимами. На второй 20вход второго элемента ИЛИ 16 с первого выхода второго элемента 30 цифровой задержки поступает также высокийпотенциал, При этом с выхода элемента НЕ 15 на первый вход формировате-. 25ля 12 свечения ненормированногоуровня и с выхода второго элементаИЛИ 16 на первые входы формирователя9 свечения нуля, формирователя 13свечения единицы, а также входы обнуления первого 17 и второго 18 счетчиков, блока 26 счетчиков, второйвход третьего элемента ИЛИ 20, входгашения блока 32 дешифраторов поступает низкий потенциал, После этого формирователи не пропускают че 35рез себя импульсы,На выходах формирователя 9 свечения нуля и формирователя 13 свеченияединицы при этом устанавливается высокий потенциал, который поступаетна вход гашения дешифраторов 19 и21, а также высокий потенциал на входгашения блока 32 дешифраторов, которые постоянно дают разрешение на свечение индиКаторов 22 и 23 и блока 33индикаторов, На выходе третьего элемента ИЛИ 20 появляется низкий потенциал, так как на первый вход этогоэлемента с выхода блока 35 обработкипоступает также низкий потенциал. Напервый вход элемента И-НЕ 14 с прямого выхода триггера 27 поступаетнизкий потенциал, что запрещает прохождение импульсов, поступающих навторой вход этого элемента с шестого 55выхода блока 25 управления режимами.Низкий потенциал с прямого выходатриггера 27 поступает также на второй вход блока 34 синхронизации, чтозапрещает формирование этим блокомимпульсов синхронизации из импульсов, поступающих на его первый итретий входы.Логический пробник в режиме "Контроль кода" имеет два режима управления:режим Интервал времени", вкотором начало времени счета определяется моментом поступления импульсана.вход "Запуск", конец времени счета определяется моментом поступленияимпульса на вход "Стоп", режим "Строб",в котором время счета определяетсядлительностью импульса "Запуск", приэтом на вход "Стоп" должен быть поданвысокий потенциал,В режиме "Контроль кода логический пробник имеет два режима обработки поступающих сигналов: режим "Счет",в котором импульсные сигналы, поступающие на вход "Информация" проходятна вход счетчика; режим "Регистр",в котором импульсные сигналы, поступающие на вход Информация", проходят на восьмой вход блока 35 обработки либо на первые входы этого блокапоступает многоразрядный цифровойкод,В режиме "Счет" логический пробник работает следующим образом.При поступлении на вход "Запуск"импульсов положительной полярности(фиг, Зм) они поступают на элементИ-НЕ 29, а с его выхода после инвертирования на вход пятого триггера 27,После этого (по переднему фронту первого импульса) триггер 27 устанавливается в единицу. При этом с его прямого выхода высокий потенциал поступает на первый вход первого элемента И-НЕ 14, разрешая прохождение импульсов с шестого выхода блока 25 управления режимами на счетный входсчетчика 17. Счетчики 17 и 18 и блок26 счетчиков начинают считать импульсы. С выхода старшего разряда счетчика 17 сигнал поступает на счетныйвход счетчика 18, со старшего разряда которого сигнал поступает насчетный вход блока 26 счетчиков. Этимобеспечивается счет единиц импульсовна счетчике 17,счет десятков импульсов на счетчике 18, счет сотен, тысячна блоке 26 счетчиков, С первых выходов счетчиков 17 и 18 и блока 26счетчиков соответственно на вторые,третьи и четвертые входы блока 35обработки поступают цифровые коды.В этом режиме на пятый вход блока 35обработки с второго выхода блока 25управления режимами поступает высо 5кий потенциал, а с третьего выходана шестой вход блока 35 обработкипоступает низкий потенциал,При поступлении на вход "Информация" импульсов в режиме "Счет" они 10поступают на первый вход блока 25 управления режимами, проходят на егошестой выход и далее поступают навторой вход элемента И-НЕ 14 и первый вход блока 34 синхронизации, Навторой вход блока 34 синхронизацииво время счета поступает высокий потенциал с прямого выхода триггера 27.Блоком 34 синхронизации вырабатывается импульс синхронизации, постулающий на девятый вход блока 35 обработки, в котором при этом происХодит поразрядное запоминание входной пятнадцатиразрядной информации,поступившей со счетчиков 17 и 18и блока 26 счетчиков.Вторые выходы с счетчиков 17 и 18и блока 26 счетчиков соединены с соответствующими вторыми входами дешифраторов 19 и 21 и блока 32 дешифраторов, на первые входы которых поступают сигналы с соответствующих выходов блока 35 обработки. Коды с выходов дешифраторов 19 и 21 и блока 32дешифраторов высвечиваются соответстВенно на индикаторах 22 и 23 и блоке33 индикаторов. При этом на индикаторе 22 высвечивается количество единиц, на индикаторе 23 - количестводесятков, на блоке 33 индикато 40ров - количество сотен и тысячимпульсов,. поступивших на входн 19логического пробника ИнфррмацияСчет ведется до поступления импульса на вход "Стоп логическогопробника. После поступления этогоимпульса (фиг. Зн) обнуляется триггер 27, при этом с его прямого выхода низкий потенциал поступает напервый вход элемента И-НЕ 14 и импульсы на счетный вход счетчика 17 50перестают поступать, Одновременно синверсного выхода триггера 27 высокийпотенциал поступает на вход синхронизации триггера 28, триггер переключается, после чего на его выходе 55появляется низкий потенциал. Этотпотенциал поступает на вход запуска элемента 30 цифровой задержки и на второй вход элемента И-НЕ 29, атакже на вход обнуления триггера 27,при этом разрешается работа элемента 30 цифровой задержки, На счетчиках 17 и 18 и блоке 26 счетчиков запоминается код, соответствующий количеству импульсов, поступивших навход Информация" в отрезок времениот поступления импульса по входу Запуск" и до поступления импульса повходу "Стоп",.При работе устройства только отимпульсов "Стоп" на вход "Запускиподается низкий потенциал, при этомна первый вход триггера 27 поступаетвысокий потенциал. Первый импульс повходу Стоп" устройства поступаетна блок 25 управления режимами, идалее с его седьмого выхода поступает на вход синхронизации триггера 27.Триггер 27 за .счет. соединения инверсного выхода с информационным входомработает в счетном режиме, поэтомупервый же синхроимпульс переключаетего в состояние, инверсное предыдущему, при котором с прямого выходатриггера 27 поступает высокий потенциал. Далее работа аналогична рас-смотренной выше,При работе логического пробникав режиме счета импульсов во временном стробе на вход "Стоп" устройства поступает высокий потенциал Припоступлении импульса на вход "Запуск"на время его длительности на первыйвход триггера 27 и третий вход блока25 управления режимами поступает низкий потенциал, при этом через блок25 управления режимами на вход синхронизации триггера 27 поступает низкий потенциал. По окончании импульса"Запуск" на вход синхронизации триггера 27 с блока 25 управления режимами поступает высокий потенциал, который устанавливает триггер 27 в обнуленное состояние, при этом на егопрямом выходе. появляется низкий потенциал. Таким образом, на прямом выходе триггера 27 на время импульса"Запуск появляется высокий потенциал, который затем сменяется на низкий, В остальном работа логическогопробника аналогична рассмотреннойранее при счете импульсов в интервале времени.В режиме "Регистр" логический проб.ник имеет три режима обработки пос -тупивших сигналов: режим "Регистр138615сигнатурный одноканальный", в котором одноканальная информация в последовательном коде поступает на вход "Информация" логического проб 5 ника одновременно с импульсами по входу "Синхронизация", обработка ведется в сдвиговом регистре с обратными связями (сигнатурном анализаторе); режим "Регистр одноканальный", в котором обработка входной одноканальной информации ведется в сдвиговом регистре без обратной связи; режим Регистр сигнатурный многоканальный", в котором многоканальная инфор мация в виде многоразрядного параллельного кода поступает на многоразрядные цифровые входы устройства одновременно с импульсами по входу "Синхронизация", обработка ведется в многоразрядном сигнатурном анализаторе.В режиме "Регистр многоканальный" многоканальная информация, поступающая однОвременно с импульсами по вхо 25 ду "Синхронизация", записывается без преобразований в блок 39 триггеров блока 35 обработки.В режиме нРегистр сигнатурный одноканальный" с второго, третьего и четвертого выходов блока 25 управления режимами соответственно на пятый, шестой и седьмой входы блока 35 обра - ботки поступает высокий потенциал, а с пятого выхода на восьмой вход блока 35 обработки поступают импульсы, 35 пришедшие на первый вход блока 25 управления режимами с входа "Информация" логического пробника, В этом режиме с шестого выхода блока 25 управления режимами на второй вход элемента И-НЕ 14 импульсы не поступают, поэтому на его втором входе присутствует постоянно низкий потенциал, а на счетном входв счетчика 17 - высокий потенциал с выхода элемента И-НЕ 14.Высокий потенциал с пятого, шестого и седьмого входов блока 35 обработки подается соответственно на пятый вход мультиплексора 36, второй 50 вход блока 37 элементов И и первый вход элемента И 40. При этом на выходах мультиплексора 36 появляется низкий потенциал, поступающий на вторые, третьи и четвертые входы блока 35 обработки. Высокий потенциал, поступаю. щий с седьмого входа блока 35 обработки на первый вход элемента И 40,946 разрешает прохождение через него сигналов обратной связи, поступающих на его второй вход с выхода блока 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.Сигнал обратной связи вырабатывается блоком 42 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первый, второй, третий и четвертый входы которого соединены с выходами седьмого, девятого, двенадцатого и шестнадцатого разрядов блока 39 триггеров При поступлении на восьмой вход блока 35 обработки первого импульса информации он подается на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 41, в котором происходит суммирование по модулю два импульса информации с сигналом обратной связи. До поступления первого импульса информации в блок 35 обработки на всех выходах блока 39 триггеров находятся низкие потенциалы, поэтому сигнал обратной связи низкого потенциала суммируется с высоким потенциалом импульса и на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ .41 появляется высокий потенциал, поступающий далее на первый вход блока 37 элементов И.С выхода первого разряда блока 37 элементов И высокий потенциал проходит на соответствующий второй вход блока 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, на первые входы которого поступает низкий потенциал с соответствующих выходов мультиплексора 36. Блок 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ во всех своих разрядах повторяет информацию, поступившую на его вторые входы, при поступлении на его первые входы низкого потенциала, поэтому при поступлении высокого потенциала на второй вход первого разряда блока 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ высокий потенциал появляется на его выходе и соответствующем первом входе блока 39 триггеров.При поступлении импульса синхронизации с девятого входа блока 35 обработки на вход синхронизации блока 39 триггеров в его первый разряд записывается высокий потенциал, а в остальные - низкий потенциал. Потенциалы с выходов блока 39 триггеров поступают на третьи входы блока 37 элементов И, причем выход первого разряда блока 39 триггеров соединен с входом второго разряда блока 37 элементов И, выход второго разряда - с входом третьего разряда блока
СмотретьЗаявка
4094895, 01.07.1986
ПРЕДПРИЯТИЕ ПЯ М-5164
МИНУСТИН ВЛАДИМИР ЛАЗАРЕВИЧ, СТЕЦЕНКО АЛЕКСАНДР СЕРГЕЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: логический, пробник
Опубликовано: 07.04.1988
Код ссылки
<a href="https://patents.su/14-1386946-logicheskijj-probnik.html" target="_blank" rel="follow" title="База патентов СССР">Логический пробник</a>
Предыдущий патент: Способ преобразования импульсов напряжения
Следующий патент: Устройство для определения области работоспособности радиоэлектронных схем
Случайный патент: Радиоизотопный толщиномер покрытий