Многоканальный преобразователь интервалов времени в код

Номер патента: 1273873

Автор: Пашко

ZIP архив

Текст

(50 4 0 04 Р 1 О/04 ПИСАНИЕ ИЗОБРЕТЕНИЯАВТОРСКОМУ СВИДЕТЕЛЬСТВУ оделировани Авторское свидетельст 0306, кл. С 04 Р 10/04 вторское свидетельство 34013, кл. С 04 Р 10/О о СССР 1979. СССР 1982СУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(46) 30.11,86, Вюп. (71) Институт пробл в энергетике АН УСС (72) Д. И. Пашко (53) 681.317.77(088(54) МНОГОКАНА 31 ЬНЫЙ ПРЕОБРАЗОВАТЕЛЬИНТЕРВАЛОВ ВРЕМЕНИ В КОЛ(57) Изобретение может быть использовано в цифровых измерительных приборах и инйормационно-измерительныхкомплексах. Целью изобретения является повышение надежности и повыше ние достоверности преобразования. Длядостижения цели в многоканальный преобразователь интервалов времени вкод введены блок 4 асинхронно-синхронного ввода и селектор 10 ассоциа171273 ности преобразования устройства, в него введены блок асинхронно-синхронного ввода и селектор ассоциативной выборки результатов преобразования, а запоминающее устройство выполнено ассоциативным с плавающей адресацией каналов, причем первая группа входов блока асинхронно-синхронного ввода является шиной многоканального ввода сигналов преобразования, а первая 1 О группа его выходов соединена с второй группой входов ассоциативного запоминающего устройства с плавающей адресацией каналов, первая группа выходов которого соединена с первой 15 группой входов селектора ассоциатив- .ой выборки результатов преобразования, а вторая группа выходов подклю" чена к шине результата преобразования, вторая группа выходов блока уп равлеыя подключена к третьей группе входов ассоциативного запоминающего устройства с плавающей адресацией каналов, четвертая группа входов которого подключена к группе выходов 25 формирователя адреса, второй и тре 873 18тий выходы блока асинхронно-синхронного ввода подключены соответственно к первому и второму входам блока управления, третий и четвертый входы которого подключены к шинам соответственно управления режимами и готов ности внешнего приемника; первая группа выходов многофаэного генератора подключена к пятой груйле входов бло" ка управления, четвертая группа выхо", дов которого соединена с второй груп-. пой входов селектора асинхронной выборки результатов преобразования, первая группа выходов которого соеди нена с шиной вывода кода номера канала, а вторая группа выходов подключена к шестой группе входов блока управления, пятый и шестой выходы которого соединены соответственно с шиной готовности выводы и шиной идентификации информации вывода, седьмой выход блока управления подключен к второму входу блока асинхронно-синхронного ввода, третья группа входов которого соединена с второй группой выходов многофазного генератора.Тираж 398Государственного комитета СССРепам изобретений и открытийосква, Ж, Раушская наб., д. 4/51273873 10 тинной выборки результатов преобразования, а запоминающее устройство 9 выполнено ассоциативным с плавающей адресацией каналовПреобразователь также содержит многоФазный генератор 5, блок 6 управления, счетчик 7 преИзобретение относится к измерительной технике и может быть использовано в циАровых измерительных приборах, преобразователях аналог - код, информационно-измерительных комплексах.Цель изобретения - повышение надежности путем упрощения устройства, повышение достоверности результатов преобразования.На Фиг. 1 представлена Аункциональная схема преобразователя; на Фиг. 2 - схема блока асинхронно-синхронного ввода сигналов преобразования на К каналов; на фиг. 3 - схема 15 блока управления; на фиг. 4 - схема селектора ассоциативной выборки результатов преобразования; на Аиг. 5 - временная диаграмма работы многоАаэного генератора; на Аиг. 6 - времен ная диаграмма работы преобразователя в режиме преобразования интервалов времени в код; на Аиг. 7 - временная диаграмма работы преобразователя в режиме ассоциативной выборки и выво да результатов преобразования на внешний приемник.Преобразователь содержит шину 1 многоканального ввода сигналов преобразования, шину 2 управления режимами, шину 3 готовности внешнего приемника, блок 4 асинхронно-синхронного ввода сигналов преобразования на К каналов, многоАазный генератор 5, блок б управления, счетчик 7 преобразования, формирователь 8 адреса, ассоциативное запоминающее устройство (АЗУ) 9 с плавающей адресацией каналов, селектор 10 ассоциативной выборки результатов преобразования, 40 шину 11 вывода кода номера канала, шину 12 вывода результатов преобразования, шину 13 готовности выводаобразования, Аормирователь 8 адреса.Данный преобразователь позволяет по"высить эксплуатационную эфйективностьаппаратуры научных исследований иповысить достоверность получаемыхрезультатов. 7 ил. шину 14 идентиАикации информации вывода, Входы и выходы элементов схемыпронумерованы сверху вниз в круглыхскобках с указанием линий связи вмеждуэлектродных соединениях в Фигурных скобках. Инна 1 является многоканальным входом преобразователя и первым входом блока 4, состоит (по числу каналов) из К линий связи первого входа (111 К 3) блока 4 с внешним источником сигналов преобразования. Первый выход (111 К блока 4 содержит К линий связи с вторым входом (2 1 К) АЗУ 9 (линии связи предназначены для записи в ячейки памяти признаков сигналов преобразования с выхода блока 4), первый выход (1 1 К) АЗУ 9 содержит К линий связи с первым входом (1 1 К) селектора 10 (линии связи предназначены для считывания содержимого тех ячеек памяти, которые предназначены для хранения признаков сигналов преобразования), первый выход (111 С) селектора 10 содержит С линий связи с входом внешнего приемника инАормации (линии связи предназначены для вывода кода номера кайала), второй вход (2) блока 4 одной линией связи (предназначенной для управления режимом его работы) соединен с седьмым выходом (7) блока 6 управления, третий вход (3 2, 3, 4, 7 содержит четыре линии связи с вторым выходом (2 2, 3, 4, 71) многоАаэного генератора 5 (линии предназначены для тактирования работы блока 4), второй выход блока 4 (2) одной линией связи (предназначенной для идентиАикации признаков сигналов преобразования на первом его выходе) соединен с первым входом (1) блока бввода сигналов и вывода результатов преобразования. Он содержит триггер эультатов преобразования, триггер 28смены канала выборки, триггер 29 готовности, триггер 30 идентификации действие с внешними устройствами. Выходы блока 6 управления предназначены: (311 З ), (3121) - для управления сбросом счетчика преобразования и задания на его входе счетных импульсон; (2 1 ), (22 ), (233 ) - для управления режимами работы АЗУ 9, причем линия связи (221) предназначена для стробирования АЗУ 9 присинхронной записи, по одному и тому Селектор 10 предназначен для поканального считывания из АЗУ 9 по вхо- ду (1 1 К 1) одноразрядной индюрма 1273873 б (1 К), (1 К 1), поканального синхронного (тактируемого) формированияпо нхоцным сигналам признаков преоб для задания режима преобразова-, разования на выходах (1111 ) ния, триггер 26 начальной установки (1 К), (11 К), выдачи импульсов 5 и пуска селектора 10, триггер 27 идентификации на выходе (2), выдачи идентификации поканальной выборки репризнака окончания ввода сигналов понсем каналам на выходе (3). Блок 4содержит регистровую часть, котораясостоит из однотипных по всем кана О информации на выходе преобразователя, лам преобразования ячеек, пронумеро- элементы 31-42 совпадения и элеменнанных.в квадратных скобках от 1 ты ИЛИ 43-50, предназначенные для до 1 К 1. Каждая ячейка (на фиг. 2 управления работой триггеров 25-30 см. 11) содержит триггер 15-1 - и формирования на выходе блока 6 уп-К асинхронного ввода, триггер 16- 5 равления сигналов, обеспечивающих 1 - 16-К синхронного формирования взаимодействие блоков структурной признака преобразования, элементы схемы преобразователя и его взаимо-1 - 17-К совпадения, предназначенные для запуска общей для всехканалов синхрониэирующей частоты20схемы, собранной на элементах ИЛИ18 - 20, элементах 21 и 22 совпадения и триггерах 23 и 24, Синхрониэирующая часть схемы предназначена дляформирования на выходе элемента 21совпадения импульсон управления работой триггеров 16-1 - 16-К, для выдачи с выхода триггера 24 идентифи- же адресу признаков преобразования катара признаков преобразования и с в ячейки ППК и результатов преобравыхода элемента 22 совпадения приз зования н ячейки РП; (2(1 ) - для упнака окончания нвода сигналов преоб- равления считыванием признаков прераэования. Регистровые ячейки имеют образования из ячеек ППК; (213 З ) по одному автономному входу 1,1 для управления считыванием результа- К,1, которые являются входами тов преобразования из ячеек РП; (111), (1111)(11 К блока 4 саответстнен- З 5 (1(21) - для управления установкойно, по дна автономных выхода 1, 2 в начальное состояние и управления К, 2 и 1, ЗК, 3, первые из кото- пошаговым сдвигом формирователя 8 адрых являются выходами (1 1(11 К 1) реса соответственно; (421), (413) - блока 4, а вторые подсоединены к для управления селектором 1 О начальвходам элемента ИЛИ 19, ныходы 1, 4 40 ной установки, пошаговым сдвигом и . К, 4 предназначены для установки сканированием результатов считывания триггерон регистровых ячеек в исход- признаков преобразования; (5) - для ное состояние, выходы 1, 5 К, 5 вывода готовности; (6) - для вывода для синхронизации формирования приз- идентификатора информации; (7) - для иаков преобразования. Входы (312).), 45 управления доступом сигналов преобра- (ЗЗ ), (ЗЯ), (3171) блока 4 пред- зования на вход преобразователя. Вхоназначены для тактирования его рабо- ды (1), (2) блока 6 управления предты синхроимпульсами, фаза которых назначены соответственно для ввода указана в обозначениях линий связи импульсов идентификации появления н Фигурных скобках, Блок 4 может быть 50 признаков преобразования и признаков построен, в частности, на микросхемах окончания ввоца сигналов преобразовасерии К 155, ния; входы (3) и (4) - для заданиядля тактиронания работы блока 6 упдля задания режимов и осуществлениявзаимодеистния между отдельными блоМ ранления.ками преобразователя, а также дляуправления взаимоДействием между преобразователем и внешними средствами873 8 7 1273ции о состоянии ячеек ППК, для формирования на выходе (2 Я ) признаковассоциативной выборки результатовпреобразования из ячеек РП, для задания на выходе (1 10) кода номера канала, для выдачи на выходе(22 ) сигнала об окончании выборкии окончании вывода информации.Селектор 1 О содержит мультиплексор 51, счетчик 52, элемент 53 сов Опадения и одновибратор 54. Мультиппексор 51 предназначен для коммутации выходов ячеек ППК АЗУ 9 на входэлемента 53 совпадения, счетчик 52 -для управления работой мультиплексора 51 и задания на выходе (111 С,1 )селектора 10 кода номера канала, элемент 53 совпадения - для формирования на выходе (2(1 признака ассоциативной выборки, одновибратор 54 -для формирования на выходе (2121)импульсов окончания селекции признаков преобразования по всем каналам.Входы (2 Я ), (2121), (23) ) предназначены соответственно для сброса и 25пошагового сдвига счетчика 52, управ ляющего работой мультиплексора 51,а также для сканирования на элементе 53 совпадения признака преобразования (высокого уровня напряжения),появляющегося на выходе мультиплексора 5 при считывании из ячеек ППКАЗУ 9.Многоканальный преобразователь ин-.тервалов времени в код работает сле 35дующим образом,ведется, содержание кодов в ячейкахпамяти произвольное, многофазный генератор 5 работает, на шинах 13 и 14выставлены "О", шины 11 и 12 не несут информапии о результатах преобразования.Перевод преобразователя из состояния НУ в режим "Преобразование" (ПР)производится установкой логическойединицы на шине 2, На временной диаграмме, приведенной на Аиг. 6, начало режима ПР определяется началомсинхроимпульса (а). 11 ри этом с выхода блока 6 управления по линиямсвязи (3111) и (312 Д ) снимается соответственно сброс счетчика 7 преобразования и осуществляется ввод счетных импульсов на его вход, Счетчик 7преобразования начинает работать врежиме суммирования счетных импульсов. Одновременно по выходу (7) блока б управления разрешается. приемсигналов преобразования по шине 1(фиг. 6 ), Таким образом устанавливается соответствие началу режима ПРначала отсчета интервалов времени повсем каналам преобразователя. Окончание интервала времени определяетсяпоявлением сигнала преобразования.На временной диаграмме (фиг. 6) приводится случай, когда на первой последовательности фазовых синхроимпульсов в режиме ПР по пятому каналупоявляется сигнал преобразования(фиг. 6 , импульс 5). Для сигналовпреобразования на фиг. б принятыобозначения, включающие наименования уровня развертки или строку таблицы (внизу временной диаграммы) и номер элемента на развертке: б, б, б-г, б-Ь - импульсы, соответствующие сигналам преобразования по пятому, первому, г-му, Й-му.каналам. В таблице содержится наименование строки и содержимое столбца. 40 45 50 55 Если на входных шинах 2 и 3 заданы 0 (низкий уровень напряжения), то преобразователь находится в состоянии "Начальная установка"(НУ). При этом с первого и седьмого выходов блока 6 управления по линиисвязи (ЭИ ) производится сброс счетчика 7 преобразования, а по линии связи (7) - триггеров блока 4 асинхронно-синхронного ввода и запрет ввода сигналов преобразования на его вход, с первого выхода блока 6 управления по (1 Я ) формирователь 8 адреса устанавливается в начальный адрес, с четвертого выхода по линии связи (4 Я ) селектор 1 О устанавливается в состояние выборки результатов преобразования по первому каналу. В это время доступ сигналов преобразования к блоку 4 закрыт, признаки преобразования на первом его выходе отсутствуют, стробирование АЗУ 9 не Появление сигнала преобразования (фиг. б,б) в пятом канале вызывает его фиксацию в регистровой части блока 4 (фиг. 2) или его асинхронный (АВ), ввод (Аиг. бг). По первому синхроимпульсу (Аиг. 6, в) третьей фа" зы производится синхронный ввод, в результате которого на первом выходе блока 4 (фиг. бд) формируется приз" нак сигнала преобразования (Аиг. б, д), который по линии связи (15 Я ) (Аиг. 2) подается на вход (2(51) АЗУ 9. По первому импульсу Ааэы ф 49 1273 (фиг. 6 е) и в связи с появлением импульса дформируется идентификатор (фиг. 6, ж) признака преобразования на втором выходе блока 4. В блоке 6 управления его совпадение с5 синхроимпульсом пятой фазы вызывает появление на линии связи (1121) (см. фиг, 3) импульс синхронизации записи (СЗ), который на уровне развертки СЗ является первым (фиг. 6, к) после 1 О начала режима ПР, По данному импуль" су в АЗУ 9 производится запись состояния счетчика 7 преобразования, который находится в сброшенном состоянии. Значения состояний счетчика (СС) 1 указаны в первой строке таблицы, первое из них: СС-О. Данное значение записывается в ячейку АЗУ 9 занесения результатов преобразования РП по начальному адресу памяти АП-О (вторая 2 О строка таблицы), который задан начальным состоянием формирователя 8 адреса. По этому же адресу в ячейки ППК по разряду пятого канала записывается признак преобразования (см. 25 в таблице ППК звездочкой обозначена неопределенность значений кода в ячейках РП и ППК). Окончание идентификатора (фиг. 6, ж), которое совпадает с началом (фиг. 6, з), сдвигает формирователь 8 адреса по его входу (112 на один шаг, меняя АП-О на АП. Этим оканчивается преобразование и запись результата по пятому каналу. Импульсом (л) с выхода (321) блока 6 управления меня 35 ется состояние счетчика 7 преобразования с СС-О и СС, Поскольку после этого начиная со второй фаэовой40 последовательности (а) и до д-й фазовой последовательности (аа) ни в одном из каналов сигнал преобразования не появляется, то не вырабатывается также и идентификатор признаков преобразования, запись 45 в АЗУ 9 не производится, адрес памяти (АП) не меняется, но счетчик преобразования работает. Появление на дфазовой последовательности(а-д) сигнала преобразования сначала 5 О в первом канале, а потом в г-м и Ь-мканалах обозначено на временной диаграмме импульсами б-й; б-г; б-Ь. Соответственно производится асинхронный ввод г, г-г, г-Й, а затем син хронный ввод, тактируемый синхроимпульсом в-я. По импульсу е- и в связи с появлением группы признаков 873 1 Опреобразования вырабатывается идентификатор (фиг. 6,ж). По импульсу и- формируется второй синхронизирующий запись в АЗУ 9 импульс к. В это время счетчик 7 преобразования имеет состояние 8-1, Оно записывается по адресу АП АПво вторую ячейку РП. Ио этому же адресу в разряды первого, г-го и И-го каналов записываются признаки преобразования. Таким образом в одну ячейку РП записан результат преобразования по нескольким каналам. Процесс преобразования и записи в АЗУ 9 идет до тех пор, пока не завершится по всем каналам, после чего на выходе (3) блока 4 асинхронно-синхронного ввода вырабатывается признак окончания режима ПР. Вместе с этим на выходе (311) блока 6 управления вырабатывается управление сброса счетчика 7 преобразования в исходное состояние, на выходе (1111) (фиг. 3) - управление установкой формирователя 8 в началЬ- ное состояние а селектор 10 остается в состоянии выборки первого канала.1Появление признака окончания преобразования по всем каналам на входе (2) блока 6 управления (фиг. 1 и 3) и наличие высокого логического уровня на шине 3 управления режимами преобразователя задают условие для включения импульсом фазы (фиг, 7 а) режима "Выборка" (ВР) импульсом а. Режим ВР разрешает селекцию признаков преобразования (фиг. 7, в). По началу импульса вуправление с выхода (7) блока 6 управления снимает признак окончания преобразования (фиг. 7, б). Вместе с этим при совпадении импульсов (фиг. 7, ви г) в блоке 6 управления формирует" ся идентификатор выборки первого канала ж, которыйс выхода (21 ) блока 6 управления задает на вход (311 ) АЗУ 9 управление считыванием признаков преобразования из ячеек ППК и разрешает по выходу (4131) блока 6 управления импульсами фазы ФЗ генератора 5 сканирование по входу (2135 ) селектора 10 результата считывания признаков преобразования иэ ячеек ППК. Если результат считывания содержит "1", то на выходе (2(1 ) селектора 10 формируется импульс ассоциативной выборки результатов преобразования. Выборка начинается для11127 первого (и любого) канала по начальному адресу. В таблице на Фиг, 7 в первой строке устанавливается указание на канал выборки: КВи КВ; во второй указывается адрес памяти (АП-О, АП); в третьей - признак преобразования (ППК-О, ППК-) для канала; в четвертой - результат преобразования (РП-(д);, в пятой - результат выборки РВ-(1, д. Так 1 О как результат преобразования для первого канала.(КВ) записан в АЗУ 9 по адресу АП(Фиг. 6), то по адресу АП-О при считывании признака преобразования получают результат ППК-О. 1 Поэтому импульс ассоциативной выборки не вырабатывается, следовательно, выборка не осуществляется. По импуль-. су и(Фиг. 7) с выхода (1 2 ) блока 6 управления на один шаг сдвигается Формирователь 8 адреса, соответственно адрес памяти меняется с АП-О на АП-. По этому адресу находится признак преобразования ППКдпя первого канала. Поэтому на им пульс гвырабатывается импульс ассоциативной выборки и(Фиг. 7) на выходе (2 1 ) селектора 1 О, вызывающий по входу (611) блока 6 управления формирование на его выходе (5), на шине 13 преобразователя, импульс .готовности (Фиг. 7, к). Одновременно с выхода (233) блока 6 управления задается режим считывания инФормации из ячеек РП АЗУ 9 по адресу З АП, являющемуся результатом преобразования по первому каналу. Если на шине 3 выставлена готовность приемника, вызванная импульсом к(Фиг.7), то на выходе (6) блока 6 управления 4 О Формируется идентификатор информации (Фиг. 7, л). Информация преобразования передается на приемник по шинам 11 (код номера канала) и 12 (результат преобразования). После окон-чания на шестой Фазе идентификатора лпо импульсу мзаканчивается идентификатор канала ж. По его окончании вырабатывается условие смены номера канала с КВна КВ(таблица на Фиг. 7). Смена осуществляетсяна Фазе Ф 8 генератора 5 с выхода (421) блока 6 управления. В это же время с его выхода (1 Я ) устанавливается в начальное состояние Формирователь 8 адреса. Выборка по второму каналу начинается с Формирователя идентификатора канала (ИК) 387312 и повторяется в том же порядке, что и для первого канала. Длительность идентификатора каналов величина переменная и зависит от адреса, н котором находится результат преобразования (селекцня признаков преобразования ведется путем последовательной адресации АЗУ 9 начиная с начального адреса). После выборки по всем каналам на выходе (2121 ) селектора 1 О появляется импульс окончания селекции, который подается на вход (62 ) блока 6 управления и вводит режим НУ иди ПР в зависимости от состояния шины 2 управления.Блок 4 асинхронно-синхронного ввода работает следующим образом,В начальное состояние с запретом нвода сигналов преобразования блок 4 устанавливается по входу (2) напряжением низкого уровня. Если напряжение низкого уровня снимается, разрешается работа триггеров и доступ на вход сигналов преобразования, Появление на любом из входов (11.,(К) или одновременно на нескольких иэ них, или на всех входах сигнала преобраэонания (Фиг. 6 б) приводит к включению триггера 5-1 (или соответстнующих триггеров в остальных каналах). При этом имеет место совпадение высоких уровней на двух входах элемента 17-1 совпадения (или соответствующих элементах совпадения в остальных каналах). Через элемент ИЛИ 19 высокое напряжение передается на 1)-вход триггера 23. По синхроимпульсу(Фиг. 5 б, Ф 2 ) на входе( 3(2 ) триггер 23 включается и разрешает по выходу элемента 21 на фазе Ф 3 генератора 5 включение триггера 16-1 (или соответствующих триггеров в остальных каналах), осуществляя синхронный . ввод и Формирование на выходах (11 )(1(К) блока 4 признаков преобразования. Включение триггера 6-1 (или соответствующих ему в остальных каналах) снимает высокое напряжение с Э-входа триггера 23, выключая его по Фазе Ф 2 и закрывая синхронный ввод до появления следующего (следующих) сигнала преобразования. Триггер 24 срабатывает от триггера 23 по синхроимпульсам Фазы Ф 4 (Фиг.5 г) Формируя идентификаторы признаков преобразования на выходе (2) блока 4. При срабатывании триггера 16-1 и со ответствующих ему триггеров н осталь-ЭО 35 40 13 1273 ных каналах на всех входах 1,1 К,1элемента 22 имеется совпадение высоких уровней напряжения и на его выходе, являющемся выходом (3) блока 4,появляется признак окончания ввода 3сигналов преобразования. Выключениетриггеров 23 и 24 наряду с выключе-,нием по входу (2) в процессе преобразования производится от синхроимпуль"сов фазы Ф 7, поступающих на вход(37 ).Блок 6 управления работает следующим образом,Если на входе (3) блока 6 установлено напряжение низкого уровня (НУ),триггер 25 задания режимов находитсявыключенном состоянии. С его прямого выхода в выключенном состоянииудерживаются также триггеры 26 - 28.Триггеры 29 и 30 выключаются по В Овходам синхроимпульсами Фазы Ф 7 и Фазы ФЬ, поступающими на входы (571)и (516) ) соответственно. При этом поцепям комбинационных элементов напряжение низкого уровня устанавлнвается на выходах (3 1 ) и (7), по которым осуществляется сброс счетчика7 преобразования и управление начальным состоянием блока 4. На выходах (2 И), ( 23) (233) блока 6 управления в это время задаются высокие уровни напряжения, определяющие режим хранения для АЗУ 9. На вы ходе элемента 42 совпадения устанавливается низкий уровень напряжения,котоуим формирователь 8 адреса по(1111) выводится на начальный адрес,а с выхода (42 ) снимается управление пошаговым сдвигом селектора 10,который с выхода триггера 26 по цепивыхода (411 ) блока 6 управления устанавливается на выборку первого канала. Выключенное состояние триггеров 29 и 30 снимает с выхода (5) готовность, а с выхода (6) - идентификатор информации. При смене низкого уровня напряжения на входе (3) на высокий включается триггер 25 синхроимпульсов первой .Фазы по входу (5 1) ). Задается режим о ПР, при котором на выходах (31 ) и (7) появляется высокое напряжение, разрешающее с выхода элемента ИЛИ 47 работу счетчика 7 преобразования и работу блока 4, по входу (5(ЯЯ) открывается элемент 37 совпадения для выдачи на Фазе Ф 8 с выхода (3121) счетных импульсов на вход счетчика 7 873 14преобразования.С выхода триггера 25 посредством элементов 40 совпадения и элементов ИПИ 49 и 50 на выходах ,(2111) и 233) устанавливается низкое напряжение для подготовки АЗУ 9 ,к режиму записи. Если с блока 4 пояэляется идентификатор признаков преобразования (фиг. 6 ж), то на входе (1) блока 6 управления низкий уровень напряжения поменяется на высокий. Этим открывается элемент 39 еовпадения для прохождения с входа (5157) на выход (22 Э) импульсов фазы Ф 5 для стробирования записи в ячейки ППК и РП АЗУ 9. Тактирование записи в АЗУ 9 идентификатором признаков преобразования по входу ( 1) продолжается до тех пор, пока не выполнится ввод сигналов преобразований по всем каналам. Появление признака окончания ввода сигналов преобразования от блока 4 (фиг. 7, б) приводит к изме-, нению низкого уровня напряжения на входе (2) на высокий. Если на входе (4) также имеется высокий уровень, то по фазе Ф 1 на входе (5 Я ) включается триггер 26. На его прямом выходе (а также на выходе (4 11) блока 6 управления) появляется высокий уровень пуска селектора 1 О с целью селекции признаков преобразования (СПП) на поле ячеек памяти ППК (фиг.7 в). Затем по фазе 2 на вход (5 21 ) включается триггер 27, на прямом выходе которого устанавливается высокий уровень напряжения, являющийся идентификатором выборки по одному иэ каналов (фиг. 7 ж). Этим же уровнем напряжения по цепи элемента ИЛИ 49на выходе (211) устанавливается низкий уровень, задающий при высоком уровне на выходе (212 ) при отсутствии идентификатора признаков преобразования режим считывания иэ ячеек ППК АЗУ 9. В это же время фазой ФЗ посредством элемента ИЛИ 49 разрешается сканирование с выхода (431 ) результатов считывания из ячеек ППК. Одновременно синхроимпульсами фазы Ф 8 на входе (58) через элементы 38 и 48 с выхода (12) ведется пошаговый сдвиг формирователя 8 адреса.При ИК появление на входе (6(11 ) импульса ассоциативной выборки (высокий уровень напряжения, фиг. 7, и) включает триггер 29, прямой выход которого задает готовность на выхо15 1273 де (5) блока 6 управления, Вместе с этим через элемент И 31 И 50 низкий уровень напряжения устанавливается на выходе (231 ), управляющем считыванием информации из ячеек РП АЗУ 9. Вслед за этим на фазе Ф 4 по входу (5 4 через элемент 36 включается триггер 30, прямой выход которого задает идентификатор информации на выходе (6) блока 6 управления. При О этом на фазе Ф 7 через элемент 33 и 45 выключается "триггер 27 - заканчивается идентификация канала. По окончании ИК по С-входу выключается триггер 28 (нключается всегда при включении триггера 27) на фазе ФЗ со входа (513 ) посредством элемента 35 совпадения. Его выключение при высоком уровне напряжения на инверсном выходе обеспечивает выведение через д элемент 41 на фазе Ф 8 с выхода (1(1) в начальное состояние формирователя 8 адреса, а с выхода (412 перевод селектора 10 на следующий канал выборки. Выключение триггеров 29 и 30 про изводится на каждой фазовой последовательности соответственно синхроимпульсами Ф 7 с входа (57 ) и Ф 6 с входа (5 63 ). На этом завершается цикл функционирования блока 6 управ ления при выборке информации из АЗУ 9 для одного из каналов. Для выборки по следующему каналу на фазе Ф 2 вновь включается триггер 27 при включенном триггере 26. Окончание селекции осу"35 ществляется выключением триггера 26 управления по входу (3) или с селектора 10 по входу (6 2 посредством ,элемента ИЛИ 43. Селектор О работает следующим 40 образомВ режимах НУ и ПР по входу (211) в исходное состояние устанавливается счетчик 52, который управляет работой мультиплексора 51 по выходу 1 СЛ При этом первая линия связи (1 13 ) многоканального входа (1(1 Х 1) признаков преобразования коммутируется на вход мультиплексора 51. Выход мультиплексора 51 подключен на вход элемента 53 совпадения, второй вход которого служит для сканирования на фазе ФЗ по входу (2(3 ) признаков преобразования. В рассматриваеьих режимах на вход (231) импульсы не по-. И ступают, формирование импульсов ассоциативной выборки на выходе элемента 53, являющемся выходом селек 87316тора 1 О, не ведется. После включения режима ВР снимается установка в исходное состояние счетчика 52, на вход (23) поступают импульсы сканирования. Если на начальном адресе управления мультиплексором 51 (счетчик 52 в исходном состоянии) при наличии сканирующего импульса нет совпадения указанных на входах элемента 53,сигналов, то на его выходе импульс ассоциативной выборки не вырабатываетсяВ связи в этим со стороны блока 6 управления производится переадресация АЗУ 9 и селектор 10 при считывании с этого адреса на следующей фазовой последовательности вновь проводит сканиронание (фиг. 7) признаков преобразованияПереадресация для одного канала продолжается до тех пор, пока на входе ( 1 Г 1.е КЗ ) селектора 10 не появится признак преобразования и соответственно на выходе элемента 53 совпадения не выработается импульс ассоциативной выборки. После этого с блока 6 управления по входу (2(2) поступает импульс переключения счетчика 52 на следующее по порядку состояние. При этом коммутируется на выход мультиплексора 51 вторая линия связи(1 2, ) многоканального входа (1(1 К 1) селектора 1 О . Начинается этап формирования импульса ассоциативной выборки для второго канала. В момент окончания последнего состояния счетчика 52 одновибратор 54 вырабатынает на своем выходе и соответственно на выходе (2 21) селектора 10 импульс окончания селекции признаков преобразования по всем каналам. Состояние счетчика 52 одновременно с подачей на входы 1 О управления мультиплексо" ром 51 выводится .на выход (1(10,1) селектора 10 для передачи кода номера канала на приемник информации. Формула изобретения Многоканальный преобразователь интервалов времени н код, содержащий многофазный генератор, счетчик преобразования, выходы которого соединены с первой группой входов запоминающего устройства, формирователь адреса, нходы которого подключены к первой группе выходов блока управления, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности путем упрощения и понышения достонер

Смотреть

Заявка

3921596, 02.07.1985

ИНСТИТУТ ПРОБЛЕМ МОДЕЛИРОВАНИЯ В ЭНЕРГЕТИКЕ АН УССР

ПАШКО ДМИТРИЙ ИВАНОВИЧ

МПК / Метки

МПК: G04F 10/04

Метки: времени, интервалов, код, многоканальный

Опубликовано: 30.11.1986

Код ссылки

<a href="https://patents.su/13-1273873-mnogokanalnyjj-preobrazovatel-intervalov-vremeni-v-kod.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальный преобразователь интервалов времени в код</a>

Похожие патенты