Устройство для передачи и приема многопозиционных широкополосных сигналов

Номер патента: 1345361

Авторы: Бабич, Посохов

ZIP архив

Текст

(51)4 Н 04 3 1/ МИТЕТ ССС Й И ОТКРЫ ГОСУДАРСТВЕННЫИ ПО ДЕЛАМ ИЗОБРЕТ ОПИСАНИЕ ИЗОБРЕТЕНК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ионосферной и др. связейдаче дискретных сообщенийповышения помехоустойчиво при пере- С целью У 38 .Пос и на пе- следоване введен ающеи ельно соединенные преобр солютного кода в относи зовый манипулятор, а на ороне - преобразователь льного кода в абсолютны 3 ф-лы соответственно д блока формирования опо а и решающего блока. 2 табл., 8 ил.ЕРЕДАЧИ И ПРИЕМАКОПОЛОСНЪХ СИГ(54) УСТР МНОГОПОЗИ НАЛОВ (57) Изоб многолуче вонал етение м.б. использова ых линиях тропосферной в/55 ТиражВНИИПИ Посудапо делам из 13035, Москва,Жственного комитетабретений и открыти5, Раувская наб.,36133 импульсов, Н пороговых блоков 34,И элементов И 35, элемент ИЛИ 36,второй формирователь 37 импульсов,И блоков 38 выделения абсолютных значений напряжений. Блок, 32 определения максимального сигнала содержитМ элементов И 39, М(М - 1)/2 элементов НЕ 40 и И(Н - 1)/2 компарато ров 41.Устройство работает следующим образом.1345Изобретение относится к многоканальным системам радиосвязи и предназначено для использования в многолучевых линиях тропосферной,ионосферной и др. связей при передачедискретных сообщений.Цель изобретения - повьшение помехоустойчивости.На фиг, 1 приведена структурнаяэлектрическая схема передающейчасти предлагаемого устройства дляпередачи и приема многопозиционныхширокополосных сигналов; на фиг.2структурная электрическая схема приемной части устройства для передачи и приема многопоэиционных широкополосных сигналов; на фиг,Зструктурная электрическая схема блока преобразования сигналов; на фиг,4 структурная электрическая схемарешающего блока; на Фиг.5 - структурная электрическая схема блока определения максимального сигнала; наФиг.6-8 - диаграммы работы устройства,Устройство для передачи и приемамногопозиционных широкополосных сигналов содержит на передающей стороне вьгделитель 1 тактовой частоты, делитель 2 тактовой частоты, блок 3преобразования сигналов, И формирователей 4 многопозиционных широкопо-,лосных сигналов, выходной сумматор5, Фазовый манипулятор 6, радиопередатчик 7, преобразователь 8 абсолютного кода в относительный. На прием 1ной стороне устройство содержит широкополосный приемник 9, Н согласованныхфильтров 10, М перемножителей 11, Минтеграторов 12, решающий блок 13,преобразователь 14 сигналов, знаковый перемножитель 15, блок 16 Формирования опорного сигнала, который содержит Н блоков17 стробирования, сумматор 18 перемножитель 19, гребенчатый Фильтр 20и И линий 21 задержки, И формирователей 22 стробирующего напряжения,преобразователь 23 относительногокода в абсолютный, элемент НЕ 24,блок 25 синхронизации. Блок 3 преобразования сигналов содержит элементы И 26, дешифратор 27, дополнительные формирователи 28 импульсов,элементы ИЛИ 29, формирователь 30знаковых импульсов и продвигающийрегистр 31. Решающий блок 13 содержит блок 32 определения максимального сигнала, И первых формирователей Двоичная последовательность 15(фиг,ба) поступает на третий вход блоблока 3 преобразования сигналов ина вход выделителя 1 тактовой частоты, который осуществляет формированиекоротких импульсов с частотой следования Й т = 1/ , где- длительИность двоичного информационного символа (фиг.бб). Тактовые импульсыот выделителя 1 тактовой частоты поступают на второй вход блока 3 преобразования сигналов и на вход делителя 2 тактовой частоты, с выхода которого тактовые импульсы с частотойследования 1 т =т /1 (фиг6 в) поступают на первый вход блока 3 преобразования сигналов. Двоичная последовательность символов в блоке 3 преобразования сигналов поступает напродвигающий регистр 31, вход которого является входом устройства. Поддействием тактовых импульсов, посту- З 5 пающих от выдепителя 1 тактовой частоты,происходит последовательная запись двоичных импульсов в 1 разрядахпродвигающего регистра 31 (для рассматриваемого примера реализации1 с = 3), После заполнения всех разрядов продвигающего регистра 3 при помощи элементов И 26, управляемых импульсами от делителя 2 тактовой частоты, происходит считывание 1-разрядной кодовой комбинации, записаннойв продвигающий регистр 31. Таким образом, при помощи продвигающего регистра 31 и дополнительных Формирователей 28 импульсов осуществляетсяразбиение входной двоичной последовательности на исходные Е-разрядныекодовые комбинации. Использованиеэлементов И 26 позволяет осуществитьсчитывание кодовой комбинации, эаписанной в Е-разрядах продвигающегорегистра 3 1 в параллельном коде. Полученная 1-разрядная кодовая комбинация в параллельном коде с выходовэлементов И 26 поступает на Е входов дешифратора 27, В соответствии с поступившей на вход дешифратора 27 кодовой комбинации на одном из его М = 2 (М = 21 = 3) выходов появляется короткий импульс положительной полярности. Дополнительные формирователи 28 импульсов с номерами и = 1, 2 М под действием тактовых импульсов, поступающих от делителя 2 тактовой частоты, осуществляют формирование импульсов положительной полярности и длитель. костью с 4 = 3 ь (фиг,бг), Выходы дополнительных формирователей 28 импульсов с номерами и = 1, 2, 3, 4, соответствующие кодовым комбинациям 000, 001, 010, 011, подключены к первым входам четырех (М = М/2 = 4) элементов ИЛИ 29. Выходы остальных дополнительных формирователей 28 импульсов с номерами и = 5, 6,7 8, соответствующие кодовым комбинациям 100, 101, 110, 1111, подключены к вторым входам тех же элементов ИЛИ 29 в обратном порядке. Выходы элементов ИЛИ 29 являются выходами блока 3 преобразования сигналов.При появлении на одном из выходов блока 3 преобразования сигналов.импульса положительной полярности (фиг,б д) длительностью Т ц3в одном из формирователей 4 осуществляется формирование слож, ного широкополосного сигнала заданной структуры, предназначенного для передачи информации о Е-разрядной кодовой комбинации, выделенной блоком 3 преобразования сигналов из поступающей на него двоичной последовательности. Блок 3 преобразования сигналов по знаку старшего разряда 1-разрядной кодовой комбинации определяет также знак (плюс "1" или минус "0"), с которым должен передаваться многопозиционный широкополосный сигнал. С этой целью выход элемента И 26 старшего разряда продвигающего регистра 31 подключен к входу формирователя 30 "знаковых" импульсов, на выходе которого в соответствии с полярностью старшего разряда к-разрядной кодовой комбинации осуществляется формирование импульса длительностью си =. 3. Синхронной работой формирователя 30 знаковых импульсов управляют импульсы,45 55 1345361поступающие на его второй вход отделителя 2 тактовой частоты, Выходформирователя 30 знаковых импульсовявляется знаковым выходом блока 3.5преобразования сигналов, Временнаядиаграмма импульсов на выходе формирователя "знаковых" импульсов 30приведена на фиг.бе.1 п Сформированные в формирователе 4многопозиционные широкополосные сигналы объединяются выходным сумматором 5 и поступают на второй входфазового манипулятора 6. В фазовом15 манипуляторе 6 осуществляется манипуляции начальной фазы многопозиционного широкополосного сигнала в соответс вии с двоичной последовательностью, поступающей с выхода преоб 20 разователя 8 абсолютного кода в относительный на первый вход фазовогоманипулятора 6. Временная диаграм -ма импульсов на выходе преобразователя 8 абсолютного кода в относи 25 тельный представлена на фиг,бж. С выхода фазового манипулятора 6 многопозиционные широкополосные сигналыпоступают на вход радиопередатчика7. Таким образом, радиопередатчик 7ЗО осуществляет передачу широкополосных многопозиционных сигналов с относительной фазовой модуляцией, Информация о передаваемой кодовой комбинации заложена в структуре многопозиционного широкополосного сигналаи в его начальной фазе, Значение начальной фазы сигнала определяетсязнаком старшего разряда передаваемойкодовой комбинации и измеряется поотносительному закону,В таблице показано соответствиекодовых комбинаций структурам передаваемых многопозиционных широкопо лосных сигналов.Последовательность передаваемыхмногопозиционньгх широкополосных сигналов в рассматриваемом примере символически показ ана йа време н ной диаграмме фиг.бз, Знак сигнала (его начальная аза определяется полярностью двоичной импульсной последовательностью, получаемой на выходе преобразователя 8 абсолютного кода в относительный 8, показанной на фиг,бж.На приемной стороне сигнала послеширокополосного приемника 9 поступает на согласованные фильтры 10,согласованные со структурой многопозиционных широкополосных сигналов.11 ри этом количество согласованныхФильтров 10 равно М = М/2 = 4 и определяется числом используемых структур многопозиционных широкополосныхсигналов, В результате на выходахсогласованных фильтров 10 появляютсяотклики (короткие радиоимпульсы), начальная фаза которых может принимать значения 0 и 180 в зависимостиот передаваемого сигнала. Изменениеначальной фазы в последовательностяхпринимаемых сигналов осуществляетсяпо относительному закону. В приемной части устройства осуществляется когерентный оптимальный прием сигналов, для чего выделяется опорноекогеретное колебание путем суммирования откликов согласованных фильтров 10 в сумматоре 18 и очищенияэтой суммы от шумов с помощью гребенчатого Фильтра 20. Для повышенияэффективности работы гребенчатогофильтра 20 применяется обратная связьпо решению со съемом манипуляции спомощью линий 21 задержки на длительность сигнала (Т = 1 с ц), иблоков 17, перемножителя 19, связанных с "знаковым" выходом решающегоблока 13.На выходе сумматора 18 появляются колебания с переменной фазой,чтоделает невозможной работу гребенчатого Фильтра 20, осуществляющегокогерентное накопление сигналов замного тактов передачи, С целью устранения фазовой манипуляции на второй вход перемножителя 19 поступаютуправляющие импульсы положительнойили отрицательной полярности с "знакового" выхода решающего блока 13.Таким образом осуществляется съем манипуляции,Очищенное от шумов опорное когеретное колебание с вьгхода гребенчатого фильтра 20 поступает на вторыевходы перемножителей 11, первые входы которых соединены с выходами согласованных фильтров 10, Этим осуществляется синхронное когерентноедетектирование принятых сигналов,Для борьбы с замираниями, которыепроявляются в рассыпании откликов навыходе согласованных Фильтров 10(многолучевая картина), сигналы свыходов перемножителей 11 поступаютна интеграторы 12, в которых осуществляется когерентное накопление лучей,Пределы интегрирования устанавливаются блоком 25 синхронизации, соединенным по входу с гребенчатым 5фильтром 20 а по выходу - с управляУющими входами интеграторов 12 и последующими устройствами обработкисигналов. Блок 25 синхронизации осуществляет Формирование синхросигнала,представляющего собой последовательность коротких импульсов с частотойследования 1/Т. Моменты появлениякоротких импульсов соответствуютвременным границам принятого многопозционго широкополостного сигнала. Конкретная реализация блока25 синхронизации определяется структурой используемого многопозиционного сложного широкополостного сигнала.Поскольку принимаемые широкополосныесигналы манипулированы по фазе ( Ц =.= 0или = 180 ), на выходах интеграторов 12 появляются разнополярные импульсы, Временные диаграммынапряжений на выходах интеграторовприведены на фиг,7 а, б, С выходов интеграторов 12 сигналы поступают наИ входов решающего блока 13. Входамирешающего блока 13 являются входыИ = 4 блоков 38, которые могут бытьвыполнены по схеме двух полупериодного выпрямителя. На вьгходе блоков38 появляются сигналы положительнойпблярности, амплитуда. импульсов при 35этом не изменяется (фиг,7 в), Сигналыс выходов блоков 38 поступают навходы блока 32 определения максимального сигнала, в котором осуществляется определение максимального поамплитуде сигнала на основании сравнения амплитуды сигнала в каждойветви обработки с амплитудами сигналов во всех остальных ветвях обработки. Попарное сравнение амплитуд 45 сигналов в двух ветвях обработки осуществляется при помощи компараторов41, Сигналы положительной полярности, но различной амплитуды поступают на .входы компараторов 4 1 В рассматриваемом примере сигнал с выходаблока 38 с номером ш = 1 (первый ответви обработки) поступает на первыевходы компараторов 4 1, образующихпервую группу (номер группы 1 = 1),с номерами 1 = 1, 2, 3. На вторыевходы компараторов 4 1 поступают сигналы с блоков 38 остальных ветвейобработки с номерами ш = 2, 3, 4. Приэтом в компараторе 41 первой груп 134536150 пы с номером 1 = 1 осуществляется сравнение амплитуд первой и четвертой ветвей обработки, в компараторе 4 1 с номером 1 = 2 первой и третьей вет 5 вей, с номером 1 = 3 - первой и второй. Для реализации такого сравнения амплитуд сигнала на первой ветви обработки с сигналами в остальных ветвях обработки необходимо иметь три компаратора, т.е. М - 1 - компаратор 41. Для сравнения амплитуды сигнала второй ветви с амплитудамиосигналов остальных ветвей обработки используются компараторы 4 1, образующие вторую группу с номером 3 = 2. При этом сигнал с блока 38 с номером ш = 2 поступает на первые входы компараторов 41 второй группы (32), На вторые входы компараторов 41 поступают сигналы от остальных блоков 38 с номерами ш = 3, 4. Однако сравнение сигналов в первой и второй ветвях обработки уже было произведеио в компараторе 4 1 пер вой группы с номером= 3. Следовательно, нет необходимости осуществлять сравнение сигналов этих ветвей обработки во второй группе компараторов 4 1, поэтому их количество в этой группе оказывается на один меньше и равно двум. В третьей группе компараторов 41 сравнение сигналов третьей ветви обработки с сиг налами остальных ветвей осуществля 35 ется аналогичным образом. Количество компараторов 41 в этой группе на один меньше чем во второй и, следовательно, на два меньше чем в первой, поскольку сравнение сигналов третьей ветви с сигналами первой и второй ветвямиобработки было произведено в предьдущих первой и второй группах соответственно, При этом количество компараторов 41 в каждой группе, используемых для сравнения данной конкретной ветви обработки с остальными, на один меньше чем в предьдущей и в общем случае определяется по формуле к = М - 3, где И - количество ветвей обработки; 1 - номер группы, совпадающий с номером анализируемой ветви обработки.На выходе компараторов 41 появляется стандартный импульс, соответствующий "1" в том случае, если амплитуда сигнала, поступающего на его первый вход, больше амплитуды сигнала, поступающего на его второй вход. В противном случае на выходекомпаратора 41 имеет место "0".Сигналы с выходов компараторов 4 1каждой 3-ой группы поступают на входы элементов И 39 с номерами 1Каждый из элементов И 39 имеет И = 4входов и один выход. Первые входывсех элементов И 39 подключены к выходу блока 25 синхронизации. Поэтомуна элементы И 39 поступают разрешающие короткие импульсы в моменты времени, кратные Т . Рассмотрим принцип работы блока 32 применительнок четырем частным случаям.Отсчет сигнала на (ш = 1) первом входе блока 32 максимален (т.е,чч, ч ) ч, ч,ч 4). На1 фвыходе компараторов 4 1 первой Ц = 1)группы устанавливаются логическиесигналы "1", а на выходе элементаИ 39 с номером 1 = 1 (в момент поступления синхроимпульса на егопервый вход) появляется "1". Приэтом на всех остальных элементахИ 39 с номерами 1 = 2, 3, 4 устанавливается "0", так как к каждомуиз них подключены выходы компарато-.ров 1 = 1 группы через элементыНЕ 40,Отсчет сигнала на (ш = 2) второмвходе блока 32 максимален (т,е,ч ч ч чь, ч т ч). Навыходах компараторов 4 1 втооой группы(3 = 2) устанавливаются "1, На вы ходе компаратора 4 1 с номером 1 = 3первой группы (3 = 1) при этом "0"(так как ч 2ч) . Вследствие того,что выход этого компаратора подключен к элементу И 39 .(1 = 2) черезэлемент НЕ 40, на выходе элементаИ 39 (в момент поступления синхроимпульса на первый его вход) появляется "1". При этом все остальныеэлементы И 39 (с номерами 1 = 1, 3и 4) закрыты.Отсчет сигнала на (ш = 3) третьем входе блока 32 максимален (т.е,3 1 ф 32 ф 3 1элемента И 39 с номером 1 = 3 компаратор 41, осуществляющий сравнениетретьей и четвертой ветвей обработки(ш = 3 и 4), подключен непосредственно, а компараторы 4 1, осуществляющиесравнение ветвей обработки первой(ш = 2) с третьей (ш = 3), - черезэлементы НЕ 40. Поэтому в момент появления синхроимпульса на первом вхоО 5361 9 134 де И 39 (ш = 3) на его выходе появляется "1". При этом все остальные элементы И 39 закрыты.Ч у ч,чч,ч. На выходах, всех компараторов 41 с номерами= 1 блока 32 присутствуют "О". Все эти компараторы (с номерами1) через элементы НЕ 4 О подключены к входам элемента И 39. Поэтому в момент поступления на вход синхронизации блока 32 синхроимпульса только на выходе элемента И 39 с номером ш = 4 появляется "1".Таким образом, на одном из входов блока 32 появляется короткий импульс, причем номер этого выхода соответствует номеру той ветви, на вход кото.рой поступает сигнал максимальной амплитуды, Синхронность работы элементов И 39 обеспечивается подачей коротких синхросигналов на их первые входы. Временные диаграммы сигналов на выходах блока 32 определения максимального сигнала показаны на фиг.7 г.С выходов блока 32 короткие импульсы поступают на входы Б = 4 первых формирователей 33 импульсов, которые с помощью импульсов синхронизации (от блока 25 синхронизации) осуществляют формирование импульсов положительной полярности длительностью г. = Зс . Первые формирователи 33 импульсов могут быть реализованы на КЯ-триггерах. Выходы формирователей 33 импульсов являются выходами решающего блока 13, который выносит решение о том, в какой ветви обработки амплитуда сигнала максимальна. Временные диаграммы сигналов на выходах решающего блока 13 приведены на фиг.7 д. Кроме того, решающий блок 13 выносит решение ознаке" отсчета сигнала с максимальной амплитудой.Сигналы, поступающие на входы решающего блока 13, подаются также на входы пороговых блоков 34, в качестве которых могут быть использованы, например, триггеры Шмитта, В зависимости от знаков напряжений, действующих на входах пороговых блоков 34, на его выходах устанавливаются положительные или отрицательные напряжения стандартной амплитуды, Сигналы с выходов пороговых блоков 34 поступают на первые входы элементов И 35, на вторые входы которых поступают сигналы с соответствующих выходов блока 32, 11 ри этом сигналы появляются на выходе только того элемента И 35, который относится к ветвиобработки с максимальной амплитудойсигнала и полярность сигнала в которой положительна. Если полярностьсигнала,поступившего с выхода порогового блока 34, отрицательна, сигнал на выходе элемента И 35 отсутствует. Выходы элементов И 35 объединяются элементом ИЛИ 36, Наличиесигнала на выходе элемента ИЛИ 36 15 свидетельствуют о положительном,"знаке" принятого решения блоком 13,а отстутствие - об отрицательномзнаке принятого решения. Второйформирователь 37 импульсов осущест О вляет формирование импульсов положительной и отрицательной полярности,соответствующих сигналузнак на"знаковом" выходе решающего блока 13,Синхронность работы второго форми рователя 37 импульсов обеспечивается импульсами синхронизации, поступающими на вход синхронизации блока13 и формирователя 37. Временныедиаграммы сигнала на. "знаковом" выхо- ЗО де решающего блока 13 представленына фиг.8 а.С Б выходов решающего блока 13сигналы, несущие в себе информациюо том, в какой из М ветвях обработки максимальный сигнал, поступаютна входы преобразователя 14 сигналов,На выходе преобразователя 14 сигналов в соответствии с. номербм еговхода, на который поступает сигналс решающего блока 13, формируетсясоответствующая кодовая комбинация.При этом на выходе преобразователя14 сигналов формируется одна из первых четырех кодовых комбинаций, при веденных в таблице, Вид кодовойкомбинации определяется структуройпринятого многопозиционного широкополосного сигнала, Преобразователь14 сигналов не учитывает "знак" илиначальную фазу (=- О или 180 ), скоторым был передан многопозиционный сигнал и не обеспечивает формирование остальных четырех кодовыхКомбинаций, которые являются инвертированными по отношению к первым четырем кодовым комбинациям(см,табл,), Временные диаграммы сиг-.налов на выходе преобразователя сигналов приведены на фиг.8 б. Кодовые12 34536 1 11комбинации с выхода преобразователя14 сигналов поступают на первый входзнакового перемножителя 15. Второйвход знакового перемножителя 15 соединен через последовательно соединенные преобразователь 23 относительного кода в абсолютный и первыйэлемент НЕ 24 со "знаковым" входомрешающего блока 13,В связи с тем,.что в предлагаемомустройстве используется относительная фазовая манипуляция, информацияо знаке передаваемого сигнала навыходе решающего блока 13 представлена в относительном коде, Поэтомудля окончательного получения на выходе приемного устройства последовательности двоичных информационныхсимволов, передаваемой при помощимногопозиционных широкополосныхсигналов с относительной фазовой манипуляцией, необходимо двоичную последовательность, поступающую со"знакового" выхода решающего блока13, представить в абсолютном коде,а затем с противоположным знакомперемножить с последовательностьюимпульсов, получаемой на выходе преобразователя 14 сигналов. Преобразователь 23 относительного кода в абсолютный производит сравнение полярностей двух соседних двоичныхсимволов, если при этом полярностисравниваемых импульсов одинаковы,то на выходе формируется импульс сположительной полярностью. Еслисравниваемые импульсы имеют различные, полярности, на выходе преобразователя 23 формируется отрицательный импульс, Временные диаграммы последовательности импульсов на выходепреобразователя 23 относительногокода в абсолютный приведена нафиг,8 в, На выходе первого элементаНЕ 24 эта последовательность импульсов инвертируется (фиг.8 г), Знаковый перемножитель 15 производитсравнение полярностей поступающих надва его входа импульсов. Если этиполярности совпадают, то на выходеформируется положительный импульс,если сравниваемые полярности несовпадают, то на выходе блока 15 формируется импульс отрицательной полярности, В результате сравнения полярностей импульсных последовательностей, поступающих с выхода преобразователя 14 сигналов,(фиг,8 б) и с выхода первого элемента НЕ (фиг.8 г),на выходе знакового перемножителя15 формируется выходная информационная импульсная последовательность(фиг.8 д). формула и з о б р е т е н и я 1. Устройство для передачи и приема многопозиционных широкополосныхсигналов, содержащее на передающейстороне последовательно соединенныевыделитель тактовой частоты, вход которого является входом устройства, иделитель тактовой частоты, выход которого соединен с первым входом блока преобразования сигналов, Я формирователей многопозиционных широкополосных сигналов, где М - любое целоечисло, выходы которых соединены ссоответствующими входами выходного,сумматора, а также радиопередатчик,а на приемной стороне - широкополос ный приемник, вход которого соединенс объединенными входами параллельновключенных ветвей обработки сигналов,каждая из которых содержит последовательно соединенные согласованный фильтр, Зр перемножитель и интегратор, при этомвыходы Интеграторов И ветвей обработки сигналов подключены к соответствующим входам решающего блока, каждый из И выходов которого соединенс соответствующим входом преобразователя сигналови входом соответствующего формирователя стробирующего напряжения, блок формирования опорного сигнала, элемент НЕ и блок син 4 р хронизации, вход которого соединенс выходом блока формирования опорного сигнала и вторыми входами перемножителей М ветвей обработки сиг -налов, а выход соединен с входом 45 синхронизации решающего блока и управляющими входами интеграторов Хветвей обработки сигналов, выходысогласованных фильтров соединеныс соответствующими первыми входамиблока формирования опорного сигнала,о т л ич а ю щ е е с я тем, что,с целью повьппения помехоустойчивости,на передающей стороне введены последовательно соединенные преобразователь абсолютного кода в относительный и фазовый манипулятор, вход ивыход которого соединены сооответственно с выходом выходного сумматораи входом радиопередатчика, при этомвход и выход выделителя тактовой 30 частоты соединен с вторым и третьим входами блока преобразованиясигналов соответственно выходы коФ 5торого соединены с входами соответствующих формирователей многопозиционных широкополосных сигналов, азнаковый" выход блока преобразования сигналов соединен с входом 1 Опреобразователя абсолютного кодав относительный, а на приемной стороне введены преобразователь относительного кода в абсолютный, выходкоторого через элемент НЕ соединен 15с первым входом введенного знаковогоперемножителя, выхсд которого является выходом устройства, а второйвход соединен с выходом преобразователя сигналов, при этом дополнительный вход блока формирования опорного сигнала соединен с знаковымвыходом решающего блока и входом преобраз ователя относительного кода в абсо- -лютный, а выходы формирователей стробирующего напряжения соединены свторыми входами блока формированияопорного сигнала,2, Устройство по п,1, о т л ич а ю щ е е с я тем, что блок формирования опорного сигнала содержитпоследовательно соединенные линиизадержки, входы которых являются первыми входами блока формирования опорного сигнала, блоки стробирования,сумматор, перемножитель, выход которого является вторым выходом блокаформирования опорного сигнала, игребенчатый фильтр, выход которогоявляется первым выходом блока формирования опорного сигнала, при этомвторые входы блоков стробированияявляются вторыми входами блока формирования опорного сигнала.3. Устройство по п.1, о т л ич а ю щ е е с я тем, что решающийблок содержит М блоков выделения абсолютных значений напряжений, блокопределения Максимального сигнала,Н первых формирователей импульсов,Я пороговых блоков, И элементов И,элемент ИЛИ и второй формировательимпульсов, при этом входы блоковКодоваякомбинаСтруктурасигнала Кодоваякомбина -ция, М ция 000 001 А 2 010 3,АЗ А 4 011 100 101 А 2 110 А 1 выделения абсолютных значений напряжений соединены с входами соответствующих пороговых блоков и являютсявходами решающего блока, выходы пороговых блоков через соответствующие элементы И подключены к соответствующим входам элемента ИЛИ, вь,ход которого соединен с входом второго формирователя импульсов, выходкоторого является знаковым выходомрешающего блока, причем выходы блоков выделения абсолютных значенийнапряжений через блок определениямаксимального сигнала соединены свходами соответствующих первых формирователей импульсов, выходы которыхявляются выходами решающего блока,входы синхронизации второго формирователя импульсов, первых формирователей импульсов и блока определениямаксимального сигнала соединены иявляются входом синхронизации решающего блока, вторые входы элементовИ соединены с соответствующими выходами блока определения максимальногосигнала.

Смотреть

Заявка

4041993, 24.03.1986

КИЕВСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ ДВАЖДЫ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ СВЯЗИ ИМ. М. И. КАЛИНИНА

БАБИЧ ВАСИЛИЙ ДМИТРИЕВИЧ, ПОСОХОВ ВИКТОР ПАВЛОВИЧ

МПК / Метки

МПК: H04J 1/00

Метки: многопозиционных, передачи, приема, сигналов, широкополосных

Опубликовано: 15.10.1987

Код ссылки

<a href="https://patents.su/12-1345361-ustrojjstvo-dlya-peredachi-i-priema-mnogopozicionnykh-shirokopolosnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи и приема многопозиционных широкополосных сигналов</a>

Похожие патенты