Устройство для измерения среднеквадратического значения напряжения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1786443
Автор: Живилов
Текст
(5). ТБГННЫИ КОМИГЕТЕТЕНИЯМ И ОТКРЫТИ ГОСУДАР ПО ИЗОБ ПРИ ГКНТтуч):"/ ТЕК АВГ ИСАНИЕ ИЗОБР РСКОМУ СВИДЕТЕЛЬСТВУ(21) 4697824/21 (22) 31.05,89 (46) 07.01,93. Бюл. М 1 (71) Всесоюзный научно-исследовательский институт электроизмерительных приборов (72) Г,Г.Живилов (56) Авторское свидетельство СССР М 209581, кл. О 01 Р 19/165, 1966.Авторское свидетельство СССР Ь. 1684698, кл. 6 01 й 19/02, 1988. (54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ СРЕДНЕКВАДРАТИЧЕСКОГО ЗНАЧЕНИЯ НАПРЯЖЕНИЯ (57) Изобретение относится к электроизмерительной технике и мажет быть использовано для цифрового измерения среднеквадратическо о значения перемен" ного напряжения. Цель изобре 1 ения - расширение частотного диапазона устройства в область низких частот за счет применения фильтра 11 нижних частот. усилителя-ограничителя 12, триггера Шмитта 13, первого 14, второго 16, третьего 17 и четвертого 24 триггеров, первого 18, второго 23, третьего 32, четвертого 33 и пятого 35 формирователей,первого 29 и второго 34 счетчиков, цифрового компаратора 30, задатчика кода 31 второго 15, третьего 25, четвертого 26 и пятого 27 элементов ИЛИ, первого 19, второго 20, третьего 22 и четвертого 28 элементов И и генератора 21, Устройство содержит такке первый 1 и второй б ключи, линейный преобразователь 2 напряжения переменного тока в постоянное, аналоговое запомгина- ощее устройство 3, делитель 4, блок задеркки 5, аналого-цифровой преобразователь 7, элемент ИЛИ 8, вьчислительное устройство 9 и накопитель 10 информации, бил,1786443 Сосгавитель В,ИлюшкинТехред М.Моргентал Корректор ИЛускаРедакто -Заказ 246 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС113035, 1 Лосква, Ж, Рауаская наб 4/5Производственно издатель ский комбинат "Патент", г. Ужгород, ул Гагарина, 1 О1786443 Изобретение относится к электроизмечастот, Усилитель-ограничитель 12 и триггер Шмитта 13 соединен с входом (счетным) первого триггера 14 и через второй элемент ИЛИ 15 с первым входом второго триггера рительной технике и предназначено дляцифрового измерения среднеквадратиче- .ского значения (СКЗ) переменного напря 16, второй вход которого соединен с двенадцатым выходом блока задержек 5 и первым жения. 5 Целью изобретения является расшире ние частотного диапазона устройства в обвходом третьего триггера 17, а выход второласть низких частот. го триггера 16 через первый формирователь На фиг.1 дана функциональная схема 18 соединен спервым входом первого элемента И 19 и первым входом второго элеустройства; на фиг.2 - пример построения 10 мента И 20, второй вход которого соединен накопителя информации; на фиг,З - пример построениявычислительного блока; нас выходом генератора 21 и первым входом третьего элемента И 22, второй вход которофиг,4- пример построения блока задержек; на фиг.5 и 6 - временные диаграммы работыустройства в режиме измерения ординат 15 го, соединенный с входом второго формирователя 23 и пятым входом накопителя напряжения 01 и величин найряжений Оз и информации 10, соединен с первым выходом четвертого триггера 24, первый вход Ц 2 на низкой и высокой частотах соответсткоторого соединен с выходом третьего элемента ИЛИ 25. Второй вход четвертого тригвенно. Устройство содержит первый ключ 1,гера 24 соединен через четвертый элемент ЙЛИ 26 с выходом первого элемента И 19,первый вход которого соединен с входным 20зажимом, выход - с входом линейного преобразователя 2 напряжения переменного который через пятый элемент ИЛИ 27 соединен с вторым входом третьего триггера 17 тока в постоянное, выход которого через и выходом четвертого элемента И 28, соедианалоговый запоминающий блок 3 и дели-: тель 4 соединен с вторым входом первого 25 ненного с входом первого счетчика 29, выключа 1, управляющий вход которого, соединенный с управляющим входом ан"алогоход которого соединен с первым входом цифрового компаратора 30, второй вход кового запоминающего блока 3,связан с торого соединен с выходом задатчика кода первым входом блока Задержек 5, второй 31,"вход которого соединен с входной шивыход которого соединен с управляющим 30 ной, выход цифрового компаратораЗОчерез входом второго ключа Г, первый вход кото- " третий формирователь 32 соединен с перрого соединенс выходоМ линейкого преоб- вым входом третьего элемента ИЛИ 25 и разователя 2, второйвход" - с выходомчерез пятый элемент ИЛИ 27 с вторым входелителя 4,.а выход - с первым входом ана-; дом третьего трйггера 17, выход которого лого-цифрового преобразователя 7, второй 35 соединен с первым входом четвертого элевход которого"соедикен свыходом первого мента И 28, второй входкоторого через Четвертый формирователь 33 соединен с выходом первого триггера 14. Выход второго элемента И 20 через второй счетчик 34 и элемента ИЛИ 8, первый и второй входы которого соединены соответственно с третьим и четвертым выходами блоказадерпятый формирователь 35 соединен с вторым жек 5, пятый, шестой и седьмой выходы 40 которого соедйнены соответственнос пер- входом третьего элемента И 25, а выход вым, вторым и третьим входами вычисли- "пятого формирователя 35 через второй элемент ИЛИ 15 соединен с первым входом тельного блока 9, первый выход которОго соедйнен с первым входом блоха задержек . вторбго триггера 16, выходтретьего элемен, восьмой выход которого соединен с зажи та И 22 соединен с третьим-входом первого мом "Конец измерения", а девятый и деся-: элемента ИЛИ 8 ис шестым входомнакопитый выходы -соответственно с первым ителя информации 10. Выход второго формивторым входами накопителя информации рователя 23 соединен с третьим входом 10, третйй вход которого соединен с треть- блока задержек 5, второй выход четвертого им выходом аналого-цйфрового преобразо триггера 24 соединен с вторым входом первателя 7. Выход накойителя информации 10ваго элемента И 19.соединен с четвертым входом вычислитель- " Накопитель информации 10 (фиг.2) сокого блока 9, второй выход которого соеди- стоит из первого 36 и второго 37 регистров нен с выходной шиной устройства, Зажим памяти, вентилей 38, сумматора 39, счетчи. "Пуск" устройства соединен с вторым вхо ка 40дом блока задеркек 5, одиннадцатый выход Вычислительное устройство 9 (фиг.3) сокоторого соединен с входом общэго сброса стоит из цифрового умножителя 41, цифроустройства. Выход линейного преобразова- вого делителя 42, первого 43 и втооого 44 теля 2 напряжения переменного тока в по- мультиплексоров кода и других регистров стоянное связан с фильтром 11 нижних 45 и 46 памяти: кода среднего значения ордина г Г 11(45) и кода изглеряемого напряжения К, (46). Елок задержек 5 (фиг 4) содеркит т риггер 47, формирующий управляющие ситналы на ключ 1 и блок 3, элемент И 48 и элемент времени 49, формирующие управляющий сигнал на ключ б, элемент времени 50 и формирователи 51 и 52 для запуска блока 7 при измерении напрякения Оз и записи результата измерения 1 чз в регистр памяти накопителя 10 информации, элемент времени 53 и формирователи 54 и 55 для запуска блока 7 при измерении напряжения О 2 и записи результата измерения М 2 в регистр памяти нэкпителя 10.Импульс с выхода формирователя 55 является такке сигналом на вычисление величин М) и Мх, Операция вычисления управляется входящим в состав блока 5 триггером 56, который срабатывает от заднего фронта импульса "конец деления", поступающего с первого выхода вычислительного блока 9 на первый вход блока 5,Выход формирователя 55 через элемент времени 57, осуществляющий задержку на запись кода К 2 в регистр памяти 36, и Формирователь импульса 58 соединен с первым входом элемента ИЛИ 59, с выхода которого формируется сигнал "начала деления", который приходит на второй вход вычислительного устройства 9 и по которому определяется И). Импульсогл конца деления", приходящим на первый вход блока 5 через элемент И 60, подготовленный по нто; рому входу потенциалом с триггера 56, осуществляется запись кода К) в вычислительном блоке 9 (регистр памяти 45), а затем и переключение по счетному входу триггера 56.Прямой выход триггера 56 с выхода 5 блока б переключает мультиплексоры в вычислительном блоке 9 а также через эле. мент времени 61, осуществляющий задержку на умножение величин М).Мз в вычислительном блоке 9, и формирователь импульса 62, соединенный с вторым входом элемента ИЛИ 59,.форглирует второй сигнал "начала деления", При этом с прямого выхода триггера 56 к рабоге оказывается подготовленным элемент И 63, который с приходом второго импульса "конца деления" формирует импульс записи кодав регистр памяти 46 вычисли гельного блока 9, а также приводит к срэб;и ынанию формирователь 64 (от заднего фронта импульса с элемента И 63), который формирует сигнал "конец измерения", подаваемый на выход устройства, От сигнала формирователя 64 срабатывает элемент времени 65, который своим сигналом блокир,ет работу формиронателя бб, на который подается сигнал"пуск". Длительность сигнала элемета времени 65 определяется временем установления напряжения 01 на выходе блока 2 после5 переключения триггера 47 от сигнала с выхода формирователя 64,Формирователь бб своим выходнымсигналом осуществляет сброс всего устройства и запуск через формирователь 67 изме.10 рительной схемы устройства.Устройство (см. фиг,1) работает следую(цим образом,На выходе линейного преобразователянапряжения переменного тока в постоян 15 ное 2 устанавливается выходное постоянное напряжение с шумами и пульсацией,.которая зависит от величины и частоты поданного измеряемого напряжения черезнормально замкнутую контактную группу20 ключа 1,Выходное напрякение блока 2 отслеживается аналоговым запоминающим блоком3 и через делитель 4, подключенный к выходу блока 3, поступает на нормально разо 25 мкнутый контакт ключа 1, Кроме того,выходное напрякение блока 2 через нормально замкнутый контакт кл)оча б поступает на вход аналого-цифровогопреобразователя 7, а также на вход фильтра30 нижних частот 11, который в заданной полосе срезает высокие частоты и свой выходнойсигнал подает на вход усилителя-ограничителя 12, на выходе которого включен пороговый элемент-триггер Ш митта 13.35 Усилитель-ограничитель 12 имеет закрытыйвход по постоянной составляющей и усиливает только переменную составляющуювходного сигнала, Если выходной сигналусилителя 12 превышает пороговый уровень40 триггера 13, последний срабатывает, причем срабатывания эти определяются величиной пульсаций с удвоенной частотойвходного сигнала, т.к. высокочастотные помехи отфильтровываются фильтром 11, При45 измерении высокочастотных сигналов нэвыходе блока 2 пульсации не возникают итриггер Шмитта 13 срабатывать не мокет.Перед работой устройстна в задатчикекода 31 задается код количества периодон50 входного сигнала, на котором усредняетсянапряжение О) с выхода блока 2. После прихода сигнала "пуск" на блок задержек 5 всеустройство сбрасывается общим сбросом.При этом ключи 1 и б устанавливаются так,55 как это показано на фиг,1, В аналоговомзапоминающем блоке 3 ключ открыт и онследит за изменением напрякения О 1 навыходе блока 2С двенадцатого выхода блока задержек5 следует сигнал включения триггеров 16 и17864437 817, на выходах которых устанавливаются Этот процесс заканчивается при проразрешающие потенциалы, которые под- хождениипзаданныхпериодовизмеряемоаются на первые входы элементов И 20 и 28. го сигнала, в результате чего срабатываетОт сигнала с триггера 16 запускается фор- цифровой компаратор 30, который черезмирователь 18, на выходе которого формй формирователь 32 и элемент ИЛИ 27 сбраруется сигнал по длительности больший, сывает триггер 17 (фиг.5,ж), а через формичем период наиболее низкочастотного из- рователь 32 (фиг.5,з) и элемент ИЛИ 25меряемого сигнала.сбрасываеттриггер 24,Через элемент И 20 от генератора 21 на . Отзаданного фронта выходного сигнасчетчик 34 поступают импульсы, которые 10 па триггера 24 срабатывает формировательподсчитываются счетчиком 34., 23 (фиг.5;и) и включает в работу блок задерДалее могут быть дваварианта работы жек 5 по третьему входу.устройства; зависящие от величийы пульса- . Для измерения. напряжения Оз блок заций на выходе линейного преобразователя держек 5 перекачивает ключи 1 и 6, а такженапряжения переменного тока в постоянпереключает аналоговый запоминающийное 2." ": .: : .: блок 3 в режим хранения: Эти сигналы сле 1 вариант. Временная диаграмма фиг.5.дуютспервого и второго выходов блока 5,В случаеизмеренйя низкочастотнотосигна-Блок 3 запоминает напряжение О,"ла пульсации нэ выходе преобразователя 2 . близкое по величине к среднему значейию .(фиг,5,а) выше установленного порога в 20 напряженйя О 1,т.к.усилитель-ограничительтриггере Шмитта 13 последний срабатывает 12 подает нэ вход триггера Шмитта 13 тольи подает свой сигнал на счетный входпер-" ко переменную составляющую выходногового триггера 14, а через элемент ИЛИ 15; напряжения преобразователя 2, период ковыключает триггер 16 (фиг,5,б). Элемент Иторой ойределяется по пересечению этой20 (Фиг,5,в) выключаетСя исчетчик 34 пере составляющей нулевого уровня.стает работать. Триггер. 14 срабатывает по:. : . Блок задержек 5 с третьего выхода форсчетному входу от триггера Шмитта 13 имирует сигнал на первый вход элементасвоим выходным сигналом запускает фор-: ИЛИ 8, от которого происходит запуск АЦ Пмирователь ЗЗ, сигналы с котброго проходят 7 нэ измерение напрякения Оз с выходаврез элемейт И 28 на счетчик периодов 29, 30 делителя 4, Код йзс выхода АЦП 7 поступаетПервым импульсом с выхода элемента И 28 . на третий вход накопителя информации 0через элемент ИЛИ 26 включаетсятриггери. запоминается. Сигнал записи кода йз в24 (фиг.5.г), который на выходе формируетнакопитель 10 поступает на его первый входогибающую Ь-заданнйх в задатчике 31 пе-с девятого выхода блока 5.риодов измеряемого сигналаС второго вы: Для измерения напряжения О 2 с выходахода триггера 24 запирается элемент И 19 . преобразователя 2 в начальное состояние(фиг.5;д), который после сброса устройства переключается ключ 6. Управляющий сигпо входу управления был открыт потенциа-нал поступает с второго выхода блока 5.лом с второго выхода триггера 24, Элемент . При этом на вход ЛЦП 7 с задержкой наИ 19 препятствует прохождению через нЕго 40 установление поступает напрякение 02 симпульса с выхода формирователя 18 через выхода преобразователя 2, которое получавремя, больше времени периода наиболее " ется от"преобразования напряжения Оз:презкочастотного измеряемого сигнала:" : образователем 2, Блок 5 с четвертогоИмпульсы с выхода элемента И 28 про- .- выхода формирует сигнал запуска АЦходят на вход счетчика 29 и код на выходе 45 который поступает на элементИЛИ 8, асегосчетчика 29 сравниваетсяцифровымкомпэ- вьхода - нэ вторай запускающий вход ЦПратором 30 с заданнйм кодом числа перио,дов усреднения в задатчике 31, . "..Измеряется напряжение О 2 и сдесятогоПри включенййтрйггера 24 на вход эле-: выхода блока 5 формируется сигнал записимента И 22(фиг,5,е) приходитразрешающйй 50 кода К из АЦП 7 в накопитель 10, Далеепотенцйал и частота генератора 21 через: внутри блока 5 формируется сигнал на выэлемент И 22 и элемент ИЛИ 8 йоступает на.: "численйе результата измерения, по коТорозапуск аналого-цифрового преобразовате-му начинается формирование всех сигйаловля 7 и в накопитель7 10;.: .в блоке 5, необходимых для выполненияПри этом происходит аналога-цифровое 55 операций вычисленйя.преобразованиенапряжения О 1, которое Варйант 2.Временнаядйаграммафиг,б.поступает с выхода блока 2 через ключ 6 на В случае измерения высокочастотноговход АЦП 7 и запись результатов этого пре- " сигнайэ пульсации на выходе пресбразоваобразованияМ в сумматор накопителя 10, теля 2(фиг,б,а)он непревышаетустановлена также подсчет числа измеренйй АЦП 7,ного порога в триггере Шмитта 13, послед соответственно на делитель 42 в качестве ний не срабатывает.Пделимого и делителя, На второй вход вычисри этом триггер 16 остается включен- лительного блока 9 прихоприходитсигнал началал ка . Делитель проводит ным сигналом сдвенадцатого выхода блока деления" из блока 5. Д . 42 5 (фиг,б,б), а формирователь 18 (фиг,б,в) в 5 операции деления и формирует сигнал "котечение времени, большего периода наибо- нец деления", которя", который с первого выхода лее низкочастотного измеряемого сигнала. вычислительного бло а 9лока подается в блок 5 оставляет включенным триггер 17 (фиг,б,г), для формирования следующих арифмЕтиче- В течение этого времени элемент И 28 "ожи- ских операций умножения и деления. дает" прихода импульса йачала периода 10 Полученный от первогоделения код К 1 пульсации выходногосигнала преобразова- записывается в регистр памяти 45, Управлятеля 2, если пульсацииимеются.. ющий сигнал записи пр ои приходит на третийПо окончании времени задеркки фор- вход вычислительного блока 9 из блока 5. мирователь 18 срабатывает и этот импульсОт первогосигнала "г игнала конец делейия" в передается через элемент. И 19 фиг,б,д) на 15 блоке задержки 5 происходят переключе- входсбросатриггерэ 17 чеоезэлемент ИЛИ нйя, в результате которых изменяется уп 27 и на установочный вход триггера 24 через равляющий сигнал на мультиплексорах элемент ИЛИ 26, Триггер 17 дает запреща- кодов 43 и 44. После записи кода К 1 в реющий потенциал на элемент И 28, а триггер гистр. памяти 45 он подается на вход умно(фиг,б,е)запрещаетработуэлементуИ 19 20 жителя 41, на втором входе которого потенциалом с второго выхода. установлен код Мз из накопителя 10,Счетчик 34 йродолжает подсчет импуль-С задержкой на операцию умножения сов, т.к. элемент И 20 (фиг.б,ж) остается от- кодов К 1 Кз навычислительный блок 9 слекрытым для счетных импульсов геиератора дует второй сигнал "начало деления", по ко,2," " - .25 торому произведейие К 1 Кз делится наКак и в предыдущем варианте, триггер величину кода К 2, поступающую из накопи сигналом с первого выхода открывает теля 10 на четвертый вход вычислительного элемент И фиг,б,з) и импульсы с генератора блока 9. По сигналу "конец деления" в блоке 21 проходят элемент И 22 и поступаютчерез 5 вырабатывается команда записи кода в элемент ИЛЙ 8 на запуск АЦП 7,а.также в 30 регистрпамяти 4 б,скоторогокодснимается накопитель 10 для фиксации кодов К 1 в его на второй выход вычислительного устройстсумматоре, а числа Кгп всчетчике.;ва 9 и на выход устройства. В блоке задерЭтот процесс продолжается до сраба- жек 5 формируется сигнал "Коне тывания счетчика 34, который через форми- измерения", а также блокируется вход сигрователь 35 фиг,б,и) и элемент ИЛИ 25 35 нала "Пуск" на времяустановления напрясбрасывает трйггер 24. От заднего фронта жения О 1 на выходе блока 2 после имйульса с первого выхода триггера 24 воз- переключения ключей в блоках 1 и 3. буждается формирователь 23 (фиг.б,к), который своим сигналом на третий вход блокаФ ор му.ла из о 6 р ете н и я задержек 5 переводйт его работу на измерение напряжении Оз и О 2.: Устройство для измерения среднеквад-Этот процесс измерения не отличается . ратического значения напряжения, содерот первого варианта и заканчивается выра- жашее первый ключ, первый вход которого боткой внутри блока 5 "игнала на вычисле- соединен с входным зажимом, а выход - с ние. . 45 входом линейного преобразователя напряВычислительное устройство 9, йоказан- кения переменного тока в постоянное, выноенафиг 3, рабатаетследующимобрэзом, ход которого через аналоговыйДля получения результата измерения запоминающий блок и делитель соединен с требуется. сделать вычисления подвум фар- вторым входом первого ключа, управляю- мулам: 50 щий вход которого соединен с управляющим входом аналогового зайоминающегод Г К 1 Кз блока и с первым выходом блока задержек,Кп, и " . К 2 второй вь 1 ходкоторого соединен с управляющим входом второго ключа, первый входДля вычисления среднего значения К 1 55 которого соединен с выходом линейного на четвертый вход вычислительного блока 9 и преобразователя напряжения переменного накопителя 10 приходят коды суммы значений тока в постоянное, второй вход - с выходом Кь величина Ки код числа измерений Кп. Эти делителя, а выход - с первым входом эналокоды приходят через мультиплексоры 43 и . го-цифрового преобразователя, второй входкоторого соединен с выходом первого эле- входом второго триггера, а выход второго мента ИЛИ, первый и второй входы которо- триггера через первый формирователь соего соединены соответственно с третьим и. динейс первым входом первого элемента И четвертым выходами блока задержек, пя-и с первым входом второго элемента И, втотый, шестой и седьмой выходы которого со рой вход которого соединен с выходом генеединены соответственно с первым, вторым ратора и первым входом третьего элемента и третьим входами вычислительного блока, И, второй вход которого соединен с входам первый выход которого соединен с первым второго формирователя, пятым входом навходом блока задержек,восьмой выход ко- . копителя информации и с первым выходом торого соединен с закимом "Конец измере четвертого триггера, первый вход которого ния", а девятый и десятый выходы - соединен с выходом третьего элемента соответственно с первь 1 м и вторым входами ИЛИ, а второй вход четвертого триггера ченакопителя информации, третий вход кото- рез четвертый элемент ИЛИ соединен с вырого соединен с выходом аналого-цифровб- ходом первого элемента И, который через го преобразователя, выход накопителя 15 пятый элемент ИЛИ соединен с вторым вхоинформации соединен с четвертым входом дом третьеготриггера второй вход четвер- вычислительного блока, второй выход кото- того элемента ИЛИ соединен с входам рого соединен с выходной шиной устройст- первого счетчика, выход-которого соединен ва, второй зажим "Пуск" ус.гройства с первым входом цифрового компаратора, соединен с вторым входом блока задеркек, 20 второй вход которого соединен с выходом одиннадцатый выход которого соединен с задатчика"кода, вход которого соединен с . входом общего сброса устройства, о т л и - . входной шиной, выход цифрового компарач а ю щ е е с я тем,что,с целью расширения: тора через третий формирователь соединЕн частотного диапазона устройства вобласть с первым входом третьегоэлемента ИЛИ и низких частей, в него дополнительно введе через пятый элемент ИЛИ с вторым входсм ны фильтр нлжних частот, усилитель-огра-третьеготриггера,выходкоторогосоединен ничитель; триггер Шмитта, первый, второй, с первым входом четвертого элемента И, третий и четвертый триггеры, первый; вто-, второй вход которого через четвертый форрой, третий, четвертый и пятый формирова-мирователь соединен с выходом первого тели,первый и второй счетчики, цифровой 30 триггера, выход второго элемента И через компаратор, задатчик кода, второй и третий, второй счетчик и пятый формирователь соечетвертый и пятый элементы ИЛИ, первый, динен с вторым входом третьего элеменга второй, третий и четвертый элементы И и ИЛИ, а выход пятого формирователя через генератор, причем выход линейного преоб- второй элемент ЙЛИ соединен с первым разователя напрякения переменного тока в 35 входом второго триггера, выход третьего постоянное черезфйльтр йикних часгот, элемента И соединен с третьим выходом усилитель-ограничитель и триггер Шмитта первого элемента ИЛИ и шестым входом соедййен со счетным входомпервого триг- накопителя информации, выход второго гера, второй вход которого соединен содин- формирователя соединен с третьим входОм надцатым выходом блока заДержек, 40 блока задержек, второй выход четвертого двенадцатый выход которого соединен стрйггерасоединенсвторымвходом первого первь 1 м входом третьего триггера и вторым элемента И,,Ю Ра, 7 гюи йгеу десю 786443, рФ, ФЗУ рм фп ЗЮ 1 а Зю Ц ф. Ю, ЛКМ.4 Яис.гЯВ а 1 и 4, аЯ " фага,л 27
СмотретьЗаявка
4697824, 31.05.1989
ВСЕСОЮЗНЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ ЭЛЕКТРОИЗМЕРИТЕЛЬНЫХ ПРИБОРОВ
ЖИВИЛОВ ГЕННАДИЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G01R 19/02
Метки: значения, среднеквадратического
Опубликовано: 07.01.1993
Код ссылки
<a href="https://patents.su/10-1786443-ustrojjstvo-dlya-izmereniya-srednekvadraticheskogo-znacheniya-napryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для измерения среднеквадратического значения напряжения</a>
Предыдущий патент: Двухтарифный электросчетчик
Следующий патент: Усредняющее устройство
Случайный патент: 411561