Кодирующий преобразователь

Номер патента: 1755376

Авторы: Бондаренко, Маранов, Сиренко, Чигирин

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

. ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ВТОРСКОМУ СВИДЕТЕЛЬСТВ(71) Институт электродинамики АН УССР(56) Авторское свидетельство СССРМ 938387, кл. Н 03 К 13/02, 1976.(57) Изобретение относится к технике электрических измерений и может быть исполь. Изобретение относится к технике электрических измерений и может быть использовано при построении высокоточных цифровых приборов,Известны кодирующие преобразователи, предназначенные для точного измерения переменного напряжения и состоящие из управляющего устройства, электронного ключа, генератора импульсов, источника компенсирующего напряжения, счетчика импульсов, дешифратора, регистрирующего устройства, нуль-органа, управляемого делителя и программирующего блока. В данном кодирующем преобразователе для преобразования переменного напряжения в постоянное применен преобразователь средних значейий, Постоянное напряжение О измеряется следующим образом, При поступлении пускового импульса от управляЮ- щего устройства открывается электронный ключ и к источнику компенсирующего напряжения поступают колебания от генератора импульсов, которые одновременно фиксируются счетчиком импульсов. Источ 2зовано при построении высокоточных ц ровых приборов, предназначенных для мерения среднеквадратических значе переменных сигналов произвольной ф мы, изменяющихся в широком частот диапазоне. Высокая точность кодирующ преобразователя достигается за счет пре разования мгновенных значений (выбор переменного сигнала на разных диапазо измерения цифрового прибора на выбр ном интервале измерения. 5 ил,ник компенсирующегонапряженйя вырабатывает компенсирующее напряжение О, изменяющееся на ЬО с приходом каждогоимпульса от генератораимпульсов. Процесс измерения сводится к подсчету счетчиком импульсов числа импульсов, прошедших через электронный ключ за определенное время, которое фиксируется нуль-органом. При срабатывании нуль-органа, когда входное напряжение 0, поступающее на нуль-орган через управляемый делитель, станет равным компенсирующему напряжению 0, ключ запирается, генерирование Л 0 и счет импульсов прекращается, показания счетчика импульсов после дешифрации передаются на регистрирующееустройство,Недостатком данного кодирующего преобразователя является низкая точность измерения среднеква 4 ратйческих значений переменного сигнала (3 - 5)7 ь, поскольку применяемый вустройстве преобразователь переменного напряжения в постоянное не предназначен для преобразования сигналовпроизвольной формы.1755376 Г. Я Составитель Ю,Чиги ехред М,Моргентал Редактор Л.Пчолинская Т Корректор И,Мус а оизводственно издательский комбинат "Патент", г. Уж л.Гагарина, 101 2899 Тираж Подписное НИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС 113035, Москва, Ж, Раушская наб., 4/510 20 25 30 40 Наиболее близким к предлагаемому является кодирующий преобразователь. со-, стоящий из последовательно соединенных декадных преобразователей, выходы которых через устройство обработки подключены к цифровому индикатору, компаратора, блока определения диапазона, блока управления, счетчика циклов, формирователейузких и широких импульсов, схем И, ИЛИ и счетчиков, Измеряемое напряжение поступает на вход компаратора и через схему И на последовательно соединенные декадные преобразователи. На второй вход схемы И в зависимости от частоты входного сигнала поступают или узкие, или широкие импульсы, сформированные формирователями узких и широких импульсов, В компараторе после дифференцирования входного сигнала выделяется последовательность импульсов, соответствующая моментам перехода через ноль входного напряжения. По этой последовательности импульсов блок определения диапазона определяет частоту входного сигнала. Дальнейшая работа устройства зависит от частоты входного сигнала, Если частота входного сигнала находится в области нижних частот, формирователь широких импульсов вырабатывает импульсы определенной длительности, которые поступают на запуск декадных преобразователей, Кроме того, зти сигналы стробируют входной сигнал, поступающий на измерительный вход декадных преобразователей, Так как время преобразования декадных преобразователей меньше широкого строб-импульса, то за время его действия измеряется мгновенное значение входного сигнала,Количество измерений мгновенных значений входного сигнала за его период зависит от частоты входного сигнала (при постоянном интервале й между сигналами запуска декадных преобразователей). В связи с этим в устройстве обработки, где производятся функциональные преобразования, необходимые для вычисления сред- неквадратического значения напряжения, вводится количество измерений мгновенных значений входного сигнала, проведенных за его период. Подсчет количества измерений производится счетчиком циклов.При работе в области верхних частот в связи с тем, что декадные преобразователи не успевают закодировать мгновенное значение входного сигнала за время действия узкого строб-импульса, кодирование производится поэтапно. В первый период входного напряжения кодируется первый десятичный разряд этого напряжения, во второй период - второй разряд входного напряжения и т.д, Выбор режима работы (поэтапное кодирование) при работе в облзсти верхних частот осуществляется блоком определения диапазона.Недостатком данного кодирующего преобразователя является низкая точность измерения среднеквадратических значений переменных сигналов, порядка 1 - 2 О. Это обусловлено тем, что измерение мгновенных значений переменного сигнала (выборок) происходит на одном пределе измерения. Уровень сигналов (выборок) за период действия переменного сигнала изменяется в широком динамическом диапазоне. Измеряемые сигналы (выборки) отличаются друг от друга по уровню на несколько порядков, причем число измерений, где уровень сигналов имеет один порядок с максимальным мгновенным значением выборки, составляет примерно 70 О, от общего числа измерений за период действия входного сигнала на выбранном пределе измерения. Это приводит к тому, что погрешность преобразователя при измерении среднеквадратических значений переменных сигналов, получаемых путем функциональных преобразований, составляет 1-2 О/,.Цель изобретения - повышение точности кодирующего преобразователя.Поставленная цель достигается тем, что в кодирующий преобразователь, содержащий компаратор, вход которого является входом преобразователя, первый дешифратор, выход которого подключен к входу индикатора и первый аналого-цифровой преобразователь, дополнительно введены генератор импульсов, второй, третий и четвертый дешифраторы, делители, счетчики,регистры, триггер, вычитатель, сумматор, квадратор, блок деления, блок извлечения корны, второй аналого-цифровой преобразователь, программно-временной блок и формирователь интервала выборок, выход компаратора и выход формирователя интервала выборок соединены соответственно с первым и вторым входами программно-временного блока, первый и второй выходы которого соединены с первыми входами соответственно блока извлечения корня и первого блока элементов И, третий и четвертый выходы программно-временного блока соединены соответственно с первым и вторым входами блока деления, выход которого соединен с вторым входом первого блока элементов И, выходы которого соединены с вторыми входами блока извлечения корня, пятый выход программно-временного блока соединен с первым входом первого регистра, выходы которого соединены непосред175536ственно с первыми вхо ами вто огр о блокастра, вторым входом формирователя интер- элементов И, входами второго дешифрато- вала выборок и третьим входом блока извлера и через цифра-аналоговый преобразова- чения корня, выходы кото го тель с пе вым вхор входом вычитателя, выход вторыми входами первого ешиф кото ого сое инен с ир д первым входом перво выход генератора импульс дв го дешифратора, го аналого- и-ц фрового преобразователя, вы- входом первого делителя, пе вый вти- пульсов соединен с ходы которого соединены с вто ысоединены с вторыми третийвыходыкоторогосоединенысоответех дом второго счетчика, входами второго блока элементов И, шестой ственно с третьим входоформирователя интервавыход программно-временного блока сое- третьими входами ф динен с вторым входом первого аналого ла выборок и третьимтретьим входом первого анацифрового преобразователя, первым лого-цифрового преобразователя и вторым входом второго аналого-цифрового преоб- входом второго аналого-цифрового преобразователя и входом триггера, выход, кото- разователя выхо рого со динен с первым входом первого соединены с вторыми вх счетчика, выхо ы кот огвторыми входами третьего дек, выходы которого соединены с 15 шифратора и первыми входами второго де первыми входами третьего блока элементов лителя, второя, второи вход которого подключенИ, выходы которого соединены с третьими входу преобра оразователя, выход соединен с входами блока деления, седьмой и восьмой вторым входом вычитателя и с третьим вховыходы программно-временного блока сое- дом второго аналого-цифрового преобразодинены соответственно с первым входом 20 вателя, выход кото огод которого соединен со первого дешифратора и вторым входом втооыми входами первого регистра, третьего блока элементов И, девятый выход Повышение точностчности кодирующего пре - о условлено тем, программно-временного блока соединен с образователядо 0,1 - 0,2 ооб л первым входом четвертого блока элементов что измерение мгновенных значений выбо- И, выходы которого соединены с четверты рок. изменяющихся в широком динаодами блокаделения,десятый и один- ском диапазоне производится на разныхблока сое иннадцатый выходы программно-временного пределах, С этой целью сначлока соединены соответственно с первым дится определение предела измерения кои вторым входами сумматора, выходы кото- дирующего преобразователя, а затем . рого соединены с вторыми входами четвер измерение входного сигнала на выбранном того блока элементов И, двенадцатый выход пределе измерения. программно-временного блока соединен с На фиг,1 приведена блок-схема предлапервым входом пятого блока элементов И, гаемого кодирующего преобразователя; на выходы которого соединены с первыми вхо- фиг.2 приведены временные диаграммы радами третьего дешифратора, выходы кото боты программно-временног бого сое иненыменного лока; на р д нены с соответствующими фиг.З - блок-схема формирователя интерватретьими входами сумматора, тринаДцатый ла выборок; на фиг.4 - блок-схема сумматои четырнадцатый выходы программно-вре- ра; на фиг,5 - блок-схема блока деления. менного блока соединены соответственно с Предлагаемый кодирующий преобразопервым и вторым входами квадратора, вы ватель состоит из квадратора 1, компаратоходы которого соединены с вторыми входа- ра 2, генератора 3 импульсов, делителя 4, ми пятого блока элементов И, пятнадцатый счетчика 5, дешифратора 6, регистра, форвыход программно-временного блока сое- мирователя интервала выборок 8, блокаэлединен с третьим входом второго блока эле- ментов И 9, счетчика 10, делителя 11, ментов И, выходы которого соединены с 45 аналого-цифрового преобразователя 12, ретретьими входами квадратора, шестнадца- гистра 13, цифроаналогового преобразоватый, семнадцатый и восемнадцатый выходы теля 14, вычитателя 15, дешифратора 16, соотв тпрограммно-временного блока соединены аналого-цифрового преобразоват 17тветственно с вторым входом первого блоков элементов И 18 и 19, программно- счетчика, первым и вторым входами второго 50 временноо блока 20, блоков элементов И счетчика, выход которого соединен с пер и 22, сумматора 23, блока 24 деления, вым входом четвертого дешифратора; вы- блока 25 извлечения корня, дешифраторов ход которого соединен с первым входом 26 и 27, индикатора 28 и триггера 29, второго регистра, выход которого соединен:с первым входом формирователя интервала 55 Формирователь ийтервала выборок совыборок, девятнадцатый, двадцатый, двад- стоит иэ элементов И 30 - 33 и элемента цать первый и двадцать второй выходы про- ИЛИ.граммно-временного блока соединены Сумматор содержит регистры 35-37, соответственносвторымвходомчетвертого элемент ИЛИ 38, элемент 39 задержки и дешифратора, вторым входом второго реги- накапливающие сумматоры 40 - 42,Блок деления состоит из реверсивныхсчетчиков 43 и 44, триггера 45, элементов И46 и 47, элемента ИЛИ 48, реверсивногосчетчика 49, счетчика 50, элемента И 51,триггера 52, элемента И 53 и генератораимпульсов 54,Первый и второй входы квадратора 1соединены соответственно с первым 55 ивторым 56 выходами программно-временного блока 20, третьи входы - с выходамиблока элементов И 18, а выходы - с первымивходами блока элементов И 19,Вход кодирующего преобразователя Охсоединен с входом компаратора 2 и первымвходом делителя 11, Выход компаратора 2соединен с первым 57 входом программновременного блока 20.Выход генератора импульсов 3 соединен с входом делителя 4, первый, второй итретий выходы которого соединены соответственно с первыми входами аналогоцифровых преобразователей 12 и 17,первым входом счетчика 5 и первыми входами формирователя интервала выборок 8.Третий и четвертый входы счетчика 5 соединены соответственно с третьим 58 и четвертым 59 выходами программно-временногоблока 20. Выходы счетчика 5 соединены спервыми входами дешифратора 6, второйвход которого соединен с пятым 60 выходомпрограммно-временного блока 20, Выходыдешифратора 6 соединены с первыми входами регистра 7, вход которого соединен сшестым 61 выходом программно-временного блока 20, Выходы регистра 7 соединеныс вторыми входами формирователя интервалов выборок 8, третий вход которого соединен с седьмым 62 выходомпрограммно-временного блока 20, Выходформирователя интервала выборок 8 соединен с вторым 63 входом программно-временного блока 20,Первый вход блока элементов И 9 соединен с восьмым 64 выходом программновременного блока 20. Вторые входы блокаэлементов И 9 соединены с выходами счетчика 10, Выходы блока элементов И 9 соединены с первыми входами блока деления 24,Первый вход счетчика 10 соединен с выходом триггера 29, Второй вход счетчика 10соединен с девятым 65 выходом программно-временного блока 20.Вторые входы датчика 11 соединены свыходами дешифратора 16 и первыми входами дешифратора 26. Выход делителя 11соединен со вторым входом аналого-цифрового преобразователя 12 и первым входомвычитателя 15,Третий вход аналого-цифрового преобразователя 12 соединен с вторым входоманалого-цифрового преобразователя 17,входом триггера 29 и десятым выходам 66программно-временного блока 20,Выходы аналого-цифрового преобразо 5 вателя 12 соединены с первыми входами регистра 13, второй вход которого соединен 10204050 55 с одиннадцатым 67 выходом программно- временного блока 20, Выходы регистра 13 соединены с входами двшифратора 16 и первыми входами блока элементов И 1,8; Выход цифроаналогового преобразователя 14 соединен с вторым входом вычитателя 15, выход которого соединен с третьим вхо-.дом аналого-цифрового преобразователя 17. Выходы аналого-цифрового преобразователя 17 соединены со вторыми входами блока элементов И 18.Третий вход блока элементов И 18 соединен с двенадцатым выходом 68 программно-временного блока 20, тринадцатый 69выход которого соединен с вторым входом блока элементов И 19. Выходы блока элементов И 19 соединены с вторыми входамидешифратора 26Четырнадцатый 70, пятнадцатый 71, шестнадцатый 72, семнадцатый 73, восемнадцатый 74, девятнадцатый 75, двадцатый 76, двадцать первый 77 и двадцать второй 78 выходы программно-временного блока 20 соответственно соединены с первым входом сумматора 23, с вторым входом сумма-, . тора 23, с первым входом блока элементов И 21, с вторым входом блока деления 24, стретьим входом блока деления 24, с первым входом блока элементов И 22, с первым входом блока извлечения корня 25, с вторымвходом блока извлечения корня, с первым. входом дешифратора 27.Вторые входы блока элементов И 21 соединены с выходами сумматора 23, третьивходы которого соединены с выходами дешифратора 26, Выходы блока элементов И 21 соединены с четвертыми входами блока деления 24 выходы которого соединены с вторыми входами блока элементов И 22. Выходы блока элементов И 22 соединены с третьими входами блока извлечения корня25, выходы которого соединены с вторымивходами дешифратора 27. Выходы дешифратора 27 соединены с входами индикатора 28,Устройство работает следующим образом.Переменный сигнал Ох поступает на компаратор 2 и измерительныйвход делителя 11, По выходным сигналам компаратора 2 программно-временной блок 20 формирует управляющие сигналы, синхронизирующие работу всего устройства. Временные положения сигналов программно-временного блока 20 показаны на фиг.2, В нулевое тирующий сигнал вычитателя 15 ЛО = (О, - состояние устанавливаются счетчик 10, -О)(где Ох - входной сигнал, Ох - сигнал на квадратор 1, сумматор 23, блок деления 24 выходе цифроаналогового преобразователя и блок извлечения корня 25 сигналами, по), поступает на аналого-цифровой преобступающими с 65, 55, 70, 73, 76 выходом 5 разователь 17. Разностный сигнал ЛО, в программно-временногоблока 20. аналого-цифровом преобразователе 17 поС помощью генератора импульсов 3, де- сигналам, поступающим с 66 выхода блокалителя 4, счетчика 5, дешифратора 6, реги- . Управления, преобразуется в код й) стра 7 и формирователя интервала выбоРок (младшие ра.8 вырабатываются сигналы запуска анало Пмладшие разряды входного сигнала,ри появлении управляющего сигналаго-цифровых преобразователей 17 и 12, Чана выходе 68 программно-временного блостота запуска преобразователя .17 должнака кодовая информация аналого-циф о 20быть оптимальной, т,е, число выборок за вого преобразователя 17 ( йм - младшиефр ц -ц ьропериод входного сигнала определяется за- аз я ы иданной ь очностью измерения.разряды) и регистра 13 (й -- старшиеСчетчик 5 подсчитывает число импуль- Разряды входного сигнала) через блок элесов, которые формируются генератором им- ментов И 18 поступает на квадратор 1, где пульсов 3 и делителем 4.за один период запоминается, При поступлении сигнала с входного сигнала. Для этого счетчик 5 уста выхода программно-временного блока 20 навливается в нулевое состояние сигналом, 20 квадраторе 1 производится возведение в постУпающим с выхода 58 программно-вре- адрат кода текущей выборки Ц, При поменного блока 20, и подсчитывает счетные ступлении управляющего сигнала с выхода импульсы, поступающие на него за один 69 программно-временногоблока 20 значепериод входного сигнала, Разрешение на ние М из квадратора 1 переписывается чепРохождение импульсов на счетчик 5 пос 1 У Рез блок эеентов И 19 и дешифратор 26 в пает с выхода 59 программно-временного сумматор 23, Кодовая информация квадраблока 20; Показания счетчика 5 анализиру тор зависимости от уровня сигнала (выется дешифратором 6 и при наличии управ- боРки), определяемого аналого-цифровым ляющего сигнала на выходе 60 дешифратор преобразователем 12, поступает на разные 6 выдает сигнал на регистр 7, который в нем 30 "ды сумматора 23, имеющие разные весозапоминается, Формирователь интервала вые коэффициенты управление разделенивыборок 8 по состоянию регистра 7 и соот- м информации, поступающей из ветствующим этому состоянию сигналам де- квадратора 1 на сумматор 23 осуществляетлителя 4 формирует сигналы определенной ся сигналами дешифратора 16, аналиэируючастоты, которые поступают на вход 63 про щего кодовую информацию граммно-временного блока 20. По этим сиг- аналого-цифрового преобразователя 12, налам блок 20 на выходе 66 вырабатывае хранящуюся в Регистре 13, В сумматоре 23 сигналы запуска аналого-цифровых преоб Ри поступлении сигнала с выхода 71 проразователей 17 и 12. граммно-временного блока 20 производитПо сигналам запуска, поступающим с 66 40 ся суммирование квадратов кодов текущих выхода пРограммно-временного блока 20 ачении выбор 1 + Й 2 +" + Йп, Реаналого-цифровой преобразователь 12 пре 2образует текущее значение выборки в ко зультат сложения(, й ) Сумматора 23 чеЙ 1 ст (старшие разряды входного сигнала) Рез б ок элементов И 21 при наличии управК ДлРезультат преобразователя в виде парал ляющего сигнала на выходе 72 лельного кода поступает на информацион программно-временного блока 20 поступаный вход регистра 13, При поступлении ет на первый вход блока деления 24. На управляющего сигнала с выхода 67 про рой вход блока деления 24 поступает код граммно-временного блока 20 эта информа- числа выбоРок, сфоРмиРованный счетчиком 10, ция запоминается в регистре 13, 50 через блок элементов И 9 при наличии управ- Дешифратор 16 анализирует информацию, ляющего сигнала на выходе 64 программно- хРанящуюся в регистре 13 (код ц) и вы временногоблока 20. Припоступлениисигнала дает управляющий сигнал на делитель 11 и да Рогр Ре е ого б ока 20с выхода 74 программно-временного блока 2дешифратор 26, Делитель 11 изменяет свойв блоке деления 24 производится деление чискозффициеитпередачиврезультвтечетоиз пе .Х ф ф+4+ +кв р з меняется амплитуда сигнала, поступающе- ииго на первый вход вычитателя 15. На второй тат делеия врез блок элементов И 22 с вход вычитателя 15 поступает сигнал с циф- блока деления 24 поступает на блок извлероаналогового преобразователя 14. Резуль- чения корня 25 при наличии управляющегосигнала на выходе 75 программно-временного блока 20. При поступлении управляющего сигнала с выхода 77 программно-временного блока 20 в блоке извлечения корня25 производится извл ой и рмацииифункциональных преобразоварциональн ый среднеквадратичечению и.ременных сигналов, ется дешифратором 27 и при на вляющего сигнала на выходе 78 о-временного блока 20 считываатором 28. Результат ний, пропо скому зна дешифриру личии упра и рограммн ется индик Формула изобретения 15 Кодирующий преобразователь, содержащий компаратор, вход которого является входом преобразователя, первый дешифратор, выход которого подключен к входу индикатора, и первый аналого-цифровой 20 преобразователь, о т л и ч а ю щ и й с я тем, что, с целью повышения точности преобразователя, в него введены генератор импульсов, второй, третий и четвертый дешифраторы, делители, счетчики, регист ры, триггер, вычитатель, сумматор, квадратор, блок извлечения корня, блоки элементов И, блок деления, цифроаналоговый преобразователь, второй аналого-цифровой преобразователь, программно-временной блок и 30 формирователь интервала выборок, выход компаратора и выход формирователя интервала выборок соединены соответственно с первым и вторым входами программно-временного блока, первый и второй выходы ко торого соединены с первыми входами соответственно блока извлечения корня и первого блока элементов И, третий и четвертый выходы программно-временного блока соединены соответственно с первым и вто рым входами блока деления, выход которого соединен с вторым входом первого блока элементов И, выход которого соединен с вторыми входами блока извлечения корня, пятый выход программно-временного блока 45 соединен с первым входом первого регистра, выходы которого соединены непосредственно с первыми входами второго блока элементов И и входами второго дешифратора и через цифроаналоговый преобразова .тель - с первым входом вычитателя, выход которого соединен с первым входом первого аналого-цифрового преобразователя, выходы которого соединены с вторыми входами второго блока элементов И, шестой 55 выход программно-временного блока дЬединен с вторым входом первого аналогоцифрового преобразователя, первым входом второго аналого-цифрового преобразователя и входом триггера, выход кото" рого соединен с первым входом первого счетчика, выходы которого соединены с первыми входами третьего блока элементов И, выходы которого соединены с третьими входами блока деления, седьмой и восьмой выходы программно-временного блока соединены соответственно с первым входом первого дешифратора и вторым входом третьего блока элементов И, девятый выход программно-временного блока соединенс первым входом четвертого блока элементов И, выходы которого соединены с четвертыми входами блока деления, десятый и одиннадцатый выходы программно-временного блока соединены соответственно с первым и вторым входами сумматора. выходы которого соединены с вторыми входами четвертого блока элементов И, двенадцатый выход программно-временного блока соединен с первым входом пятого блока элементов И, выходы котороо соединены с первыми входами третьего дешифратора, выходы которого соединены с соответствующимитретьими входами сумматора, тринадцатый и четырнадцатый выходы программно-временного блока соединены соответственно с первым и вторым входами квадратора, выходы которого соединены с вторыми входами пятого блока элементов И, пятнадцатый выход программно-временного блока соединен с третьим входом второго блока элементов И, выходы которого соединенытретьими входами квадратора, шестнадца- тый, семнадцатый и восемнадцатый выходы программно-временного блока соединены соответственно с вторым входом первого счетчика, первым и вторым входами второго счетчика, выход которого соединен с первым входом четвертого дешифратора, выход которого соединен с первым входом второго регистра, выход которого соединен с первым входом формирователя интервала выборок, девятнадцатый, двадцатый, двадцать первый и двадцать второй выходы программно-временного блока соединены соответственно с вторым входом четвертого дешифратора, вторым входом второго регистра, вторым входом формирователя интервала выборок и третьим входом блока извлечения корня, выходы которого соединены с вторыми входами первого дешифратора, выход генератора импульсов соединен с входом первого делителя, первый, вторые и третий выходы которого соединены соответственно с третьим входом второго счетчика, третьими входами формирователя интервалов выборок и третьим входом первого аналого-цифрового преобразователя и вторым входом второго аналого-цифрового преобразователя, выходывторого деаифратора соединены с вторыми входами третьего дешифратора и первыми входами второго делителя, второй вход которого подключен к входу преобразователя, выход соединен с вторым входом вычитателя и с третьим входом второго аналого-цифрового преобразователя, первйй и второй выходы которого соединены соответственно с третьим входом вычитателя и вторыми Б входами первого регистра.

Смотреть

Заявка

4762809, 23.11.1989

ИНСТИТУТ ЭЛЕКТРОДИНАМИКИ АН УССР

БОНДАРЕНКО ВЛАДИМИР МИХАЙЛОВИЧ, СИРЕНКО НИКОЛАЙ ВАСИЛЬЕВИЧ, МАРАНОВ АЛЕКСАНДР ВИКТОРОВИЧ, ЧИГИРИН ЮРИЙ ТРОФИМОВИЧ

МПК / Метки

МПК: H03M 1/12, H03M 13/00

Метки: кодирующий

Опубликовано: 15.08.1992

Код ссылки

<a href="https://patents.su/10-1755376-kodiruyushhijj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Кодирующий преобразователь</a>

Похожие патенты