Аналого-цифровой преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 4 Н 03 М / ОМИТЕ ОтнРыт ГОСУДАРСТ 8 ЕННЫПО ИЗОБРЕТЕНИЯМПРИ ГКНТ СССР ПИСАНИЕ ИЗОБРЕТЕНИЯВТОРСНОМУ СВИДЕТЕЛЬСТВУ(56) Быхтияров Г.Д. Аналогопреобразователи. М,: Сов. р1980, с. 30, рис. 2,2,Гитис Э.И. Преобразователимации для электронных цифровыхчислительных устройств. М.: Эн1975, с. 298, рис, 7-701,.ЯО 1451857 ОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ(57) Изобретение относится к информационно-измерительной и вычислительной технике и может быть использовано в системах автоматического контроля и управления технологическими процессами. Изобретение позволяет повысить точность преобразования путемадаптации. Это достигается тем, чтов аналого-цифровой преобразователь,содержащий элемент сравнения, тактовый генератор, элемент И, регистрсдвига, триггеры, элементы И, введены элементы сравнения, делители частоты, вентильные элементы, источникпостоянных напряжений, клнщи, счетчик, элементы задержки, блок вычитания, аналоговые сумматоры, сумматор,нвертор, элементы ИЛИ. 3 ил.451857 иы У(7 УЮ Ид 1 Цр а 2 Уд Ных 70 ИО 01001011 О 001101.5 1 О 8 ыхоа Подписно 9 91/55 Тираж осударственного коми 113035, МоскЗаказВНИИПИ и открытиям при ГКНТ Сб д. 4/5 ретениушская та по из Ж, л. РРеетная4 зводственцс-полиграфическое предприятие, г, Ужг Составитель А.ТитовРедактор А.Маковская Техред М.Ходанич Корректор Э,ЛончаковаИзобретение относится к информационно-измерительной и вычислительнойтехнике и может быть использовано всистемах автоматического контроля иуправления технологическими процессами,Целью изобретения является повышение точности преобразования путемадаптации, 10На фиг. 1 приведена функциональная схема преобразователя; на фиг,2показано аналого-цифровое преобразование входного сигнала.Аналого-цифровой преобразователь 15содержит шину 1 установки в "0", элемент ИЛИ 2, триггер 3, ключ 4, элемент ИЛИ 5, аналоговый сумматор 6,элемент 7 сравнения, элемент И 8,ключи 9, 10, элемент ИЛИ 11, триггер 2012, элемент 13 задержки, блок 14 вычитания, вентильные элементы 15, 16,инвертор 17, элемент ИЛИ 18, элементИЛИ 19, аналоговый сумматор 20, элемент 21 сравнения, элемент И 22, ключ 2523, элемент ИЛИ 24, элемент 25 сравнения, источник 26 постоянных напряжений, элемент 27 сравнения, элементИ 28, элемент И 29, элемент 30 задержки, элемент 31 задержки, элемент И 3032, элемент И 33, элемент 34 сравнения, элемент 35 сравнения, элементИЛИ 36, триггер 37, элемент И 38,триггер 39, элемент НЕ 40, элементНЕ 41, элемент И 42, тактовый генератор 43, элемент И 44, элемент И45, делитель 46 частоты, входную шину 47, элемент И 48, элемент И 49,элемент И 50, регистр 51 сдвига, сумматор 52; выходные шины 53, 54, элемент И 55, делитель 56 частоты, элемент ИЛИ 57, элемент И 58, счетчик59, элемент ИЛИ 60, входную шину 61,элемент ИЛИ 62, элемент ИЛИ 63, элемент И 64. 45Преобразователь работает следуюшим образом,Б момент времени 1,. на шину 1 подается единичный импульс,.которыйустанавливает триггеры 3, 12, 37, 5039, аналоговые сумматоры 6, 20, делители 46, 56, регистр 51 и сумматор52 в нулевое состояние, а счетчик59 - в единичное.На втором выходе источника 26 постоянных напряжений установлено напряжение, равное по величине -Ид/2,на первом - 1/2, на четвертом - 1 А,а на третьем - 1,5 Пд, где 11 д - шаг дискретизации по напряжению, Преобразователь готов к преобразованиюсигнала в цифровой код.В момент времени 1 на входнуюшину 47 поступает сигнал произвольнойформы (фиг. 2), который подается напервые входы элементов 27, 34, 35сравнения и блока 14 вычитания, навторой вход которого подается этотже сигнал, но задержанный элементам13 на время С, гдес - интервалдискретизации.На второи вход элемента 34 поступает напряжение, равное 11/2, с первого выхода источника 26, а с еговторого выхода на второй вход элемента 35 поступает напряжение, равное-1 А/2. Когда величина напряжения преобразуемого сигнала 11 щ по абсолютнойвеличине станет больше 11/2, т,е.(11(ъЦ/2, то на выходе элементов34, 35 появится напряжение логическойединицы в зависимости от того, положительно оно или отрицательно, Напряжение логической единицы черезэлемент 36 переводит триггер 37 в еди.ничное состояние.Напряжение логической единицы синверсного выхода триггера 37 поступает на вторые входы элементов 32,44, разрешая прохождение информации,поступающей на их первые входы, на ихвыходы.Тактовые импульсы с выхода тактового генератора 43 через" элемент44 поступают на первые входы элементов 38, 45,Первый тактовый импульс, поступивший на первый вход элемента 38, поступает на его выход, так как на еговтором входе присутствует напряжениелогической единицы с прямого выходатриггера 39, и переводит триггер 39в единичное состояние. Импульс с выхода элемента 38 также через элементы 33 и 32 поступает соответственнона второй и первый входы элементов29, 28.В зависимости от того, какое изнапряжений, поступающих в этот момент времени на первый и второй входы элемента 27, больше, т,е, как изменяется форма преобразуемого сигнала, на первом или втором его. выходебудет присутствовать напряжение логической единицы, которое поступает напервый или второй вход элементов 29и 28 соответственно, Па выходе эле 1451857мента 29 или 28 появляется тактовыйимпульс, который поступает на первыевходы ключа 4 или 10 соответственно,открывая соответствующий иэ ни , ипереводит триггер 3 или 12 в единичное состояние,Напряжение с выхода блока 14 поступает на входы элементов 5, 16,Если напряжение положительное, тооно через элемент 15 (элемент 16его не пропускает) поступает на второй вход элемента 18 и далее на еговыход, а если отрицательное, то через элемент 16 (через элемент 15 непроходит) оно поступает на первыйвход элемента 18 и далее на его выход, предварительно инвертируясь инвертором 17,Таким образом, на выходе элемента 1 8 будет положительное напряжение, равное 1,з( С ) = /Т,1( С ) -11( С- д ) /,где 11- входное напряжение; 11 (С-- ь) - входное напряжение, задержанное на интервал дискретизации с,Напряжение 11,(С) поступает навторые входы ключей 4 и 3, За время,равное длительности тактового импульса, мгновенное значение напряжения,поступившего на вторые входы ключа4 или 10 в данный момент времени,поступает на выход соответственноключа 4 или 10 и далее, поступая соответственно на первый или второйсуммирующий вход аналогового сумматора 20 или 6, записывается в него.Нервый тактовый импульс также поступает через элемент 63 на входы элементов 30, 31,Задержанный импульс с выхода элемента 31 появляется через время 1/ЗТ,с момента его поступления на вход,так как время задержки элемента 31равно 1/ЗТ где Т, - период следования тактовых импульсов и поступаетна элементы 48, 49, 50, разрешаяАормирование первой триады в регистре 51 и числового значения последовательности преобразуемого сигналана выходе сумматора 52. Состояния выходов элементов 25, 7, 2 записываются соответственно в первый, второй и третий разряды регистра 51, а состояния элементов 7 и 21 поступают соответственно на. суммирующий и вычитающий входы сумматора 52, изменяя соответственно его состояние. Если 1 - /1. (С,-1, (С - с,)/)1 4/2 или1 ю,= /" ( С )-Б (С- сд )/ ) 114/2, то соответственно во второй или третий разряд первой триады в регистр 51 записывается в противном случаец 0Если 1.16, ъ 1,51, или 11 )1,511 д, тона выходе элемента 25 - напряжение 10 логического нуля и в первый разрядпервой триады, первый разряд регист -ра 51 соответственно, записывается"0", в противном случае - "1.Если 114, )11 /2, то к содержимому 15 сумматора 52 прибавляется единица,так как на его суммирующий вход поступает напряжение логической единицы.Если И,ъ 11 д/2, то из содержимого 20 сумматора 52 вычитается единица, таккак на его вычитающий вход поступаетнапряжение логической единицы,Содержимое сумматора 52 поступаетс его выхода на выходную птину 54, 25Импульс с выхода элемента 30, задержанный на время 2/ЗТ с момента .тиего поступления на вход, так как время задержки элемента 30 равно 2/ЗТщ,30 где Т, - период следования тактовыхимпульсов тактового генератора 43,поступает на первые входы элементов8 и 22В зависимости от того, какойиз триггеров (3 или 12) находитсяв единичном состоянии, на выходахэлемента 8 или 22 появляется единичный импульс,Единичный импульс с выхода элемента 8 или 22 соответственно посту 40 пает на вторые входы ключа 9 или 23соответственно и через соответствующий из них напряжение поступает навычитающий выход аналоговых сумматоров 6 или 20 и вычитается из содержи 45 мого соответствующего сумматора.Напряжение на выходе соответствующего аналогового сумматора 6 или 20станет равным 11= /11(С )-1 (С- с )/ -11 дили 11 =/1. (С)-Б (С- сд)-1.1 д,Второй тактовый импульс с выходаэлемента 44 поступает на первые входы элементов 39 и 45, На втором входе элемента 38 присутствует напряжение логического нуля с прямого выходатриггера 39, а на втором входе элемента 45 - напряжение логическойединицы с его же инверсного выхода,поэтому он проходит на выход толькоэлемента 45, 1451857510Ф15 20 Тактовый импульс с выхода элемента И 45 поступает на счетный вход делителя 46 и на элементы 55, 58.Так как состояние счетчика 59 единичное, то на выходе элемента 57 присутствует напряжение логической единицы, которое поступает на второйвход элемента 55,разрешая прохождение тактового импульса на его выход,с которого тактовый импульс поступает на счетный вход делителя 56, сдвигающий вход регистра 51, сдвигая информацию в нем на один разряд, и навыходную шину 61, На выходной шине53 появляется первый разряд первойтриады, а на выходной шине 61 - тактовый импульс, соответствующий первому разряду первой триады.Если на выходе элемента 25 присутствует напряжение логической единицы, т.е. напряжение на первом еговходе меньше 1,5 Б, то тактовый импульс проходит через элемент 58 насчетный вход счетчика 59, вычитая изего содержимого единицу,Третий тактовый импульс с выходаэлемента 44, пройдя через элемент45, поступает на счетный вход делителя 46 и на элементы 55, 58.Напряжение логической едийицы свыхода элемента 57 поступает на элементы 55, 58. С выхода элемента 55тактовый импульс поступает на входделителя 56, на сдвигающий вход регистра 51, сдвигая информацию в нем наодин разряд, и на выходную шину 61,На выходной шине 53 будет второйразряд первой триады, а на выходнойшине 61 - второй тактовый импульс,соответствующий второму разряду первой триады,Третий тактовый импульс поступает через элемент 58 на счетный вход счетчика 59, вычитая из его содержимого единицу, т,е, его содержимое станет равным единице.Четвертый тактовый импульс с выхода элемента 44 через элемент И 45 поступает на счетный вход делителя 46 и на элементы 55, 58, Так как в счетчике 59 записана единица, то на его первом выходе присутствует напряжение логической единицы, которое поступает на выход элемента 57, на выходе элемента 55 появляется импульс, который пос.тупает на счетный вход делителя 56, на сдвигающий вход 25 30 35 40 45 50 55 регистра 51, сдвигая информацию внем на один разряд, и на выходную шину 61,На выходной нине 53 появляетсятретий разряд первой триады, а навыходной шине 61 - тактовый импульс, соответствующий третьему разряду триады.Так как делитель 56 имеет коэффициент деления три, то на его выходепоявляется единичный импульс, котбрый поступает на первый вход элемента И 64, Если П 6,11 /2 и Цс 13/2,то на выходе элемента 62 - напряжение логического нуля, которое поступает на второй вход элемента И 64,и импульс, поступивший на первый еговход, не проходит на выход,Если 16 Р Нд/2 или 11 до)1.1 д /2тоимпульс проходит на выход элемента64, так как на втором его входе присутствует напряжение логической единицы, Но в этом случае Ц 6 =)11(С)- (С с.д) ) 1 51 Гд или Ио =113,(С)11 (С с)/ ,5 П 4, и при прохождениипредыдущих трех импульсов на выходэлемента 58 они не проходят, так какна его третьем входе присутствуетнапряжение логического нуля, и содержимое счетчика 59 остается неизменным, т,е, находится в единичном состоянииС выхода элемента 64 единичныйимпульс поступает на входы элементов30, 31.С выхода элемента 31 задержанныйимпульс поступает на элементы 48, 49,50 через время 1/ЗТ с момента поступления его на вход,В соответствующие разряды регистра51 записываются состояния элементов7, 21, 35, Так будет сформированавторая триада преобразования сигналав регистре 51,Если содержимое аналогового сумматора 6 или 20 больше напряжения Бд/2,то на выходе соответственно элемента7 или 21 - напряжение логической единицы, а если оно больше 1,5 Т, то навыходе элемента 25 присутствует напряжение логического нуля, в противном случае на выходах элементов 7 и21 - напряжение логического нуля, ана выходе элемента 25 - логическойединицы.Состояние выхода элемента 49 поступает на суммирующий вход суммато 1451857ра 52, а состояние выхода элемента50 - на вычитающий вход сумматора 52.Если на выходе элемента 49 или50 напряжение логической единицы, тосостояние сумматора 52 изменяется.Через время 2/ЗТ ина выходе элемента 30 появляется задержанный на время 2/ЗТ ц импульс, который поступаетна первые входы элементов 8 и 22, на 10вторые входы которых поступает напряжение с инверсных выходов триггеров 3 и 12 соответственно. В зависимости от того, какой из них находит.ся в единичном состоянии, напряжение 15логической единицы с его инверсноговыхода пропускает задержанный импульс, поступивший на первый вход соответственно элемента 8 или 22, наего выход. Этот импульс открывает 20соответственно ключ 9 или 23, на вычитающий вход соответствующего аналогового сумматора 6 или 20 поступаетнапряжение, равное 13 А, которое вычитается из содержимого соответствующего аналогового сумматора 6 или 20.Следующий тактовый импульс с выхода элемента 44, пройдя через элемент 45, поступает на счетный входделителя 46 и на элементы 55, 58, Ес- Э 0ли на выходе элемента 57 - напряжение логического нуля, то тактовый;импульс не проходит на выходы элемен"тов 55, 58,Если на выходе элемента 25 было 35напряжение логического нуля, т,е.напряжение на его первом входе больше 1,511 до поступления второго импульса с выхода элемента 44, то состояние счетчика 59 остается единичным, так как на первом входе элемента 58 присутствовало напряжение логического нуля и импульсы на его выход не проходили.В этом случае преобразователь работает по описанному выше алгоритму,только через элемент 58 не будут про"ходить тактовые импульсы на счетныйвход счетчика 59. Когда на выходеэлемента 25 появится напряжение логической единицы после очередного вычитания из содержимого аналоговогосумматора 6 или 20 напряжения, равного 13, то следующие три тактовыхимпульса, пройдя через элемент 58 на 55смежный вход счетчика 59, установятего в нулевое состояние.Когда на выходе :делителя 46 появится единичный импульс, это будет свидетельствовать о второй точке дискретизации, так как 4 =и,1 где п - коэйциент деления делителя 46, Т, - период следования тактовых импульсов. Этот импульс через элементы 33 и 32 поступит на элементы 28 и 29,В зависимости от того, на каком выходе элемента 27 присутствует напряжение логической единицы, единичный импульс пройдет. через элемент 28 или 29 на его выход. Этот единичный импульс установит (или оставит в единичном состояник) триггер 3 или 2 и переведет (или оставит в нулевом состоянии) триггер 12 или 3. Единичный импульс отктроет также на время его длительности ключ 4 или 10. К содержимому аналогового сумматора 6 или 20 соответственно суммируется мгновенное значение разности напряжений в моменты времени,. соответствующие второи и первой точкам дискретизации, т.е. Ц =(13 (С+ с)- 13,(С)( .Если до того,в первой точке дискретизации 13 (С)-13(С-С) 0, а во второй точке дискретизации Б (+сС) -Вх -13(С)( О, то в аналоговом сумматоре 20 будет напряжение, по величине равное 13 ю =(13 (С+ с)-Б (С)С .Если 1.1 (С)-13(С-с.)С О, а ,1 (С+ +Г) ъ О, то в аналоговом сумматоре 6 будет напряжение, по величине равное 116 = 11,(С+ сд)-13 ь(С) I13,(С)-и,(С- )0 ( + )- в .13,(С) ) О, то в аналоговом сумматоре б будет напряжение, по величине равное 11 =СИ (С+с)-13(С)+11,(, а если 11(С) - 11(С-д)С 0 и 13 (С+с,)-1(С)С с О, то в аналоговом сумматоре 20 будет напряжение, по величине равное/ 11,= 711,(С+")-ц,(С)+тЪ, , где 13, = =С 11 -1 с 11 д, -1 д/2 с И 6 сад/2; 13 д = =/11-1 с 13 АС, -ПС,/2 с 3,042, где Х - число уровней дискретизации по амплитуде на интервале дискретизации по времени.Если 136 131,/2 или 13 ро,13/2, то на выходе элемента 7 или 21 соответственно - напряжение логической единицы, в противном случае - напряжение логического нуля.Если У 1 у 5 Бд или 13202)1 у 5 ПАу то61на выходе элемента 25 - напряжение логического нуля, в противном случае- напряжение логической единицы.Единичный импульс с выхода делителя 46 через элемент 60 также посту 1451857 105 10 15 20 25 30 35 40 45 50 55 пает на установочный вход. счетчика59, устанавливая его в единичное состояние, и через элемент 63 - на входы элементов 30 и 31. Единичный импульс, задержанный элементом 31, поступает на элементы 48, 49 и 50. Взависимости от состояния выходов элементов 7, 21, 25 в регистре 51 будетсформирована следующая триада.Состояния выходов элементов 49,50 поступают соответственно на суммирующий и вычитающий входы сумматора 52. В зависимости от поступающихна них напряжений изменяется состояние сумматора 52. Содержимое сумматора 52 поступает на выходную шину 54.Задержанный импульс с выхода элемента 30 поступает на элементы Ъ и22. При наличии на первом входе элемента 8 или 22 напряжения логическойединицы на выходе его появляется задержанный импульс, из содержимогоаналогового сумматора 6 или 20 соот-ветственно вычитается напряжение,равное Уд.Следующий тактовый импульс тактового генератора 43 через элементы 44,45 поступает на счетный вход делителя 46 и на элементы 55, 58.Если на выходе элемента 25 сравнения напряжение логического нуля, т.е.(1 ф 50 или Пг 1 ф 5 цфф то импульспроходит, если же Цбт 15 Ъ или Цог)1,51.1, то на выход элемента 58этот импульс не проходит, так как напервом его входе напряжение логического нуля, и состояние счетчика 59остается без изменения. Через элемент 55 импульс поступает на счетныйвход делителя 56, сдвигающий входрегистра 51, сдвигая его содержимоена один разряд (при этом на.выходнойшине,53 появляется содержимое первого разряда считываемой триады),и навыходную пину 61, свидетельствуя отом, что на выходную шину 53 выданпервый разряд триады,Второй и третий импульсы совершают те же.действия, что и предыдущий.Отличие только в том, что после третьего импульса на выходе делителя56 появится единичный импульс, который поступит на входы элементов 30,51, если на втором входе элемента 64напряжение логической единицы.Задержанный импульс на выходе элемента 31 появится через время, равное 1/ЗТ поступит на элементы 48,49, 50, разрешая перепись состояния выходов элементов 7, 21 и 25 соответственно в первый, второй и третий разряды регистра 51, В регистре 51 будет сформирована очередная триада,Выходное напряжение логического нуля или единицы с выходов элементов 49, 50 подается соответственно на суммирующий или вычитающий вход сумматора 52.Содержимое сумматора 52 увеличивается или уменьшается на единицу взависимости от того, на какой его вход поступило напряжение логической единицы. Содержимое сумматора 52 поступает на выходную шину 54.Импульс с выхода второго элемента30, задержанный на время 2/ЗТ- поступает на элементы 8, 22. В зависимости от того, какой из триггеров (3 или 12) находится в единичном состоянии, напряжение логической единицы с инверсного выхода одного из них пропускает единичный задержанный импульс на выход элемента 8 или 22 соответственно, при этом открывается на время длительности импульса ключ 9 или 23 соответственно, Напряжение, равное П, с выхода соответствующего ключа 9 или 23 поступает на вычитающий вход соответственно аналогового сумматора 6 или 20. Содержимое сумматора 6 или 20 уменьшится на П и станет равным 11 бг =/П (1+сд-П Д 1)/ -Бд или соответственно ТЗ = /11 щ( Ь+д)-Пд(1)/ -13 д. Если Бб ) )1,5 Бд или Пд 1,50, то на выходе элемента 25 - напряжение логического нуля и преобразователь будет работать по описанному алгоритму до тех пор, пока не выполнится неравенство У =/Б(С+ )-У(С)/ -К 13 А ( 1,51.1 д или 4 с,=/16 + ф,)-"вх(т)/ -К Пд 1 ь 50 д э где К=При выполнении этих неравенств на выходе элемента 25 появляется напряжение логической единицы, которое поступает на первый вход элемента 58, разрешая тем самым прохождение на его выход импульсов, поступающих на его второй вход, После этого три импульса поступают на вычитающий вход счетчика 59 и его состояние становится нулевым. Напряжение логического нуля с его выходов, пройдя через элемент 57,. запрещает прохождение импульсов через элементы 55, 58, а единичный импульс с выхода де 14518572лителя 56 частоты разрешает формирование последней триады на второй точке дискретизации, вычитание из содержимого первого 6 или второго 20 анало 5 гового сумматора величиныи окончательно формирует состояние сумматора 52, соответствующее значению амплитуды напряжения на второй точке дискретизации. 1 Оформула изобретенияАналого-цифровой преобразователь, содержащий первый элемент сравнения, 15 первый вход которого является входной шиной, тактовый генератор, выход которого соединен с первым входом первого элемента И, регистр сдвига, четыре триггера, четырнадцать элемен О тов И, о т л и ч а ю щ и й с я тем что, с целью повышения точности, в него введены пять элементов сравнения, два делителя частоты, два вентильных элемента, источник постоянных 25 напряжений, четыре ключа, счетчик импульсов, три элемента задержки, блок вычитания, два аналоговых сумка- тора, сумматор, инвертор, два элемента НЕ, двенадцать элементов ИЛИ, пер вые входы первого, второго, третьего четвертого и пятого элементов ИЛИ, входы установки в "О" первого и второго триггеров, первого и второго делителей частоты, регистра сдвига и сумматора объединены и являются шиной установки нуля, выход первого элемента ИЛИ соединен с входом установки в "0" третьего триггера, второй вход первого элемента ИЛИ объеди О нен с вторым входом второго элемента ИЛИ и соединен с выходом второго элемента И, третий вход первого элемента ИЛИ объединен с входом установки в 1 четвертого триггера, с первым 45 входом первого ключа, с вторым входом третьего элемента ИЛИ и соединены с выходом третьего элемента И, первый вход которого объединен с входом первого элемента НЕ и соединен с первым выходом второго элемента сравнения, второй вход третьего элемента И объединен с первыми входами второго и четвертого элементов И и соединен с выходом пятого элемента И, первый вход которого соединен с выходом шестого элемента ИЛИ, второй вход объединен с вторым входом первого элемента И и соединен с инверсным выходом второго триггера, вход установки в1 которого соединен с выходом седь мого элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и третьего элементов сравнения, первый вход последнего иэ которых объединен с первыми входами первого и второго элементов сравнения, входом первого элемента задержки и первым входом блока вычитания, второй вход третьего элемента сравнения объединен с первыми входами четвертого и пятого элементов сравнения и соединен с первым выхоДом источника постоянных напряжений, второй выход которого соединен с вторым входом первого элемента сравнения, третий выход соединен с первым входом шестого элемента сравнения, четвертый выход соединен с первыми входами второго и третьего ключей, второй вход второго ключа соединен с выходом шестого элемента И, выход второго ключа. соединен с вычитающим входом первого аналогового сумматора, суммирующий вход которого соединен с выходом четвертого ключа, а вход установки в нулевое состояние соединен с выходом третьего элемента ИЛИ, выход первого аналогового сумматора соединен с вторым входом четвертого элемента сравнения и первым входом восьмого элемента ИЛИ, второй вход которого объединен с вторым входом пятого элемента сравнения и соединен с выходом второго аналогового сумматора, выход восьмого элемента ИЛИ соединен с вторым входом шестого элемента сравнения, выход которого соединен с первыми входами седьмого и восьмого элементов И, второй вход седьмого элемента И объединен с первыми входами девятого и десятого элементов И и соединен с выходом второго элемента задержки, второй вход девятого элемента И объединен с первым входом девятого элемента ИЛИ и соединен с выходомчетвертогб элемента сравнения, второй вход десятого элемента И объединен с вторым входом девятого элемента ИЛИ и соединен с выходом пятого элемента сравнения, выход седьмого элемента И соединен с первым информационным входом регистра сдвига, выход девятого элемента И соединен с вторым информационным входом регистра сдвига и вычитающим входом сумматора, 1451857 14суммирующий вход которого. объединен с третьим индюрмационным входом регистра сдвига, соединен с выходом десятого элемента И, сдвигающий вход регистра сдвига объединен со счетным входом второго делителя частоты и соединен с выходом одиннадцатого элемента И, который является первой выходной шиной, выходы регистра сдвига 10 и сумматора являются соответственно второй и третьей выходными шинами, выход второго делителя частоты соединен с первым входом двенадцатого элемента И, второй вход которого соеди нен с выходом девятого элемента ИЛИ, а выход соединен с первым входом десятого элемента ИЛИ, второй вход которого объединен с вторым входом пятого элемента ИЛИ, первым входом 20 шес то го элемента ИЛИ и со единен с выходом первого делителя частоты, третий вход десятого элемента ИЛИ объединен с вторым входом шестого элемента ИЛИ, входом установки в "125 первого триггера и соединен с выходом тринадцатого элемента И, выход десятого элемента ИЛИ соединен с входами второго и третьего элементов задержки, выход последнего из кото рых соединен с первыми входами четырнадцатого и шестого элементов И, второй вход последнего,из которых соединен с прямым выходом третьего триггера, вход установки в "1" которого объединен с первым входом четвертого ключа, вторым входом четвертого элемента ИЛИ, третьим входом вто. рого элемента ИЛИ и соединен с выходом четвертого элемента И, второй 40 вход которого объединен с входом второго элемента НЕ и соединен с вторьм выходом вТорого элемента сравнения, выход второго элемента НЕ соединен с вторым входом второго элемента И, 45 третий вход которого соединен с выходом первого элемента НЕ, второй входвторого элемента сравнения объединенс вторым входом блока вычитания исоединен с выходом первого элементазадержки, выход блока вычитания сое"динен с входами первого и второговентильных элементов, выход первоговентильного элемента через инверторсоединен с первым входом одиннадцатого элемента ИЛИ, втррой вход которого соединен с выходом второго вен-.тильного элемента, а выход соединенс вторыми входами первого и четвертого ключей, выход первого элементаИ соединен с первыми входами пятнадцатого и тринадцатого элементов И,второй вход тринадцатого элемента Исоединен с прямым выходом первоготриггера, инверсный выход которогосоединен с вторым входом пятнадцатого элемента И, выход которого соединен со счетным входом первого делителя частоты, вторым входом восьмогоэлемента И и первым входом одиннадцатого элемента И, второй вход которого объединен с третьим входом восьмого элемента И и соединен с выходомдвенадцатого элемента ИЛИ, входы которого соединены с соответствующимивыходами счетчика импульсов, счетный вход которого соединен с выходомвосьмого элемента И, а вход установки в 0 - с выходом пятого элементаИЛИ, выход первого ключа соединен ссуммирующим входом второго аналогового сумматора, вычитающий вход которого соединен с выходом третьегоключа, второй вход которого соединенс выходом четырнадцатого элемента И,второй вход которого соединен с прямым выходом четвертого триггера, входустановки в 0 которого соединен свыходом второго элемента ЮИ.
СмотретьЗаявка
4197925, 25.12.1986
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И
БОРОДЕНКО ЕВГЕНИЙ ИВАНОВИЧ, ДУДАРЕВ ВАЛЕРИЙ АЛЕКСЕЕВИЧ, КУЗНЕЦОВ АЛЕКСАНДР ВЛАДИМИРОВИЧ, ГИРЕНКО ДМИТРИЙ АЛЕКСЕЕВИЧ, НАГОРНОВ БОРИС ИВАНОВИЧ
МПК / Метки
МПК: H03M 1/18
Метки: аналого-цифровой
Опубликовано: 15.01.1989
Код ссылки
<a href="https://patents.su/10-1451857-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь</a>
Предыдущий патент: Аналого-цифровой преобразователь
Следующий патент: Способ многоканального аналого-цифрового преобразования и многоканальный аналого-цифровой преобразователь
Случайный патент: Малогабаритный волноводный преобразователь волнб1 типа hoi в волну типа н зо