Номер патента: 1210221

Автор: Швед

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 19) 1 ИСАНИЕ ИЗОБРЕТ СТ а ивый вход ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬТИЙ РСНОМУ СВИДЕТ(56) Шляпоберский В.И.Элементы дискретных систем связи. - М.: Изд-во МО СССР, 965.Авторское свидетельство СССР792212, кл, й 04 6 3/00, 1980. (54)(57) СЧЕТНОЕ УСТРОЙСТВО, содер,жащее счетчик, включающий регистр, корректор кода, сумматор и синхронизатор переносов, вход переноса которого соединен с выходом перенос корректора кода, информационный вход которого соединен с первым информационным входом сумматор ходом регистра, информационнь которого соединен с выходом сумматора, а вход синхронизации корректора кода соединен с выходом счетчикасинхронизации, вход которого соединен с выходом генератора тактов,о т л и ч а ю щ е е с я тем, что,с целью повышения быстродействия ирасширения функциональных возможностей за счет обеспечения реверсивногосчета по выбираемому модулю счета,в него введены счетчик младшей декады, содержащий корректор кода,сумматор и регистр, информационныйвыход которого соединен с информационным входом корректора кода счетчика младшей декады и первым информационным входом сумматора счетчика младшей декады, информационныйвход и выход которого соединены синформационным выходом и информационным входом соответственно корректора кода и регистра счетчика младшей декады, а также синхронизатор счетных импульсов, первый и второй входы которого соединены соответственно с входом счетных импульсов и входом разрешения непрерывного счета счетного устройства, вход выбора модуля счета которого соединен с входом выбора модуля счета корректора счетчика, вход управления реверсом которого соединен с входами управления реверсом сумматоров счетчика и счетчика младшей декады и корректора кода младшей декады и является входом управления реверсом счетного устройства, выход генератора тактов соединен с тактовыми входами синхронизатора переносов, синхронизатора счетных импульсов и регистров счетчика и счетчика младшей декады, дополнительный выход счетчика синхронизации соединен с входом синхронизации синхронизатора переносов, выход синхронизатора счетных импульсов соединен с входами разрешения счета сумматора счетчика младшей декады и синхронизатора переноса, выход разрешения счета которого соединен с входом разрешения счета сумматора счетчика, вход переноса которого соединен с выходом переноса корректора кода счетчика, дополнительный вход переноса синхронизатора переносов соединен с выходом переноса корректора кода счетчика младшей декады и входом переноса сумматора счетчика младшей декады, каждый корректор кода содержит дешифратор, входы которого являются информационными входами корректора1210221 Составитель О. Скворцо Техред Т,Тулик аказ 531/ 11 И 1 венног по113035,ретении5, Раушс Патент Филиал П 1 Редактор И.Дербак раж 818 Государс делам изо осква, Л ректор Л,Патай Подписное омитета СССР открытий ая наб., д,4/5121,0221 кода, а выходы кодов, соответствуюцих пяти, девяти и нулю, соединеныс первыми входами соответственнопервого, второго и третьего элементосовпадения, первый вход третьегоэлемента совпадения соединен с первым входом четвертого элемента совпадения, второй вход которого являетсявходом управления реверсом корректора кода и соединен с вторым входом третьего элемента совпадения иинверсными вторыми входами первогои второго элементов совпадения,тр тьи и четвертые входы первого итретьего элементов совпадения соединены в корректоре кода счетчика соответственно с входом выбора модуляи входом синхронизации, выходы первого, второго, третьего и четвертогоэлементов совпадения соединены свходами шифратора двоичного кода,информационные выходы и выход переноса которого являются информационными выходами и выходом переносакорректора кода, синхронизатор переносов содержит четыре элемента И,элемент ИЛИ и два 3 -триггера первые входы первого и второго элементов И являются соответственно входомпереноса и входом синхронизации синхронизатора переносов, выход и второй вход первого элемента И соединены с первым входом элемента ИЛИ и,прямым выходом первого 3 -триггера,который является выходом разрешениясчета синхронизатора переносов, тактовый вход которого соединен с перИзобретение относится к измерительной и вычислительной технике и предназначено для использования в . технических средствах, принцип действия которых основан на подсчете количества импульсов, таких как электронные счетчики, таймеры, частотомеры, тахометры .и т.д.Цель изобретения - повышение быстродействия и расширение функцио- нальных возможностей счетного устрой вым входом третьего элемента И итактовым входом первого Э -триггера,11-вход которого соединен с выходомэлемента ИЛИ, второй вход которогосоединен с выходом второго элементаИ и вторым входом третьего элементаИ, выход которого соединен с тактовымвходом второго Р -триггера, 2 -вход,прямой выход и вход установки которого соединены соответственно с шинойнулевого логического сигнала, вторым входом второго элемента И и выходом четвертого элемента И, первыйи второй входы которого являютсядополнительным входом переноса и выхоцом разрешения счета, синхронизаторсчетных импульсов содержит первыйи второй триггеры задержки, элементзапрета и вспомогательный элемент .ИЛИ, выход которого является выходомразрешения счета синхронизаторасчетных импульсов, тактовый входкоторого соединен с тактовыми входами первого и второго триггеров задержки, прямые выходы которых соединены соответственно с прямым и инверсным входами элемента запрета, выход которого соединен с первым входом вспомогательного элемента ИЛИ,второй вход которого соединен с входом разрешения,непрерывного счета синхронизаторасчетных импульсов, вход счетныхимпульсов которого соединен с 2 входом первого триггера задержки,прямой выход которого соединенс 3 - входом второго триггера за-,держки,ства за счет обеспечения реверсивного счета по выбираемому модулю счета На фиг.1 показана функциональная схема устройства; на фиг,2 - структурная схема корректора кода; на фиг.З - пример структурной схемы сумматора; на фиг.4 - структурная схема синхронизатора переносов; на фиг.5 - пример схемной реализацииначетчика синхронизации; на фиг.б1210221 структурная схема синхронизатора счетных импульсов.Счетное устройство содержит счетчик 1, включающий регистр 2, корректор 3 кода, сумматор 4 и синхронизатор 5 переносов, вход переноса которого соединен с выходом переноса корректора 3 кода, информационный вход которого соединен с первым информационным входом сумматора 4 и выходом регистра 2, информационный вход которого соединен с выходом сумматора 4, а вход синхронизации корректора 3 кода соединен с выходом счетчика 6 синхронизации, вход которого соединен с выходом генератора 7 тактов, а также счетчик 8 младшей декады, содержащий корректор 9 кода, сумматор 1 О и регистр 11, информационный выход которого соединен с информационным входом корректора 9 кода счетчика младшей декады и первым информационным входом сумматора 10 счетчика младшей декады, информационный вход и выход которого соединены с информационным выходом иинформационным входом соответственно корректора 9 кода и регистра 11 счетчика младшей декады,а также синхронизатор счетных импульсов 12,первый и второй входы которого соединены соответственно с входом 13 счетных импульсов и входом 14 разрешения непрерывного счета счетного устройства, вход 15 выбора модуля счета которого соединен с входом выбора модуля счета корректора 3 счетчика, вход управления реверсом которого соединен с входами управления реверсом сумматоров счетчика 4 и счетчика младшей декады 10 и корректора 9 хода младшей декады и является входом 16 управления реверсом счетного устройства.Выход генератора 7 тактов соединен с тактовыми входами синхронизатора 5 переносов, синхронизатора 12 счетных импульсов и регистров счетчика 2 и счетчика младшей декады 11, дополнительный выход счетчика 6 синхронизации соединен с входом синхронизации синхронизатора 5 переносов, выход синхронизатора 12 счетных импульсов соединен с входами разрешения счета сумматора 1 О счетчика младшей декады и синхронизатора 5 переноса, выход разрешения счета которого соединен с входом разрешения счета сумматора 4 счетчика, вход переноса которого соединен 5 1 О 15 20 25 30 35 40 45 50 55 4с выходом переноса корректора 3 код, счетчика, дополнительный вход переноса синхронизатора 5 переносов соединен с выходом переноса корректора 9 кода счетчика младшей декады и входом переноса сумматора 10 счетчика младшей декады.Каждый корректор кода (фиг.2) содержит дешифратор 17, входы которого являются информационными входами корректора кода, а выходы кодов, соответствующих пяти, девяти и нулю, соединены с первыми входами соответственно первого 18, второго 19 и третьего 20 элементов совпадения, первый вход третьего элемента 20 совпадения соединен с первым входом четвертого элемента 21 совпадения, второй вход которого является входом управлениярев ер сом корректора кода н соединен с вторым входом третьего элемента 20 совпадения и инверсными вторыми входами первого 18 и второго 19 элементов совпадения, третьи и четвертые входы первого и третьего элементов совпадения соединены в корректоре кода счетчика соответственно с входом выбора модуля и входом синхронизации, выходы первого 18, втсрого 19, третьего 20 и четвертого 21 элементов совпадения соединены с входами шифратора 22 двоичного кода, информационные выходы и выход переноса которого являются информационными выходами и выходом переноса корректора кода.Структурная схема сумматоров 4 и 10 (фиг.3) содержит четыре однотипных комбинационных схемы 23 формиро вания двоичных разрядов декады, управляемые сигналами счет, реверс, перенос (заем), каждая из которых состоит из вентиля 24 прямой передачи, вентиля 25 прямого счета, вентиля 26 обратного счета и вентиля 27 установки кода перехода 27, Кроме того, сумматор содержит два элемента, формирующих первый и четвертый двоичные разряды декады, при прямом 28 и обратном 29 счете, реализующих функцию неравнозначность (сложение по модулю "2") .Синхронизатор переносов (фиг.4) содержит четыре элемента И 30 - 33, элемент ИЛИ 34 и два Р -триггера 35 и 36, первые входы первого 30 и второго 31 элементов И являются соответственно входом переноса и входом синхронизации синхронизатора пере10 15 20 25 30 35 40 45 50 55 3 12носов, выход и второй вход первогоэлемента И 30 соединены с первымвходом элемента ИЛИ 34 и прямымвыходом первого П -триггера 35, который является выходом разрешениясчета синхронизатора переносовтактовый вход которого соединен спервым входом третьего элемента И 32и тактовым входом первого 3 -триггера 35, З -вход которого соединен свыходом элемента ИЛИ 34, второй входкоторого соединен с выходом второгоэлемента И 31 и вторым входом третьего элемента И 33, выход которогосоединен с тактовым входом второго , 3-триггера 36, Б -вход, прямой выход и вход установки которого соединены соответственно с шиной 37 нулевого логического сигнала, вторым входом второго элемента И 31 и выходом четвертого элемента И 33, первый и второй входы которого являются дополниТельным выходом переноса и выходом разрешения счета, синхронизатор счетных импульсов содержит первый и второй триггеры задержки.Структурная схема счетчика 6 синхронизации 1 фиг.5) представляет собой пятиразрядный кольцевой регистр на триггерах 38 - 42:О -типа с элементом ИЛИ-НЕ 43, элемент ИЛИ 44 является логической сборкой тактов синхронизации декад счетчика 1, модуль пересчета которых "5".Синхронизатор съемных импульсов (фиг.61 содержит первый 45 и второй 46 триггеры задержки, элемент 47 запрета и вспомогательный элемент ИЛИ 48, выход которого является выходом разрешения счета синхронизатора счетных импульсов, тактовый вход которого соединен с тактовыми входами первого 45 и второго 46 триггеров задержки, прямые выходы которых соединены соответственно с прямым и инверсным входами элемента 47 запрета, выход которого соединен с первым входом вспомогательного элемента ИЛИ 48, второй вход которого соединен с входом разрешения непрерывного счета синхронизатора счетных импульсов, вход счетных импульсов которого соединен с Ю -входом первого триггера 45 задерж ки,прямой вьгходкоторого соединен с 0-входом второготриггера 46 задержки.Устройство работает следующим образом, Информация в декадах счет 102216 чика представлена в циклическом двоичном коде Кодировка десятичных цифр приведена в табл.1.увеличение содержимого декады счетчика на единицу переход от й значения к Й +1) осуществляется путем сдвига содержимого на один десятичный разряд в сторону старших 1 - 2, 2 - 3, 3 4 и формирование младшего 1-го разряда, значение которого определяется как функция "Неравнозначность" от 1 и 4 двоичных разрядов. Этот режим называется режимом прямого счета. При обратном счете содержимое счетчика должно быть уменьшено на "1" и это достига. ется путем сдвига двоичного кода влево в сторону младших разрядов 4 -3 3 - 2, 2 - 1, а 4-й. двоичный разряд формируется схемой Неравно 11значность от 1-го и 2 - го двоичных разрядов. В отсутствие счета информа ция в декаде должна быть неизменна. Если максимально возможное значение кода на декаде счетчика принято равным "9", то при последующем увеличении на единицу (прямой счет), декада должна быть переустановлена в состояние "0". В это же состояние переходит декада счетчика, если максимально возможное состояние ограничено кодом 5.В режимеобратного счета в процессе вычитания единицы из состояния 0 декады в зависимости от модуля счета на данной декаде устанавливается код "9" либо "5".В исходном состоянии при отсутствии счетного импульса на выходе синхронизатора 12 и сигнала "Реверс" на входе 1 б информация в регистрах 2 и 11 через вентили 24 прямой передачи сумматоров циркулирует без изменений. Импульсом "Счет" на выходе синхронизатора 12 в сумматоре 1 О запрещается прямая передача информации и разрешается прохождениеее через вентили 25 прямого счета, что обеспечивает сдвиг информации внутри тетрады на один двоичный разряд в сторону старших разрядов. При этом в четвертый двоичный разряд регистра 11 записывается содержимое третьего, в третий - второго,во второй - первого, в первый - сигнал с выхода элемента 28, реализующего логическую функцию "Неравно 7 12изначность 1-го и 4-го двоичных разрядов регистра 11.Все последующие увеличения содержимого регистра 1 определяются поступлением счетных импульсов на входе. По достижении в регистре 11 счетчика 8 десятичного числа "9" (код 0100) и при последующем продолжении счета в счетчике 8 должен быть сформирован сигнал "Перенос" в счетчик 1, а на регистре 11 установлен код перехода 1111, соответствующий десятичной цифре ."0" табл.1), Схема корректора (фиг,2 ) решает данную задачу, Код десятичного числа "9" дешифруется дешифратором 17 и сигнал с выхода которого через элеlмент И 19 (при прямом счете) формирует на выходах шифратора 22 код пере,хода01, формируется сигнал ПереносВ режиме обратного счета наличие сигнала "Реверс" на входе 6) уменьшение содержимого регистра 11 осуществляется с помощью вентилей 26 обратного счета сумматора 1 О, при этом внутритетрадный сдвиг организуется таким образом, что в первый двоичный разряд регистра 11 записыва ется содержимое второго, во второй - третьего, в третий - четвертого, в четвертый - с выхода элемента 29, реализующего функцию "Неравнозначность первого и второго разрядов. По коду 1111 десятичной цифры "0" в корректоре формируется сигнал Заем и код 0100 модуля перехода "9" на выходах шифратора 22.Сигналы "Перенос" или "Заемм из счетчика 8 поступают в синхронизатор 5 переноса на вход установки в единичное состояние 3 -триггера 36 младшей декады через элементы И 33 и стробируются сигналами Счет с входа. Передача содержимого триггера 36 в триггер 35 распространения переноса для формирования сигнала на счетном входе сумматора 4 осуществляется по синхросигналу на тактовом входе от счетчика 6 синхронизации через элемент И 31 и элемент ИЛИ 34. Тактирующий синхросигнал с счетчика 6 обеспечивает формирование сигна 10221ла Счетдля счетчика 1 старшихдекад к моменту появления на выходах регистра 2 содержимого младшейдекады счетчика .5 Междекадные переносы в счетчике 1формируются при условии сигнала11 1Перенос с выхода схемы корректора3 и сигнала "Счет" с выхода синхронизатора 5 переноса. Установка триггера 35 распространения переноса дляформирования сигнала "Счет" декадсчетчика 1 осуществляется черезэлементы 30 и 34.Представленная конкретная схем ная реализация узлов многодекадногосчетчика обеспечивает счет как в десятичной, так и в градусной мерах.При счете в градусной мере модулив каждой декаде счетчика определены 20 в соответствии с табл.2 Разряды 10- 10являются деокадами счетчика 1, 10 - декадасчетчика 8. В процессе прямого счета 25 переносы в старшие разряды из разря)дов 10 и 1 О должны быть сформированы по достижении модуля "5" (код1101), В процессе обратного счетапереход из "0" в "5" в этих же разрядах осуществляется при наличиисигнала Заем из О и 10 разрядов соответственно. Формированиепереноса, а также установка модулей перехода для каждой декадысчетчика выполняется схемой корректора 3 счетчика старших декад в моменты времени, определяемые счетчиком6.Выбор десятичного или градусногомодулей пересчета осуществляется 40по входу 15 выбора модуляУвеличение быстродействия достигается за счет того, что в схемевведен счетчик младшей декады, максимальный темп счета которого сос 45тавляет один цикл перезаписи (циркуляции ) информации в регистре младшей декады, в процессе котороговыполняется операция счета и коррекции и равен одному периоду генера 50 тора. Скорость счета не зависит отобщего количества декад счетчика вцелом,1210221 Таблица 1 Двоичные разряды декады Деся- тич 1 1 01 0 2 1 1 1 3 0 4 1 1 0 6 0 7 0 1 1 0 1 О 0 У О Таблица 2 1 О 10 10 10 10 градусы минуты секунды Модульпересчета 9 9 5 9 5 9 наяци- "ра 0 1 1 0 О 1 Разряд о Неравнозначность1 и 4 разрядовдекадыпри сложении Неравнозначность1 и 2 разрядовдекадыпри вычитании

Смотреть

Заявка

3749987, 06.06.1984

ГОСУДАРСТВЕННОЕ СОЮЗНОЕ КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКОЕ БЮРО СПЕЦИАЛИЗИРОВАННЫХ ПОЛУПРОВОДНИКОВЫХ МИКРОСХЕМ ЛЕНИНГРАДСКОГО ПРОИЗВОДСТВЕННОГО ОБЪЕДИНЕНИЯ "ЭЛЕКТРОНПРИБОР"

ШВЕД ВЛАДИМИР КУЗЬМИЧ

МПК / Метки

МПК: H03K 23/72, H03K 23/86

Метки: счетное

Опубликовано: 07.02.1986

Код ссылки

<a href="https://patents.su/10-1210221-schetnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Счетное устройство</a>

Похожие патенты