H03D 3/04 — путем подсчета или интегрирования периодов колебаний
Детектор частотно-манипулированных сигналов
Номер патента: 634479
Опубликовано: 25.11.1978
Авторы: Авраменко, Иванченко, Панфилов, Платов, Раздобаров, Сыромясский
МПК: H03D 3/04, H04L 27/14
Метки: детектор, сигналов, частотно-манипулированных
...работает следующим образом.Частотно-манипулированный сигнал (см. фиг. 2 а), соответствующий трем различным частотам, с выхода формиро вателя 3 импульсов поступает на вход симметричного триггера 4, на выходе которого формируются, прямоугольные импульсы (см. фиг.2 б), длительность каждого иэ которых равна периоду колебаний вход-иого сигнала. По переднему фронту выходных импульсов симметричного триггера 4 запускается генератор 5 калибровочных импульсов, длительность выходного импульса которого совпадает с периодом колебаний выделяемого сигнала (интервал времени 1- 1 , см. фиг, 2 в).Элемент ИЛИ 6 и элемент И 1 осущесч- вляют сопоставление по длительности выходных импульсов симметричного триггера 4 с импульсами генератора 5...
Устройство для демодуляции частотноманипулированных сигналов
Номер патента: 651497
Опубликовано: 05.03.1979
Автор: Шавров
МПК: H03D 3/04, H04L 27/14
Метки: демодуляции, сигналов, частотноманипулированных
...в исходное состояние - 5 Озапись нулей во все ячейки (сброс),исходное состояние коммутатора 7нулевые потенциалы на всех его выходных шинах, Состояние сигналовна выходе коммутатора 7 изменяетсяпо мере поступления импульсов с выхода Формйрователя 2 после установки коммутатора 7 в исходное состояние. При поступлении первого послеимпульса синхронизации импульсного сигнала с выхода формирователя 2 на 60выходной шине коммутатора 7, подключеннбй к первым ячейкам первогои"второго регистров памяти 12,15;поя="вится потенциал единицы, При поступлении второго импульсного сигнала.с 65 выхода Формирователя 2 потенциал единицы появится на шине коммутатора 7,подключенной к вторым ячейкам обоихрегистров памяти 12,15 и т.д, Потенциал единицы может...
Фазовый детектор
Номер патента: 656182
Опубликовано: 05.04.1979
Автор: Андрущук
МПК: H03D 3/04
...первый ключ 5, интегратор 6, второй ключ 7, запоминающий конденсатор 8, буферный усилитель 9 с регулируемым коэффициентом передачи, выход которого подкшочен ко входу интегра О тора 6. При этом выход формирователя импульсов 1 соединен с управляющим входом первого ключа 5 и через одновибратор 10 - с управляющим входом второго ключа 7, а между входом управления фф усилителя 9 и источником входного сиг-, нала 2 включен преобразователь 11 частота-напряжение.Фазовый детектор работает следующим образом. При подаче сигналов на входы формирователя 1, на его выходе появляются импульсы, длительность которых будет пропорциональна фазовому сдвигу. Эти импульсы через ключ 5 подключают вход интегратора 6 к источнику 4 постоянного напряжения. В...
Частотный дискриминатор
Номер патента: 711664
Опубликовано: 25.01.1980
Авторы: Кожин, Нарусланов, Юшкин
МПК: H03D 3/04
Метки: дискриминатор, частотный
...и открытый транзистор б ключа 3 поступает на выход дискриминатора. Таким образом на симметричном выходе дискриминатора формируется импульс посНа чертеже представлена принципиальная электрическая схема частотного дискриминатора.Предлагаемый дискриминатор содержит переключатели 1, 2 тока натранзисторах, ключи 3, 4, выполненные на транзисторах 5, б и 7, 8,генератор 9 тока, дифференцирующиецепи 10 и 11, состоящие из конденсаторов 12, 13 и резисторов 14, 15,эмиттерные повторители 16 и 17,разделительные конденсаторы 18 и 19, 20Частотный дискриминатор работаетследующим образом. На симметричныйвход дискриминатора подается частот"но-модулированный сигнал прямоугольной формы (меандр), поступающий непосредственно на базы транзисторов...
Фазовый дискриминатор
Номер патента: 720680
Опубликовано: 05.03.1980
МПК: H03D 3/04
Метки: дискриминатор, фазовый
...с выходами инверторов входногои опорного сигналов 4, 5, а третьи входыподключены к источнику входного 7 и опорного 8 сигналов соответственно.Фазовый дискриминатор работает следующим образом.Предположим, что напряжение входногосигнала (рис. 2 а) опережает по фазе напряжение опорного сигнала (рис. 26).При переходе напряжения входного сигнала с низкого уровня на втором входе схемы совпадения 9 некоторое время, обусловленное инерционностью инвертора входногосигнала 4, присутствует напряжение на высоком уровне (фиг. 2 в), поэтому на выходесхемы совпадения 9 появляется короткийимпульс (фиг. 2 г). Импульс со схемы совпадения 9 (рис. 2 г) поступает на вход триггера 1 каждый раз при переходе напряжениявходного сигнала с низкого уровня на высокий....
Цифровой частотный детектор
Номер патента: 720779
Опубликовано: 05.03.1980
Авторы: Булгаков, Павлюков, Сурьянинов
МПК: H03D 3/04, H04L 27/14
Метки: детектор, цифровой, частотный
...будет сфор.мирован импульс, который задним фронтомвключит ждущий мультивибратор 7, формирующий импульс блокировки, который будет формироваться во время изменения часто.ты входного сигнала от 1 до 1,. Таким об.разом на время изменения частоты входногосигнала от 1 до 1 триггер 2 будет заблокирован и будет сохранять предыдущее состо.янис. При дальнейшем изменении частоты вход.ного сигнала от 1, до 1 л импульс блокировки будет отсутствовать и триггер 2 импульсами выходного сигнала ограничителя 1 переключится в нулевое состояние и будет поддер-живаться в таком состоянии, пока не произойдет обратное изменение частоты. При изменении частоты входного сигнала от 1 н доимпульс блокировки будет формироваться и;блокировать триггер 2 до тех пор,...
Демодулятор частотно-модулированного сигнала
Номер патента: 744910
Опубликовано: 30.06.1980
Автор: Аркадьев
МПК: G01V 1/52, H03D 3/04
Метки: демодулятор, сигнала, частотно-модулированного
...с временным разделением.В скважинный прибор подается сигнал синхронизации (фиг.2 а), по окончании его действия срабатывает акустический излучатель, и импульс момента акустического излучения и частотно в модулированн сигнал (фиг.2 б) поступают по кабелю на вход усилителя-ограничителя 2, На по -30 верхности с помощью временной селекции (фиг.2 в) импульс момента акустического излучения выделяется и формируется сигнал (фиг.2 г) - признак поступления часи тотно-модулированного сигнала, который осуществляет синхронизацию и управление демодулятором. В моменты отсутствия ЧМ сигнала на входе демодулятора на вход удвоителя 4 с помощью переключателя 3 подается сигнал от управляемого генератора 8, частота которого равна центральной частоте...
Частотный детектор
Номер патента: 758477
Опубликовано: 23.08.1980
Авторы: Даниэлян, Мацков, Щедров
МПК: H03D 3/04
...на выходе блока 5 фильтрации нижнихчастот возрастает, Это напряжение достигаетмаксимального значения, равного амплитуде55импульсов постоянной длительности, тогда,когда частота следования коротких импульсовс выхода формирователя 1 коротких импуль.сов будет соответствовать величине, обрапюй 4длительности импульса формирователя 2, При дальнейшем увеличении частоты входного си. нала в известном устройстве происходило сначала резкое уменьшение сигнала на выходе блока 5 фильтрации, а затем медленное нарастание до максимального значения при частоте следования коротких импульсов, соответствующей величине, обратной половине длительнос. ти импульса формирователя 2. При этом в известном устройстве "скачки напряжения происходили при...
Частотный демодулятор
Номер патента: 794711
Опубликовано: 07.01.1981
Авторы: Зволинский, Кульпанович, Проценко
МПК: H03D 3/04
Метки: демодулятор, частотный
...выхода фазорасщепителя 1 сигнал (фиг, 2, б) во втором канале 3 через элемент задержки 9 с временем задержки тзг)ти (фиг. 2,е), инвертор 10 (фиг. 2,и) поступает на вход элемента совпадения 11, на другой вход которого поступает сигнал с выхода фазорасщепителя 1 непосредственно (фиг. 2, б). На выходе элемента совпадения 11 формируется сигнал вида (фиг. 2,з).В первом канале 2 сигнал с выхода элемента совпадения б (фиг. 2, д) поступает на сумматор 7, на другой вход которого поступает сигнал с выхода элемента совпадения 8 (фиг. 2,и), подключенного одним входом к выходу элемента задержки 4, а другим входом - к входу канала 3.,Во втором канале 3 аналогично сигнал с выхода элемента совпадения 11 (фиг. 2,з) поступает на свой сумматор...
Фазо-частотный детектор
Номер патента: 841082
Опубликовано: 23.06.1981
Автор: Гилевский
МПК: H03D 3/04
Метки: детектор, фазо-частотный
...напряжение на входной шине 16 приобретает высокий потенциал, на входах выходного элемента 9 наступает момент, когда все три сигнала имеют высокий уровень напряжения, и через элемент ИЛИ 40 11 открывается аналоговый ключ 13, при этом на вход интегратора 14,поступает отрицательное напряжение, Когда оба сигнала будут иметь высокий уровень напряжения, аналоговые клю-, 65 чи 12 и 13 вновь оказываются закрытыми (фиг. 2, слева). Но при высоких уровнях обоих входных сигналов происходит переключение Р 5-триггера5 через входной элемент И 4,. Р 5-триггер 5 переходит в "единичное" состояние, т.е. на первом его выходе - высокий потенциал, а на втором - низкий. Таким образом, при высоком уровне напряжения на первой входной шине 15 и при низком - на...
Цифровой частотный детектор
Номер патента: 843286
Опубликовано: 30.06.1981
МПК: H03D 3/04, H04L 27/14
Метки: детектор, цифровой, частотный
...детектор содержит формирователь 1 импульсов калиброванной длительности, два элемента И 2, 3, счетчик 4, К-разрядный делитель 5 частоты, элемент ИЛИ 6.10Частотный детектор работает следующим образом.Сигнал измеряемой частоты 1 поступает на вход формирователя импульсов калиброванной длительности ъ Измерение частоты 1 осуществляется за время М = ф; - к. За это время счетчик 4 заполняется импульсами эталонной частотыо через элемент И 2Перед началом измерения счетчик 4 переводится в состояние О передним фронтом импульса, открывающего элемент И 2. По 20 окончании измерения частоты элемент И 2 закрывается, открывается элемент И 3, и счетчик 4 начинает заполняться импульсами с частотой следования О/2", поступающими через счетчиковый...
Частотный дискриминатор
Номер патента: 944147
Опубликовано: 15.07.1982
Автор: Мовчан
МПК: H03D 3/04, H04L 27/14
Метки: дискриминатор, частотный
...следующим обра предотвращает дальнейшую обработку подузом. ченной оценки расстройки, Оценка расстДискриминатор состоит из одинаковых ройки с выхода первого ключа 5, через каналов обработки входного сигнала, име- открытый второй ключ 7 поступает на сумющего в своем составе периодическую, матор 13. Цепь, образованная блоком 11 радиоимпульсную последовательность (в усреднения, сумматором 14 и компараточастности это реакция канала связи на ром 9 служит для выявления ложного захзондирующий сигнал), обьединяемых по вата блоком фазовой автоподстройки часвыходам сумматорами 13 и 14. Число таты, который может произойти, если в ветвей не превышает числа дискретных полосе пропускания синхронного фильтра 1 составляющих, в спектре входного...
Фазовый дискриминатор
Номер патента: 970634
Опубликовано: 30.10.1982
Авторы: Баркалов, Бычков, Соловьев
МПК: H03D 3/04
Метки: дискриминатор, фазовый
...и блокирующий -триггеры 3 и 4, инвертор 5, четыре элемента 6- 9 И и сумматор 10.2 Офазовый дискриминатор работает следующим образом,Предполохим, что напряхение входного сигнала О вход отстает по фазе от напря жения опорного сигнала О опор (фиг. 2). Задними фронтами импульсов опорного сигнала осуществляется перевод фазового триггера 3 в состояние, в котором на его прямом выходе будет напряжение, соот- Зр ветствуюшее логической "1", а на 0 инверсном выходе - логическому фОф, а задними фронтами импульсов входного сигнала осуществляется перевод его в противополохное состояние. При этом на его прямом выходе возникает последовательность импульсов Оф тр пр длительность которых пропорциональйа фазовому сдвигу напряжений входного и опорного...
Многочастотный дискриминатор
Номер патента: 1054873
Опубликовано: 15.11.1983
Авторы: Гончаров, Зелепукин, Телегин, Троицкий
МПК: H03D 3/04
Метки: дискриминатор, многочастотный
...второй дешифратор,и элементзадержки, причем вход второго счетчика подключен к второму выходупреобразователя сигналов, выходвторого дешифратора соединен свходом синхронизации регистра памяти, а выход элемента задержки,подключен к установочным входам обоихсчетчиков,На чертеже представлена структурная электрическая схема предла"гаемого многочастотного дискриминатора.Многочастотный дискриминатор со 5 держит формирователь 1 импульсов,преобразователь 2 сигналов, элементИ 3, первый счетчик 4, регистр 5 .памяти, первый дешифратор б, второйсчетчик 7, второй дешифратор 8 и0 элемент задержки Э,Предлагаемый многочастотныйдискриминатор работает следующимобразом,На входы устройства подаются сигналы двух частот: опорной и сигнальной....
Частотный дискриминатор многоканальной системы
Номер патента: 1056475
Опубликовано: 23.11.1983
Авторы: Бедретдинов, Вугман, Гогуадзе, Петров
МПК: H03D 3/04, H04L 27/14
Метки: дискриминатор, многоканальной, системы, частотный
...Иинформационных каналов, выхоцы которыхчерез интеграторы соецинены с оцнимивхоцами ключей этих каналов, другиевхоцы которых соецинены с соответствуюшими выхоцами распрецелителя, выхоцыключей объецинены 2 .Оцнако в известном цискриминатоГенедостаточная точность,40Иель изобретения - повышение точности,Поставленная цель цостигается тем,что в частотный цискриминатор многоканальной системы, соцеркаший блок запи 45си информации, ограничитель-формирователь, выход которого соецинен с входомраспрецелителя и через счетчик с оцнимвхоцом блока сравнения, цругой вхоц которого соецинен с выхоцом счетчика через генератор эталонного импульса, оцинвыхоц распределителя соецинен с первымвхоцом элемента И канала синхронизации, выхоц которого соединен с...
Фазовый дискриминатор
Номер патента: 1095349
Опубликовано: 30.05.1984
Авторы: Буланов, Данилин, Князьков
МПК: H03D 3/04
Метки: дискриминатор, фазовый
...обла дает недостаточной стабильностью и точностью. Цель изобретения - повышение стабильности и точности.Цель достигается тем, что в фазо ный дискриминатор, содержащий формирователи опорного и входного сигналон, а также последовательно соеди, - , ненные двоичный счетчик, статический регистр и преобразователь код-напря-, 40 жение, введен блок привязки импульсон входного сигнала к импульсам опорного сигнала, соответствующие входы которого соединены с выходами формирователей входного и опорного 45 сигналов, а выход соединен с входом записи статического регистра, причем счетный вход двоичного счетчика подключен к выходу формирователя опорного сигнала.50 На чертеже представлена структурная электрическая схема предлагае 1 мого фазового...
Частотный детектор
Номер патента: 1119161
Опубликовано: 15.10.1984
Автор: Блатов
МПК: H03D 3/04
...выходуопорных импульсов формирователяуправляющих импульсов, второй входэлемента И - к первому входу триггера, а другие входы блока сравнениячисел являются входом перестройкичастотного детектора.На чертеже представлена структурная электрическая схема частотногодетектора.Частотный детектор содержит входной формирователь 1 коротких импульсов, формирователь 2 управляющих импульсов, счетчик 3, блок 4 памяти,цифроаналоговый преобразователь 5,фильтр б нижних частот, опорныйгенератор 7, блок 8 сравнения чисел,триггер 9, элемент И 10, элементИЛИ 11,Частотный детектор работает следующим образом.На вход формирователя 1 короткихимпульсов подается сигнал, из кото-.рого образуются импульсы, поступающие на формирователь 2 управлякицнхимпульсов, на...
Частотный детектор
Номер патента: 1137563
Опубликовано: 30.01.1985
Автор: Блатов
МПК: H03D 3/04
...устройства основан на измерении периода сигнала. Каждый период сигнала заполняется импульса ми опорной частоты, следующими с час" тотой Ео р котоРаЯ значительно Вьши частоты сигнала К , При этом счетчик регистрирует числоо .к 0 ко акЧ=с чсмакс ИСмакс смакс где К - максимальная частота сигс лакснала30 Это число однозначно связано с по" казанием частотного детектора. Разложим Н по степенямГ и, ограничив. шись первыми двумя членами, запишем 35 40Отсюда следует, что показания уст . ройства не пропорциональны Е 1причем второе слагаемое характеризует .отклонение 3 Ц показаний детектораот линейной зависимости, Отклонение 45 с 3 И=1, равное погрешности дискретности лолучаетоа ори значении астсассс Ко. При ЕМ К находИм аКа= С сс,сСс;, с с...
Частотный детектор
Номер патента: 1146786
Опубликовано: 23.03.1985
Автор: Блатов
МПК: H03D 3/04
...блока управления 40подключен к входу. управления счетчика, атретий выход блока управЛения - к входузаписи элемента памяти, опорный генераторвыполнен перестраиваемым, а выход цифроаналогового преобразователя через нелинейный элемент подключен к управляющему входу опорного генератора.Кроме того, нелинейный элемент выполнен в виде .четырехполюсника с .параболической характеристикой.50Нелинейный элемент выполнен в видепорогового элемента.На чертеже представлена структурнаяэлектрическая схема предлагаемого детектора.Частотный детектор содержит формиро: 55ватель 1 импульсов перехода через нуль входного сигнала, блок 2 управления, счетчик 3,элемент 4 памяти, цифроаналоговый преобразователь 5, фильтр 6 нижних частот, опорный генератор 7 и...
Детектор частотно-модулированных сигналов
Номер патента: 1192108
Опубликовано: 15.11.1985
Автор: Михальчук
МПК: H03D 3/04
Метки: детектор, сигналов, частотно-модулированных
...тока.Цель изобретения - расширение диапазона рабочих частот и увеличение крутизны детекторной характеристики.Для этого в детектор частотно- .модулированных сигналов, содержащий последовательно соединенные генератор импульсов тока и фильтр нижних частот, введены управляемый генератор постоянного тока включенный параллельно. выходу генератора импуль сов тока, и дополнительный фильтр нижних частот,. вход которого соединен с выходом генератора импульсов тока, а выход - с управляющим.входом управляемого генератора постоянного тока, при этом частота среза дополнительного фильтра нижних частот выбрана меньшей нижней частоты модулирующего напряжения.45 На чертеже. приведена структурная электрическая схема предлагаемого детектора...
Цифровой частотный детектор
Номер патента: 1193765
Опубликовано: 23.11.1985
Автор: Блатов
МПК: H03D 3/04
Метки: детектор, цифровой, частотный
...цепь сброса и счетный вход которого подклю чен соответственно к цепи сброса и информационному входу блока 9 управления передачей, первый КЯ-триггер 16, Я-вход которого подключен.к выходу счетчика 15, элемент И 17, первый вход которого подключен к прямому выходу первого КЯ-триггера 16 и второму выходу блока 9 управления передачей, и второй КЯ-триггер 18Я-вход которого соединен 40 с выходом элемента И 17, а выход подключен к первому выходу блока 9 управления передачей. При этомК-входы обоих КЯ-триггеров соединены с цепью сброса блока управления 45 передачей 9, к информационному входу которого подключен второй вход элемента И 1 7.На фиг.3 введены следующие обозначения: 19 - импульсы на выходе 50 формирователя импульсов 1; 20 и 21 импульсы...
Цифровой двухчастотный детектор
Номер патента: 1300628
Опубликовано: 30.03.1987
МПК: H03D 3/04
Метки: двухчастотный, детектор, цифровой
...продлевается на длительность периода входного сигнала (при изменении частоты на частоту; Г ) ,) во 1результате длительность посылок с частотой заполнения Г восстанавливается практически полностью.Обработка посылки с частотой заполнения Г осуществляется аналогично. После анализа первого периода сигналом с третьего выхода дешифратора 21 триггер 17 устанавливается в состояние "1" (фиг. 2 к). По сигналу с выхода элемента И 9 (фиг, 2 м), со 1300628ответствующему началу второго периода ( Г ), состояние триггера 7 через элемент И 12 переписывается в триггер 19(фиг. 2 о). В результате на выходе триггера 19 устанавливается сиг нал "1", который подтверждается после анализа каждого последующего периода, характеризующегося числом тактовых импульсов,...
Цифровой частотный детектор
Номер патента: 1309256
Опубликовано: 07.05.1987
Автор: Блатов
МПК: H03D 3/04
Метки: детектор, цифровой, частотный
...код числа, оказавшегося в счетчике 4 в конце 6 2каждого периода частоты входного сигнала, в элемент б памяти, после чегопроизводится установка счетчика 4 внулевое состояние. Затем процесс повторяется. Блок 5 передачи кода выполнен так, что код числа на интервале рабочего (ш+ 1-гс цикла передается со счетчика 4 на элемент б памятибез искажений, На всех циклах от перного до ш-го включительно, независимо от числа в счетчике 4, на вход элеэлемента б памяти передается число Б,соответствующее емкости счетчика 4,а на циклах, начиная с (ш+2)-го,число нуль, соответствующее нулевомусостоянию счетчика 4.Управление блоком 5 передачи кодаосуществляет блок 1 управления передачей, который решает, на каком цикле происходит запись в элемент б...
Фазовый дискриминатор
Номер патента: 1334355
Опубликовано: 30.08.1987
МПК: H03D 3/04
Метки: дискриминатор, фазовый
...20 прямо пропорциональна величине напряжения на управляющем входе источника 14 эталонноготока(2) э Ки Пч- коэффициент пропорциональностимежду отношением длительностипрямоугольныхимпульсов напряжения на входеуправляемогоширотно-импульсного преобразо-вателя 12 Пик периоду То прямоугольных импульсов напряжения опорного сигнала О, и напряжением на конденсаторе 20 Бю . уИз выражения (4) видно, что кокончанию действия прямоугольногоимпульса напряжения на входе управляемого широтно-импульсного преобразователя 12 напряжение на конденса торе 20 будет прямо пропорциональноотношению длительностиэтого импульса к периоду Т прямоугольныхимпульсов напряжения опорного сигнала П 1, т.е. не зависит от частоты40 45 50 55 опорного сигнала, а...
Фазовый детектор
Номер патента: 1350813
Опубликовано: 07.11.1987
Авторы: Зыкин, Карпов, Плотникова, Сидоров
МПК: H03D 3/04
...ГрЕалЭЛЕКТРИГЕСКНЕСХЕта 3)1330 Г)1 С ДЕТЕ Ктора; на с 1)и г, 2 - ,иаграмь рае)о 1детектора.Фазоньгй детектор содержит переыйи нт 0130 Й . 1 хДД 11 ьгт ко 1 Еа ) гэДРЬпервый ) и второй 4 инлертогь Первый Э, второй 6 и 1;е г)1; эгееэееть1 е Е 1 ТЕГРИ)УЮЧЙСИЛгэтЕ Ь" С т)5 Е.)а ТД Р8, заГ)ь 1 еаю)еЙ конденсатс р 9 ) источники 1 г 1 положительного;Стр),дательного 1 апря)кений) пер зь Й 1 2второй:.3, третий 1 и чегннрт:,: 1ключи и ныходнОЙ усили 1 е 5Фаэоеэый детектор работае; с;тедую.щим образом,Импульсы (фиг, 2 б,н ) кс торь е Фс)МИРУ)ТСЯ С ПОс 01110 ПЕР)30 ГД НХ"т 1 огокомпаратора 1 из входегьх стнусоидал тных напряжений (фиг.2 а 1 при и реходеего через ноль, поступают на уп )анляюций ьход первого ключа 1251 реЭТОМ К ГЕрНОМу НХОду РП...
Цифровое устройство для измерения набега фазы
Номер патента: 1356189
Опубликовано: 30.11.1987
МПК: H03D 3/04, H04L 7/00
...во второй запоминающийрегистр 6.Частота сигнала с другого выходаформирователя 2 опорного сигнала вК раз меньше, Этот сигнал поступаетна тактовые входы первого 7 и второго 8 регистров сдвига и первого 9 ивторого 10 блоков вычитания и сумматора 11. По каждому импульсу этогосигнала состояния разрядов первого 5 89 2и второго 6 запоминающих регистровсоответственно записываются в первый7 и второй 8 регистры и первый 9 ивторой 10 блоки вычитания, Одновременно состояния разрядов первого 7и второго 8 регистров соответственно записываются по другому входу первого 9 и второго 10 блоков вычитания,а состояния разрядов первого 9 и второго 10 блоков вычитания по этому жеимпульсу записываются через соответствующие входы в сумматор 1. Приэтом сигналы...
Цифровой частотный детектор
Номер патента: 1367130
Опубликовано: 15.01.1988
Авторы: Алмазов, Кондрашов, Потопальский, Сопрунов
МПК: H03D 3/04
Метки: детектор, цифровой, частотный
...элемента И 11 являются счетными, остается неизменным и равным одному из значений в диапазоне 0 - (2 - 1), разрядности счетчиков 3 и 12 равны. При превышении входным сигналом Ц(фиг.2 а) заранее установленного порога (момент времени С, Аиг. 2 а) на выходе входного формирователя 1 Аормируется импульс Б щ(фиг. 2 б) длительностью, превышающей четыре такта частоты опорного генератора 7 Б (Аиг. 2 г), который поступает на первый вход формирователя 2 управляющих импульсов. Формирователь 2 управляющих импульсов выделяет каждый первый опорный импульс П (Аиг, 2 д), следующий за ПЭтим импульсом с выхода имфкИпульсов записи формирователя 2 управляющих импульсов содержимое счетчика 3 переписывается в блок 4 памяти, а также в случае, если коды на...
Дискриминатор фазовых приращений
Номер патента: 1401556
Опубликовано: 07.06.1988
Авторы: Акимцев, Лапшин, Сицко
МПК: H03D 3/04
Метки: дискриминатор, приращений, фазовых
...содержит входную шину 1, Лl элементов 2 задержки, Н фазовых летекторов (ФД) 3, М фильтров 4 нижних частот (ФНЧ), (2 М - 3) вычитателей 5, где Ф число каналов дискриминатора фазовых приращений, каждый из которых состоит из последовательно соединенных фазового детектора и фильтра нижних частот, где первый вход фазового детектора является входом канала, а выход фильтра нижних частот - выходом канала и %)1.Дискриминатор фазовых приращений работает следующим образом,Входной сигнал поступает по входной пине 1 на первый вход фазового детектора Зы который входит в состав первого канала дискриминатора фазовых приращений и состоит из последовательно соединенных ФД 3 и ФНЧ 4 ь и через элемент 2 задержки на его второй вход. Через элемент 2...
Частотный дискриминатор
Номер патента: 1417169
Опубликовано: 15.08.1988
Авторы: Глушковский, Покидышев, Рекутин, Самойленко
МПК: H03D 3/04
Метки: дискриминатор, частотный
...(резистор 2 в .конденсатор З 0 4) на вход амплитудного компаратора 5 (фиг, 2,в). Указанная цепочка осущесТвляет задержку выходного импульса триггера 1 на время с , определяемое постоянной времени цепи 35В 2-С 4 и порогом срабатывания амплитудного компаратора 5. Сформированный на выходе амплитудного компаратора 5 импульс длительностьюГ= = - с (фиг. 2,г) через второй 40 резистор 7 и первый диод 8 заряжает первый конденсатор 9 до напряжения, определяемого длительностью указанного импульса (фиг.2,д), С инверсного выхода триггера 1 (фиг. 2,б) 45 сигнал прямоугольной формы поступает на формирователь 6 коротких импульсов; где формируются импульсы по фронту сигнала. Сформированный на первом выходе формирователя 6 импульс с (фиг. 2,е)...
Цифровой фазовый дискриминатор
Номер патента: 1425806
Опубликовано: 23.09.1988
МПК: H03D 3/04
Метки: дискриминатор, фазовый, цифровой
...выходах его всех разрядов установлен сигнал логического "Р" (фиг.2б,в,г),Сформированная Формирователем 2вторая импульсная последовательностьпоступает на вход счетчика 6, на выходе 1 с"го разряда (Ьи.2 д) которого через период 9 , являющийся периодом измерения и связанный с периодомследования Т первой входной импульсной последонательности соотношениемк9 = Т 2, формируется Фронт сигнала,который, поступая на второй вход блока 3, Формирует в момент времени,когда имеет место соедующий за укаэанным Фронтом спад импульса первой входной импульсной последовательности(при этом работа двоичного счетчика 4 должна осуществляться фронтомуказанного импульса), на выходе блока 3 фронт сигнала, который, посту 25 30 40 ходы которого являются выходами...