Бушля
Устройство для отладки программ
Номер патента: 1317444
Опубликовано: 15.06.1987
Авторы: Бакалец, Бушля, Головин, Григорьян, Декусар, Нусратов, Угаров, Файсканов, Юнусов
МПК: G06F 11/28
...типа "б" возбуждается второй выход дешифратора 2, сигнал с которого поступает на вход мультиплексора 15, в результате 30 чего последний коммутирует на группу 23 информационных выходов устройства информацию с группы 19 информационных входов устройства,При поступлении кода типа "в" возбуждается третий выход дешифратора 2, сигнал с которого поступает на вход мультиплексора 15, в результате чего мультиплексор 15 коммутирует на группу 23 информационных выходов уст- Ю ройства информацию с третьей группы своих входов, т,е, сигнапы с управляющих входов 22, 21 и 20 устройства и сигнал с выхода схемы 10 сравнения. 45 При поступлении кода типа "г" возбуждается четвертый выход дешифратора 2, сигнал с которого поступает на вход мультиплексора 15,...
Устройство для синхронизации цифровой системы
Номер патента: 981980
Опубликовано: 15.12.1982
Авторы: Бушля, Васина, Вейсберг, Декусар, Исмаилов, Угаров
МПК: G06F 1/04
Метки: синхронизации, системы, цифровой
...первый выход.которого соединен с выходом третьего элемента И-НЕ, с входом первого .эле" мента НЕ, выход которого является вторым выходом блока.На фиг. 1 приведена структурная схема устройства; на фиг. 2 - блок управления 1 на фиг, 3 - блок форми рования сигналов управления режимамиг на фиг. 4 - схема коммутатора.Устройство содержит блок 1 управления, счетчик 2, дешифратор 3, блок 4 формирования сигналов управления ре жимами, коммутатор 5. Блок 1 управления содержит элементы 6-8 И-НЕ, элемент НЕ 9. Блок 4 Формирования сигналов управления режимами содержит регистр 10, дешифратор 11. Коммутатор 5 содержит селекторы 12 и 13.Устройство работает следующим образом.Управляющие сигналы, поступающие на вход блока 1 управления могут быть...
Устройство для управления передачей информации
Номер патента: 596937
Опубликовано: 05.03.1978
Авторы: Блинов, Бушля, Сасковец
МПК: G06F 3/04
Метки: информации, передачей
...блокировки 6 поступает на вход 18 логических блоков связи 1, 2, 3 и далее на второй вход элемента И 11 в каждом блоке, разрешая выдачу сигнала управления с выхода этого элемента. Кроме этого, блок установки кода обмена 4 формирует сигналы на выходах, соответствующих логическим блокам связи 1, 2, 3, которые поступают на входы 15 этих блоков и далее в каждом блоке на вход асинхронной установки триггера 9. Эти сигналы устанавливают триггер 9 определенного логического блока связи в состояние 1, а триггеры 9 всех остальных логических блоков связи - в состояние О. В выбранном логическом блоке связи разрешающий сигнал проходит с единичного выхода триггера 9 через элемент И 11. Сигнал с выхода элемента И 11 поступает на соответствующий выход...
Устройство контроля состояния шлейфа
Номер патента: 543200
Опубликовано: 15.01.1977
Авторы: Блинов, Бушля
МПК: H04M 3/30
...соединенные добавочный и нагрузочный резисторы 6 и 7, подключенные между другимпроводом шлейфа 4 и общей шиной, и интегрирующую ЯС-цепь, состоящую из резистора 8 и емкости 9 и включенную параллельно10 нагрузочному резистору 7 н стабилитрону 10,и полевой транзистор 11, изолированный затвор которого подключен к общей точке интегрирующей ЯС-цепи, подложка соединена собщей шиной, а сток и исток соединены с це 15 пями управления 1 и 2,Устройство контроля состояния шлейфа работает следующим образом.При замкнутом шлейфе ток протекает отзаземленного вывода источника питания 3 че 20 рез нагрузочный резистор 7, добавочный резистор 6, шлейф 4, токоограннчительный резистор 5 к источнику питания 3 и создает нарезисторе 7 напряжение,...
Устройство поиска путей в коммутационном поле
Номер патента: 518027
Опубликовано: 15.06.1976
Авторы: Блинов, Бушля
МПК: H04Q 3/00
Метки: коммутационном, поиска, поле, путей
...обработку информации в соответствии с программой, хранимой в адресном запоминающем блоке 2. При обращении процессора 1 к другим блокам устройства, он выдает сигнал Запись или Чтение на шины 9 и подает на магистральные шины 8 код, который служит для задания режима работы БМУ 4, вырабатывающему сигналы, управляющие работой блока 3 буферных регистров, постоянного запоминающего блока 5 масок и ассоциативного запоминающего блока 6.Для обращения к БМУ 4 выделена группа адресных кодов, которая делится на две подгруппы. Первая из них соответствует быстрым операциям, связанным с формированием признака поиска и преобразованием форматов слов, выполняемых в блоке 3. Если процессор 1 подает сигнал на шины 9, а на магистральные шины 8 код,...