Патенты с меткой «энергонезависимая»

Энергонезависимая ячейка памяти

Загрузка...

Номер патента: 845287

Опубликовано: 07.07.1981

Автор: Лукшанов

МПК: H03K 19/16

Метки: памяти, энергонезависимая, ячейка

...шине 15 сброса 9 на нулевой вход триггера 1 поступает импульс устанавливающий триггер 1 в состояние "0".Если триггер 1 до отключения питания находился в единичном состоянии, ,то после установки триггера 1 в "0" с приходом импульсов по шинам перемагничивания 8 и шине разрешения 10 на выходе элемента И-НЕ 5 вырабатывается импульс (фиг. 2, 11), устанавливающий триггер 1 в состояние "1".Это происходит следующим образом. При поступлении импульса по шине 8 уровень "0" устанавливается на выходе элемента И-НЕ 3. В левой (фиг, 1) половине обмотки появляется ток, по 30 отношению к которому обмотка обладает большим индуктивным сопротивлением, т,к, до отключения питания сердечник был в состоянии "1". Падение напряжения в левой половине обмотки 35...

Энергонезависимая ячейка памяти

Загрузка...

Номер патента: 1811353

Опубликовано: 20.07.1995

Автор: Шишкин

МПК: H03K 3/286

Метки: памяти, энергонезависимая, ячейка

...с выхода элемента 4 на выходэлемента 2,Если в сердечнике 5 был записан ноль,то перемагничивание сердечника 5 не происходит, На обмотке 7 формируется импульс помехи, который не может изменитьсостояние ВЗ-триггера 1, поскольку он удер. живается в состоянии логического "0" сигналом по В-входу.Если в сердечнике 5 была записана единица, то сердечник 5 начинает перемагничи-ваться в ноль. На обмотке 7 формируетсяимпульс положительной полярности нормальной длительности, поступающий на 3 вход ВЯ-триггера 1, не изменяя его 2состояние.Импульс отрицательной полярности нашину 10 разрешения поступает с задержкойотносительно импульса на шине 9 опроса,Величина указанной задержки превышает 3длительность формируемых помех.При поступлении...

Энергонезависимая ячейка памяти

Номер патента: 1780487

Опубликовано: 27.09.1998

Авторы: Егоров, Шишкин

МПК: H03K 19/16

Метки: памяти, энергонезависимая, ячейка

Энергонезависимая ячейка памяти, содержащая сердечник с прямоугольной петлей гистерезиса и обмоткой, первый вывод которой подключен к выходу первого логического элемента, который выполнен в виде элемента И - НЕ, один из входов которого соединен с шиной перемагничивания, триггер, R-вход которого подключен к шине сброса, инверсный выход - к одному из входов второго логического элемента, резистор, один вывод которого подключен к шине питания, и информационную шину, отличающаяся тем, что, с целью уменьшения потребляемой мощности и повышения помехоустойчивости, введены дополнительный резистор, транзистор и диод, второй логический элемент выполнен в виде элемента "Исключающее ИЛИ", а триггер - в виде асинхронного RS-триггера на элементах И - НЕ,...