Устройство для резервирования источников электропитания

Номер патента: 1653075

Авторы: Бабокин, Колесников, Ставцев

Есть еще 1 страница.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК яя Н 02 3 9/06 ОБРЕТЕН 0 филиал Московскоого института еснико льство СССР9/06, 1983.ЛЯ РЕЗЕРВИРОЛ Е КТРО П ИТА НИ О ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗК АВТОРСКОМУ СВИДЕТЕЛЬСТ(54) УСТРОЙ. СТВО ДНИЯ ИСТОЧНИКОВ Э(57) Изобретение относится к злектротех нике и предназначено для питания ответ ствен ных потребителей. Цель изобретения - расвн 1 рение области применения эа счет ис пользования в качестве источника электро питания источников переменной частоты и напряжения, предназначенных для питания нагрузки в виде асинхронных двигателей. В нормальном режиме каждый из основных источников питания (ОИП) 1 питает соответствующий асинхронный электродвигатель (ЭД), При выходе из строя одного из ОИП 1 срабатывает соответствующий блок1653075 3 контроля исправности, и соответствующее реле 4 своим контактом (К) 5 отключает ЭД 6 от ОИП 1. Сигналпропорциональный частоте выбегающего ЭД 6, снимаемый с соответствующего датчика 10 скорости, через замкнутый К 16 реле 4, К 22 реле 12 и задатчик 7 подается на вход резервного источника питания (РИП) 2, устанавливая на его выходе частату выходного напряжения, пропорциональную частоте выбегающего ЗД б. Одновременно в блок 9 синхронизации подаются импульсы задающего генератора и выходное напряжение РИП 2, а через замкИзобретение относится к электротехнике и предназначено для питания ответственных потребителей.Цель изобретения - расширение области применения за счет использования в качестве источника электропитания источников переменной частоты и напряжения, предназначенных для питачия нагрузки в виде асинхронных электродвигателей,На фиг. 1 представлена функциональная схема устройсгва для резервирования источников электропитания; на фиг. 2 - пример выполнения источника питания переменной частоты и напряжения, на фиг. 3 и 4 - функциональные узлы дискретного измерения фаз векторов ЭДС электродвигателя и напряжения резервного источника питания; на фиг. 5 - принципиальная схема задатчика; на фиг. 6 и 7 - временные диаграммы работы узлов дискретного измерения фаз векторов ЭДС электродвигателя и напряжения резервного источника питания,Устройстводля резервирования источников электропитания (фиг, 1) содержит основные источники 111 п питания, резервный источник 2 питания, блоки 31,3 п контроля исправности основного источника 1 питания с выходными электромагнитными реле 41,.",4 п, через контакты 5.1, , 5 п которых к асинхронным электродвигателям 616 п подключены основные источники 11, ,1 п питания, задатчик.7. подключенный к входу резервного источника 2 питания, источники 818 п задающего сигнала, подключенные к первым входам основных источников 111 п питания, блок 9 синхронизации, датчики 10110 п скорости по чис- лУ электРодвигателей 61,.,6 п, логические блоки 11111 п с выходными исполнительными реле 12112 первую 13 и вторую 14 логические схемы ИЛИ, первую логическую нутые К 17 соответствующего реле 4 - ЭДС выбегающего ЭД 6. В момент совпадения фаэ ЭДС выбегающего ЭД 6 и выходного напряжения РИП 2 выходной сигнал блока 9 синхронизации через соответствующий логический блок 11 приводит к срабатыванию реле 12, которое соответствующим К 22. размыкает цепь слежения и соответствующим К 21 подключает источник 8 задающего сигнала через задатчик 7 к входу РИП 2. Происходит разгон соответствующего ЭД б до скорости, соответствующей вышедшему из строя ОИП, 7 ил. схему И 15, контакты 1611 бп, 17117 п и 181,18 п, третью логическую схему ИЛИ 19, вторую логическую схему И 20, а также контакты 21121 п и 221.22 п. Датчики 5 101,10 п скорости электродвигателей61,бп через последовательно соединенные логические схемы.ИЛИ 13 и И 20 присоединены к первому входу задатчика 7, первый и второй входы блока 9 синхрониза ции - соответственно к первому и второмувыходам резервного источника 2 питания, третий вход блока 9 синхронизации через логическую схему ИЛИ 14 - к статорным обмоткам асинхронных электродвигателей 15 616 п, а выход блока 9 синхронизации - квходам логических блоков 1111 п с выходными исполнительными реле 12112 п, через контакты 231,.,23 п которых второй выход резервного источника 2 питания сое динен с соответствующим электродвигателем 61, ,бп, выходы источников 81,8 п задающего сигнала через логическую схему ИЛИ 19 подключены к первому входу задатчика 7, Цепь логической схемы И 15 соеди нена с вторым и третьим входами задатчика7. Каждый логический блок 11 содержит логические элементы И 24 и ИЛИ 25, причем первый вход логического элемента ИЛИ 25 является входом логического блока 11, а 30 второй вход присоединен к выходу логического элемента И 24, к входам которого подключены. соответственна выход логического элемента ИЛИ 25 и источник 26 питания (через контакт 27) а к выходу логического 35 элемента И. 24 присоединено исполнительное реле 12.Резервный источник 2 питания содержит последовательно соединенные управляемый выпрямитель 28, фильтр 29 и 40 инвертар 30. Выпрямитель 28 присоединенк. сети 31, а выход 32 инвертора является вторым выходом источника 2. Вход 33 явля20 25 41, вход которого является входом узла 39,двенадцать формировэтелей 421,4212. 30схему 43 контроля четности, первый 44, вто 35 40 45 50 55 ется первым входом источника 2 питания и соединен через блок 34 управления выпрямителем с выпрямителем 28, з также через последовательно соединенные управляемый генератор импульсов 35 и блок 36 управления инвертором - с инвертором 30, Выход 37 генератора 35 является первым выходом источника 2 питания.По такой же схеме выполняются и основные источники питания 11,1 п, но у них нет выходов 37,Блок 9 синхронизщации содержит первый узел 38 дискретного, измерения фазы (фазы вектора напряжения резервного источника питания), входы которого являются первым и вторым входами блока 9 синхронизации, второй узел 39 дискретного измерения (Фазы вектора ЭДС асинхронного электродвигателя), вход которого является.третьим входом блока 9 синхронизации, и цифровой компаратор 40, причем выходы узлов 38 и 39 дискретного измерения фазы присоединены к входам цифрового компаратора 40, выход которого является выходом блока 9 синхронизации. Узел 39 дискретноо измерения фазывектора ЭДС электродвигателя (фиг, 3) содержит двенадцатифазный трансформатор рой 45 и третий 46 одновибраторы, первый логический элемент ИЛИ-НЕ 47, первый двоичный счетчик 48, выход которого является выходом узла 39, причем выходы двенадцатифазного трансформатора 41 через формирователи 42 присоединены к входам схемы 43 контроля четности. а ее прямой и инверсный выходы через одновибраторы 45, 46 соединен с первым и вторым входами логического элемента ИЛИ-НЕ 47, выход которого подключен к счетному входу дво-.ичного счетчика 48, вход установки нуля которого через одновибратор 44 соединен с выходом формирователя 421, Узел 38 дискретного измерения фазы вектора напряжения резервного источника питания (фиг, 4) содержит счетный триггер 49, вход которого является первым входом узла 38, умножитель 50 частоты на четыре, включающий последовательно соединенные два умножителя 51, 52 на два, первый 53 и второй 54 элементы НЕ, четвертый 55, пятый 56 и шестой 57 одновибраторы, трехфазный трансформатор 58, вход которого является вторым входом узла 38, второй двоичный счетчик 59, выход которого является выходом узла 38, второй элемент ИЛИ-НЕ 60, тринадцатый формирователь 5 10 15 61, причем последовательно соединенные счет 1 ый триггер 49, умножитель 50 частоты на четыре, элемент НЕ 53 и одновибратор 56 присоединены к второму входу элемента ИГПИ-Н Е 60, к первому входу которого через однов 1 брзтор 55 подключен выход умножителя 50 частоты на четыре, а выход элемента ИЛИ-НЕ 60 соединен со счетным входом двоичного счетчика 59, вход установки нуля которого через последовательно соединенные трехфазный трансформатор 51, форлч- рователь 61, элемент НЕ 54 и одновибрзтор 57 связан с вторым входом узла 38.Зздатчик 7 (Фиг. 5) содержит суммирую. щий усилитель 62 и интегратор 63. Один вход усилителя 62 является первым входом задатчика 7, а другой вход усилителя 62 соединен с выходом интегратора 63. Выход интегратора является одновременно выходом зздзтчика 7. На входе интегратора 63 включены резисторы 64 и 65, причем параллельно резистору 64 через второй и третий входы задатчика 7 присоединена логическая схема И 15 с размыкающими контактами 18. При разомкнутом контакте 18 постоянная времени интегрзтора 63 равна (Ля+а) Сев, а при замкнутом контакте 18 она составляет йв 5Свв, причем резисторы выбираются так, чтойь 4 йг 15)Сев865Свв где Яч, Б% - сопротивления резисторов 64 и 65.;Сев - емкость конденсатора 66.Устройство работает следующим образом.В нормальном режиме работы каждый из основных источников 1 питания питает соответствующий асинхронный электродвигатель 6 через размыкающий контакт 5 электромагнитного реле 4. Частота и напряжение какдого из основных источников 1 определяются уровнем напряжения на выходе соответствующего источника задающего сигнала 8. Напряжение и частота на выходе основного источника связаны известным законом частотного управления асинхронным электродвигателем О/1 сопз 1. Резервныи источник 2 питания работает в режиме горячего резерва с начальными значениями частоты и напряжения, но его выход не подключен к электродвигателям б, Резервный источник 2 питания (Фиг. 2) представляет собой преобразователь частоты, причем его функциональная схема аналогична схеме серийно выпускаемого преобразователя частоты ЭКТ 2.Резервный источник работает следующим образом. Сигнал задания с входа 33 поступает на входы блока 34 управлениявыпрямителем и управляемого генератора 35 импульсов. Импульсы с выхода блока 34 воздействуют на тиристоры управляемого выпрямителя 28 таким образом, что на его выходе, а следовательно, и на выходе инвертора 30 устанавливается напряжение, пропорциональное сигналу задания, Генератор 35 представляет собой линейный преобразователь напряжение-частота, формирующий на своем выходе 37 импульсы с частотой, в 6 раз превышающей частоту выходного напряжения (на выходе 32) преобразователя частоты. Блок 36 управления инвертором формирует и распределяет полученные импульсы по тиристорам инвертора 30. В результате на выходе резервного источника 2 устанавливается напряжение и частота, пропорциональные сигналу задания на входе 33 в соответствии с законом частотного управления.Блоки 31,3 п контроля исправности основных источников питания соответственно 111 п контролируют величину выходногонапряжения преобразователей частоты и его форму. Блоки 31.3 П выдают сигнал неисправности в двух случаях;1) если величина выходного напряжения преобразователя частоты по каким-либо причинам меньше минимально возможной. соответствующей минимальной рабочей частоте (например, при 5 Гц и 38 В):2) при появлении неисправности преобразователя частоты, приводящей к искажению формы его выходного напряжения.При выходе иэ строя одного из основных источников 1 питания срабатывает соответствующий блОк 3 контроля исправности и соответствующее электромагнитное реле 4. Размыкающий контакт 5 реле 4 отключает соответствующий электродвигатель б, и электродвигатель начинает выбег. Котакты 16 и 17 соответствующих реле 4 замыкаются в соответствующих. логических схемах ИЛИ 13 и 14. Контакт 27 реле 4 замыкается только в одном логическом блоке 11 и подает питание От источника 26 на один вход логического элемента И 24. На другом входе элемента И 24 имеется нулевой сигнал, При выбеге электродвигателя 6 в его статорных обмотках наводится ЭДС, частота которой пропорциональна частоте вращения ротора электродвигателя б, Частота ЭДС измеряется соответствующим датчиком 10 скорости. Сигнал частоты с датчика скорости передается через логические схемы ИЛИ 13 и И 20 на вход задатчика 7 и далее на вход резервного источника 2, Так как контакты 18 схемы И 15 замкнуты (фиг. 5), (реле 12 еще не сработало), то постоянная времени эадатчика 7 мала, и частота на выходе резервного 5 10 15 20 25 30 35 40 45 50 55 источника 2 практически равна частоте ЭДС выбегающего электродвигателя б. Сушествует небольшая разница частот на выходе резервного источника 2 и частоты ЭДС двигателя, обусловленная инерционностью задатчика 7, Эта разница частот обеспечивает взаимное изменение положения соответствующих вращающихся векторов,Одновременно при выбеге электродвигателя б на первый и второй входы блока 9 синхронизации подаются выходное напряжение и импульсы системы управления резервного источника питания, а через логическую схему ИЛИ 14 на третий вход - напряжение на зажимах выбегающего электродвигателя б, характеризующее ЭДС электродвигателя, Блок 9 обеспечивает измерение и сравнение фаз напряжения резервного источника питания 2 и фазы ЭДС выбегающего электродвигателя с помощью узлов 38 и 39 и цифрового компаратора 40. При нахождении напряжения резервного источника 2 и ЭДС выбегающего электродвигателя б в противофазе с точностью 15 эл. град, на выходе блока 9 появляется импульсный сигнал, который поступает на входы логических блоков 11. В одном из логических блоков 11 на вход схемы И 24 подается сигнал от источника.26 через контакт 27 (этот логический блок 11 соответствует вышедшему из строя основному источнику 1 питания), Сигнал с выхода блока 9, пройдя через элемент ИЛИ 25 этого логического блока 11, поступает на второй вход элемента И 24, и на выходе этого элемента появляется единичный сигнал, который блокирует по второму входу элемента ИЛИ 25 импульсный сигнал с блока 9 и включает соответствующее исполнительное реле 12. Замыкающий контакт 23 реле 12 подключает соответствующий электродвигатель б к резервному источнику 2 питания при выполнении двух условий;1) примерное равенство частот источника 2 и асинхронного двигателя;2) напряжение резервного источника питания и ЭДС электродвигателя находятся в противофазе,Выполнение этих условий обеспечивает минимальный ударный ток при подключении электродвигателя б к источнику питания с переменной частотой и напряжением.Контакт 22 реле 12 в схеме И 20, размыкаясь, обрывает цепь слежения за частотой соответствующего электродвигателя б. Через схему ИЛИ 19 и один из замыкающих контактов 21 реле 12 на вход задатчика 7 и на вход резервного источника 2 питания подается сигнал с источника 8 задающего сигнала, соответствующий частоте и напряжению вышедшего из строя основного источника 1 питания. При включении соответствующего реле 12 размыкающий контакт 18 в схеме И 15 размыкается, и в цепи задатчика 7 (фиг. 5) включается резистор 64. Постоянная эадатчика интенсивности увеличивается, что обеспечивает плавное изменение частоты и напряжения на выходе резервного источника при резких изменениях задания на выходе источника 8,Блок 9 синхронизации работает следующим образом, ЭДС одного из выбегающих электродвигателей 61, 626 п через контакты 171, 172,17 п реле 41, 42,4 п подается на первичную трехфазную обмотку двенадцатифазного трансформатора 41 узла дискретного измерения Фазы вектора ЭДС электродвигателя (фиг, 3, 6), Выходные напряжения трансформатора 41 Формируются по форме и амплитуде Формирователями 421,4212 и подаются на входы схемы иа контроля четности, на выходах которой формируются последовательности прямых и инверсных импульсов с частотой, в 12 раз большей частоты ЭДС двигателя, По пере-. днему и заднему фронтам полученных импульсов с помощью одновибраторов 45 и 46 и элемента ИЛИ-НЕ 47 формируется последовательность узких импульсов для запуска двоичного счетчика 48 по счетному входу. На вход установки нуля. счетчика 48 подается импульс сброса, сформированный с помощью одновибратора 44 по переднему фронту импульса ЭДС Фазы А выбегающего двигателя, В результате этого на выходах двоичного счетчика 48 устанавливается пятиразрядный двоичный код, соответствующий текущему положению вектора фазы ЭДС выбегающего. двигателя с дискретностью 7,5 эл, град.Импульсы задающего генератора преобразователя частоты с.первого выхода резервного источника 2 питания поступают на вход счетного триггера 49 узла дискретного измерения фазы вектора напряжения резервного источника 2 (фиг. 4 и 7), где преобразуются в импульсы со скважностью, равной двум. Полученная частота увеличивается в четыре раза с помощью умножителя 50 частоты на четыре, Далее с помощью элемета НЕ 53, одновибраторов 55 и 56 и элемента ИЛИ - НЕ 60 по .переднему и, заднему фронтам полученных импульсов формируется последовательность узких импульсов с частотой, в 24 раза большей выходной частоты резервного источника 2 питания, Задними фронтами импульсов с выхода элемента ИЛИ - НЕ 60 запускается двоичный счетчик 59, на вход установки нуля которого подается короткий импульс сброса, сформированный по заднему Фронту импульса напряжения фазы А резеовногоисточника 2 с помощью трехфазного трансформатора 58, формирователя 61, элемента5 НЕ 54 и одновибратора 57, В результатеэтого на выходах счетчика 59 устанавливается пятиразрядный двоичный код, соответствующий текущему положению векторафазы напряжения резервного источника 2 с10 дискретностью 7.5 эл, град.Формирование импульсов сброса счетчика 59 узла 38 по заднему фронту импульсанапряжения фазы А резервного источника2, а импульса сброса счетчика 48 узла 39 -15 по переднему фронту импульса ЭДС фазы Авыбегающего двигателя обеспечивает получение на выходах счетчиков 48 и 59 кодов,сдвинутых на 180 эл, град. т.е. в противофазе.20 Цифровой компаратор 40 сравниваеткоды, поступающие с выходов счетчиков 48и 59. В момент равенства кодов на выходецифрового компаратора 40 устанавливаетсяуровень "1",25 Таким образом, устройство обеспечивает подключение резервного источника 2 привыходе из строя любого Основного источника 1 на любой частоте и при любом напряжении на его выходе,30Формула изобретения Устройство для резервирования источников электропитания, содержащее ос новные источники питания, резервныйисточник питания, средства контроля напряжения основных источников питания с выходными реле по числу этих источников, подключенные к выходам основных источ ников питания и через контакты этих реле -к выходным клеммам, каждая из которых предназначена для подключения нагрузки соответствующего основного источника питания, о т л и ч а ю щ е е с я тем, что, с целью 45 расширения области применения за счет использования в качестве источника электропитания источников переменной частоты и напряжения, предназначенных для питания нагрузки в виде асинхронных электродвига телей, в него дополнительно введены блоксинхронизации, датчики скорости электродвигателей, являющихся нагрузкой соответствующих основных источников питания, логические блоки по числу основных исгоч ников питания с подключенными на выходах исполнительными реле, три логические схемы ИЛИ, выполненные на замыкающих контактах реле, две логические схемы И, выполненные в виде соединенных последовательно раэмыкающих контактов ис 16530 5 1210 15 20 25 ЛО полнитедьных реле, источники задающего сигнала по числу основных источников питания и задатчик, причем выходы датчиков скорости электродвигателей подключены к входам первой логической схемы ИЛИ, выполненной на контактах выходных реле, выход которой через вторую логическую схему И соединен с первым входом задатчика и выходом третьей схемы ИЛИ, выполненной на контактах исполнительных реле, входы которой подключены к выходам соответствующих источников задающего сигнала и первым входам соответствующих основных источников питания, первая логическая схема И соединяет второй и третий входы задатчика, являющиеся входами цепи изменения постоянной времени эадатцика, выход задатчика подключен к первоуу входу резервного источника питания, вторые входы основных и резервного источников питания предназначены для подключения к питающей сети, первый и второй входы блока синхронизации подключены соответственно к первому и второму выходам резервного источника питания, третий вход блока синхронизации подключен к выходу второй логической схемы ИЛИ, выполненной на контактах выходных реле, входы которой подключены к выходным клеммам, соединенным через замыкающие контакты соответствующих исполнительных реле с вторым выходом резервного источника питания, выход блока синхронизации подключен к входам логических блоков, средства контроля напряжения основных источников выполнены в виде блоков контроля исправности основных источников, входы этих блоков поцключены к выходам соответствующих основных источников, в качестве контактов, соединяющих выходы основных источников питания с выходными клеммами, используются раэмыкающие контакты соответствующих выходных реле, причем блок синхронизации содержит первый узел дискретного измерения фазы, входы которого являются первым и вторым входами этого блока, второй узел дискретного измерения фазы, вход которого является третьим входом этого блока, и цифровой компаратор, входы которого соединены с соответствующими выходами первого и второго узлов дискретного измерения фазы, а выход является выходом эт го блока, первый узел дискретного измерения фазы содержит счетный триггер, вход которого является первым входом этого узла, а выход подключен к входу умножителя цастоты на четыре, выход которого через четвертый одновибратор подключен к первому входу второго логического элемента ИЛИ-НЕ, а через соединенные последовательно первый логический элемент НЕ и пятый одновибратор - к второму входу второго логического элемента ИЛИ-НЕ, вход которого соединен со счетным входом второго двоичного счетчика, выход которого является выходом этого узла, а вход установки нуля этого счетчика через соединенные последовательно шестой одновибратор, второй логический элемент НЕ и тринадцатый формирователь подключены к выходу трехфазного трансформатора, вход которого является вторым входом этого узла, второй узел дискретного измерения фазы содержит двенадцатифазный трансформатор, вход которого является входом этого узла, а выходы через формировагели с первого по двенадцатый подключены к соответствующим входам схемы контроля четности, прямой и инверсный выходы которой через соответственно второй и третий одновибраторы подключены к входам первого логического элемента ИЛИНЕ, выход которого подключен к счетному входу первого двоичного счетцика, выход которого является выходом этого узла, а вход установки нуля через первый одно- вибратор соединен с выходом первого формирователя, каждый логический блок содержит логический элемент ИЛИ, первый вход которого является входом этого блока, а второй вход подключен к выходу логического элемента И, который является выходом этого блока, первый вход логического элемента И подключен к выходу логического элемента ИЛИ, а второй вход церез замыкающий контакт соответствующего выходного реле подключен к источнику питания, резервный источник питания содержит управляемый выпрямитель, к входу управления которого подключен выход блока управления выпрямителем, вход которого является первым входом этого источника питания и подключен к входу генератора импульсов, выход которого является первыл выходом этого источника питания и через блок управления инвертором подключен к входууправления инвертора, вход которого подключен через фильтр к выходу управляемого выпрямителя, а выход инвертора является вторым выходом этого истоцника питания, основные источники питания выполнены аналогично резервному.1653075 Ц Составитель В,Сидоров актор Л,Пчолинская Техред ММоргентал Корректор О,Кравцоваизводственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 аз 1777 ВНИИП Тираж 340, Подписноесударственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушскэя наб 4/5

Смотреть

Заявка

4398696, 29.03.1988

НОВОМОСКОВСКИЙ ФИЛИАЛ МОСКОВСКОГО ХИМИКО-ТЕХНОЛОГИЧЕСКОГО ИНСТИТУТА ИМ. Д. И. МЕНДЕЛЕЕВА

БАБОКИН ГЕННАДИЙ ИВАНОВИЧ, КОЛЕСНИКОВ ЕВГЕНИЙ БОРИСОВИЧ, СТАВЦЕВ ВИТАЛИЙ АНДРЕЕВИЧ

МПК / Метки

МПК: H02J 9/06

Метки: источников, резервирования, электропитания

Опубликовано: 30.05.1991

Код ссылки

<a href="https://patents.su/9-1653075-ustrojjstvo-dlya-rezervirovaniya-istochnikov-ehlektropitaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для резервирования источников электропитания</a>

Похожие патенты