Интегральное устройство для управления вторичным источником питания

Номер патента: 1538211

Авторы: Ельцев, Попов

ZIP архив

Текст

(5 ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР ЗОБРЕТЕНИЯ ОП ВИДЕТЕЛЬСТВ Н АВТОРСКОМ ностей устройс нии возможност равления быстр еспече ва, т. У 3.Ельц источниками ьсной модул тельство СССРР 1/56, 1982,льство СССР3/1 О, 1987,ет вход управл выходных сигна вход сигнала с уровнем логическоуля устройство реализует широтн пульсную модуляцию выходных сигнал при подаче сигнала логической едини частотно-импульсную модуляцию. За управления выходными усилителями м сти с двух выходов задающего генера при частотно-импульсной моцуляпи обеспечивается наличие противофа сигналов на выходах устройства, из которых используется для актив го запирания силового транзистор вторичного источника питания. 4 мЦ ТРОЙСТВО ДЛЯ УП СТОЧНИКОМ ПИТАсчет ощно тораи кт тся к пользо но яи источникаин Ж к широто-импул им ноои т ретения сальных в можфиг.3 - эпюры сигналов на соответствующих входах и выходах элементовустройства, иллюстрирующие работу широтно - импульсного модулятора (1 ПИ) иформирователя длительности паузы, нафиг.4 - эпюры сигналов на соответствующих входах и выходах устройства,иллюстрирующие работу при ЧИМ выходного сигнала,Интегральное устройство для управления вторичным источником питаниясодержит усилитель сигнала ошибки(УСО) 1, инвертирующий вход которогоявляется вторым входом 2 устройства,неинвертирующий вход - первым входом3 устройства, выход 4 УСО 1 соединенс третьим входом БУ 5 и неинвертируюИзобретение относится к электротехнике и может бьггь использовано дляуправления вторичными источниками питания (ВИП) .Целью изобретения вляется расширение функциональных возможностей .,устройства за счет обеспечения возможности работы устройства с быстродействующим ВИП с частотно-импульсной модуляцией (1111 М),На фиг.1 приведена структурнаясхема устройства; на фиг,2 - эпюрысигналов на соответствующих входахи выходах элементов устройства, иллюстрирующие работу задающего генератора (ЗГ) и блока управления (БУ) приширотно-импульсной модуляции; на я(54) ИНТЕГРАЛЬНОЕ УРАВЛЕНИЯ ВТОРИЧНЫМНИЯ(57) Изобретение оттехнике и может бытдля управления вторми питания в режимепульной, так и частмодуляций. Цель изов расширении функци 38211 А использования для уподействующими вторичны- питания с частотно-имяцией. Устройство име- ения видом модуляции юв, При подаче на этотщим входом ШИМ 6, инвертирующий входкоторого соединен с первым выходом 7БУ 5, входом 8 ЗГ 9, первым входом 1 Оустройства предназначенным для регу 35лирования частоты, и инвертирующимвходом Формирователя длительности паузы (ФДП) 11, неинвертирующий вход которого является гервым входом 12 устройства, а выход 13 ФДП 11 соединенс одним входом третьего элемента И 14,к другому входу которого подключенвыход 15 РИМ 6.Выход 16 третьего элемента И 14соединен с первыми входами четвертого 17 и пятого 18 элементов И третьи входы которых подключены к прямому 1 9 и инверсному 20 выходам триггера 21 соответственно, вход которогосоединен с вторым 22 выходом БУ 5, а 20вторые входы элементов И 17 и 18 соединены с четвертым 23 выходом БУ 5,третий выход 24 которого соединен свходом элемента НЕ 25, выход которогосоединен с прямым входом первого элемента И-НЕ 26, инвертирующий вход которого соединен с выходом элементаИ 18, а выход - с первым входом второго элемента И 27, второй вход которого соединен с вторым входом первого элемента И 28, первый вход которого соединен с выходом седьмого элемента И-НЕ 29, инвертирующий ззход ко -торопо соединен с выходом элемента И17, а прямой - с выходом третьего35элемента И-НЕ 30, выхоДы элементов И28 и 27 соединены с входами первого31 и второго 32 усилителей мощности(УМ), выходы которых являются первым33 и вторым 34 выходами устройствасоответственно. Вторые входы элементов И 28 и 27 соединены с выходомблока 35 зашиты, входы которого являются третьим 36 и четвертым 37 входами устройства.45Устройство содержит также источник38 опорного напряжения, соединенныйс первым 39 и вторым 40 выводами питания устройства, второй управляющийвход 41 которого является первым входом БУ 5, а второй вход 42, предназначенный для регулирования частоты,является вторым входом БУ 5, четвертый вход 43 которого является первымвыходом ЗГ 9, второй выход 44 которого является пятым входом БУ 5 и сое 1 динен с первым входом элемента И-НЕ30, второй вход которого соединен спервым входом БУ 5,ЗГ 9 содержит первый резистор 45, один вывод которого подключен к первому выводу 39 питания, а другой - к неинвертирующему входу 46 первого компаратора 47 и одному выводу резистора 48, другой вывод которого соединен с инвертирующим входом 49 второго компаратора 50 и одним выводом резистора 51, другой вывод которого соединен с вторым выводом 40 питания. Вход 8 ЗГ 9 соединен с инвертирующим: входом первого 47 и неинвертирующим входом второго компараторопз 50, выхо" ды 52 и 53 которых соединены соответственно с первым входом элемента И-Ю 54 и первым входом элемента И-НЕ 55, второй вход которого соединен с выходом элемента И-НК 54 и является первым ззыходом 43 ЗГ 9, а выход элемента И-НЕ 55 соединен с вторым входом элемента И-НЕ 54 и является вторым выходом 44 ЗГ 9В БУ 5 третий вход 4 БУ 5 соединен с истоком первого п-канального МОП- транзистора 56, затвор которого соединен с затвором второго р-канального 11 ОП-транзистора 57, входом инвертора 58, первым входом элемента И 59 и первым входом 41 БУ 5, а сток первого транзисАора 56 соединен с затвором третьего и-канального МОП-транзистора 60 и стоком второго транзистора 57, исток которого соединен с первым выводом 39 питания и истоком четвертого р-канального МОП-транзистора 61, затвор и сток которого соединены со стоком третьего транзистора 60 и затвором пятого р-канального МОП-транзистора 62, исток которого соединен с первым выводом 39 питания, а сток - с истоком шестого р-канального МОП-транзистора 63, затвор которого соединен с затвором седьмого и-канального МОП-транзистора 64, вторым входом элемента И 59 и четвертым входом 43 БУ 5, а сток - со стоком седьмого транзистора 64 и первым выходом 7 БУ 5. Исток седьмого транзистора 64 соединен со стоком восьмого и-канального МОП-транзистора 65, исток которого соединен с вторым выводом 40 питания и истоком девятого и-канального МОП-транзистора бб,сток которого соединен с истоком третьего транзистора 60, а затвор - со стоком и затвором десятого и-анального МОП- транзистора 67, затвором восьмого транзистора 65 и вторым входом 425 15382БУ 5. Исток десятого транзистора 67соединен с вторым выводом 40 питания, выход элемента И 59 являетсятретьим выходом 24 БУ 5 .выход инвер 5тора НЕ 58 соединен с первым входомэлемента И-НЕ 68 и четвертым выходом23 БУ 5, а второй вход элемента И-НЕ68 является пятым входом 44 БУ 5, авыход - вторым выходом 22 БУ 5, вы -ход 69 источника 38 опорного напряжения подключен к выводам 69 ФДП 11,ШИМ 6, УСО 1 и компараторов 47 и 50.Внешние выводы (входы и выходы)ИСУ предназначены для выполнения следующих функций.Вход 10 - для подключения навесного времязадающего конденсатора, работающего в цепи ЗГ 9, Этим конденсатором устанавливается необходимая 20частота ЗГ при широтно-импульсной модуляции и длительность импульса приЧИМ. Конденсатор включается междувходом 10 ИСУ и вторым выводом 40 питания.25Вход 42 - для подключения навесного резистора, работающего в цепи БУ5. С помощью этого резистора устанавливается необходимая величина токовзаряда и разряда конденсатора, подключаемого к входу 10. Резистор включается между входом 42 ИСУ и первымвыводом 39 питанря,Неинвертирующий вход 3 УСО является первым входом устройства и пред 35назначен для подключения источникаэталонного напряжения. Инвертирующийвход 2 УСО 1 является вторым входомустройства и предназначен для подключения входного сигнала из цепи обрат- щ 0ной связи, Неинвертирующий вход 12ФДП 11 является первым управляющимвходом устройства и предназначен дляустановки необходимой длительностиФДП. 45Первыйвход 41 БУ 5 является вторым управляющим входом устройства ипредназначен для управления видоммодуляции. При подаче па вход 41 сигнала с уровнем цЛог.О" устройство 50осуществляет широтно-импульсную модуляцию выходного сигнала, а при подаче сигнала с уровнем "Лог.1" - ЧИМ,Входы 36 и 37 блока 35 защиты,представляющего собой пороговое устройство, предназначены для подключе-ния датчика тока и второго эталонного сигнала, определяющего порог срабатывания блока защиты. 11 6Выходы 33 и 34 УМ 31 и 32, явиляющиеся выходами устройства, предназначены для подачи выходных управляющих сигналов устройства на силовые регулирующие транзисторы ВИП,Входы 39 и 40 устройства предназначены для подключения питания: 39гплюс" питания (первый вывод),40общий вход (второй вывод).Исгочник 38 опорного напряжения,входящий в состав устройства предназначен для задания рабочего токаоперационных усилителей, используемыхв УСО 1, ФДП 11, ШИМ 6, компараторах47 и 50 в ЗГ 9, которые выполнены наКМОП операционных усилителях,Устройство работает следующим образом,Для работы устройства с широтнощпульсной модуляцией выходных управляющих сигналов на выходах 33 и 34необходимо на управляющий вход 41устройства подать сигнал с уровнем"Лог.О . При подключении к внешнимвыводам (входам и выходам) устройства всех необходимых элементов и цепей и подачи питания на первый вход39, относительно второго 40 выводапитания, начинает работать ЗГ 9.Сигнал пЛог.0 , поданный на второй управляющий вход 41 устройства(фиг. 2 а), запирает транзистор 56БУ 5, при этом выход 4 УСОотключается от затвора транзистора 60 БУ 5и отпирает транзистор 57 БУ 5, в результате чего на затвор транзистора60 БУ 5 через омическое сопротивле -цие канала открытого транзистора 57подается напряжение питания от вывода 39. Транзистор 60 при этом открывается и через омическое сопротивление канала этого транзистора затвори сток транзистора 61 БУ 5 подключается к стоку транзистора 66 БУ 5,входящего в состав токового зеркала,выполненного на транзисторах 67, 65и 66. За счет этого устанавливаетсятакое напряжение на затворе транзис -тора 62 БУ 5, при котором обеспечивается равенство токов стока транзисторов 65 и 62 БУ 5, являющимисятоками разряда и заряда конденсатора,подключенного к входу 10 устройства,соединенному с выходом 7 БУ 5.Кроме того, сигнал "Лог,Оц поданный на вход 41, блокирует элемент И59 БУ 5 и элемент И-НЕ 30, являющиеся элементами частотно-импульсного25 модулятора, образованного УСО 1 иБУ 5.При этом сигналы на выходе элемента НЕ 25 и элемента И-НЕ 30 соответствуют уровню "Лог.1", а элементы ИюНЕ 29 и 26 работают только по выходным сигналам элементов И 17 и 18,выходы которых соединены с вторымивходами элементов И-НГ 29 и 26,1 ОИнвертором НЕ 58 инвертируетсяБУ 5 и сигнал "Лог.О" поступает.наодин вход элемента И-НЕ 68 БУ 5, разрешая запуск триггера 21 по сигналамна выходе 22 БУ 5, а также на выход23 БУ 5, к которому подключены вторыевходы элементов И 17 и 18, Наличиесигнала с уровнем "Лог.1" на выходе23 БУ 5 разрешает управление Уг, 31и 32 от схем И 28 и 27 соответствен-но,В первый момент времени после подачи питания на выводы 39 и 40 устройства конденсатор, подключенный квходу 1 О устройства, разряжен(фиг. 2 б), Компаратор 47 ЗГ 9 находится в состоянии "Лог, 1" (Фиг, 2 г)за счет напряжения, приложенного кего неинвертирующему входу 46 и равного 213 /3, где 11- величина на" 30и,опряжения питания (фиг. 2 б) .Компаратор 50 ЗГ 9 находится всостоянии "Лог.О" (фиг. 2 в) за счетнапряжения, приложенного к его инвертирующему входу 49 и равного 11 /3(фиг. 2 б). При этом ЕЯ-триггер, образованный элементами И-НЕ 54 и 55,находится в первом устойчивом состоянии, при котором на выходе 43 ЗГ 9присутствует сигнал "Лог,О" (фиг. 2 е), 0а на выходе 44 - сигнал "Лог,1"(фиг. 2 д)Сигнал "Лог,О" на выходе 43 ЗГ 9открывает транзистор 63 БУ 5, приэтом конденсатор, подключенный к входу 10 устройства, начинает заряжать -ся по цепи первый вывод питания 39транзистор 62 БУ 5 - транзистор 63БУ 5 - конденсатор - второй вывод питания 40 (Фиг. 2 б) . При достижениинапряжения на конденсаторе значения/3 компаратор 50 ЗГ 9 переключаети,пися в состояние Лог.1" (Фиг, 2 в). Однако элемент И-НЕ 55 ЗГ 9 не изменяет своего состояния, так как на другом его входе присутствует сигнал"Лог.О" с выхода элемента И-НЕ 54.При достижении напряжения на конден-,саторе величины 2 П,/3 компаратор 47 переключается в состояние 1 Лог,О""Лог0" (фиг. 2 д), При этом элементИ-НЕ 68 БУ 5 переключается в состояние "Лог," (фиг. 2 ж), так как еговход соединен с выходом 44 ЗГ 9, Положительным фронтом сигнала на выходе 22 БУ 5 триггер 21 перебрасывается в противоположное состояние"Лог,1" на выходе 43 ЗГ 9 приводит кзапиранию транзистора 63 БУ 5 и отпиранию транзистора 64 БУ 5. При этомначинается разряд конденсатора по цепи конденсатор - транзистор 64 БУ 5транзистор 65 БУ 5 - второй вывод питания 40 (фиг. 2 б),Компаратор 47 ЗГ 9 переключаетсяв состояние "Лог.1" (фиг, 2 г), однако элемент И-НЕ 54 ЗГ 9 не изменяетсвоего состояния, так как на его .втором входе, соединенном с выходом элемента И-НЕ 55 ЗГ 9, присутствует сигнал "Лог.О",При разряде конденсатора до уровняП /3 компаратор 50 ЗГ 9 переключается в состояние "Лог,О" (Фиг. 2 в),элемент И НЕ 55 ЗГ 9. - в состояние"Лог,1" (Фиг. 2 д), а элемент И-НЕ 54ЗГ 9 - в состояние "Ло г . 0" (фиг, 2 е) .При этом элемент И-НЕ 68 БУ 5 переключается в состояние "Лог.О, таккак его вход соединен с выходом 44ЗГ 9, но триггер 21 не перебрасывается: его срабатывание происходит по .положительному фронту сигнала на выходе элемента И-НЕ 68 БУ 5, являющемся выходом 22 БУ 5.Появление сигнала с уровнем"Лог.0" на выходе элемента И-НЕ 54ЗГ 9, являющемся выходом 43 ЗГ 9,приводит к запиранию транзистора 64.БУ 5 и отпиранию транзистора 63 БУ 5,При этом начинается очередной циклзаряда - разряда конденсатора и т,д,Переключение триггера 21 по положительному Фронту сигнала с выхода 22БУ 5 обеспечивает поочередную подачуразрешающих сигналов с уровнем"Лог.1" на третий вход элемента И 17или элемента И 18, которые управляютУМ 31 и УМ 32 при широтно-импульсноймодуляции.Пилообразное напряжение с конденсатора при работе ЗГ 9 поступает на(фиг. Зб и г),УСО 1 производит сравнение входного сигнала, подаваемого на вход 2устройства с эталонным, подаваемымна вход 3 устройства (фиг, За) . Сигнал ошибки, представляющий собой напряжение, равное разности сигналовна входах 2 и 3 устройства, умноженной на коэффициент усиления УСО 1,с вьжода 4 УСОподается на неинвертирующий вход ШИН 6 (фиг. Зб), Приэтом длительность импульсных сигналовна вьжоде 15 ИМ 6 оказывается прямопропорциональной величине вьжодногосигнала УСО 1, т.е. обратно пропорциональной величине входного сигнала,поступающего из пепи образной связина вход 2 устройства (фиг. Зв), Вы"ходной сигнал КФ 6, представляющийсобой последовательность широтно-модулированных импульсов, через эле.мент И 14 поступает на вторые входыэлементов И 17 и 18 . При наличии на 25третьем входе одного из указанныхэлементов выходного сигнала триггера 21 с уровнем "Лог.1" этот элементоткрывается на время длительности выходного сигнала ШИК 6, при этом на 30соответствующем выходе 33 или 34 устройства появляется .выходной управляющий широтно-модулированный импульс(фиг. Зз). После переключения триггера 21 указанный импульс появляется надругом (34 или ЗЗ) выходе устройства(фиг. Зи),Поскольку выходы 33 и 34 устройства подключаются к базам силовых регу лирующих транзисторов ВИП, работающих в двухтактном режиме, возможна ситуация, когда при максимальной длительности выходных управляющих сигналов устройства через силовые регулирующие 45 транзисторы ВИП будет протекать сквозной ток из-за того, что один из этих транзисторов еще не закрылся (вследствие рассасывания заряда в базе), а второй уже открылся. Для исключения 50 сквозных токов через силовые регулирующие транзисторы ВИП в устройстве имеется ФДП 11, на неинвертирующий вход которого, являющийся первым уп- . равляющим входом 12 устройства, пода ется напряжение, величина которого определяется быстродействием силовых регулирующих транзисторов ВИП(фиг, Зг) . При превышении пилообразным напряжением, поступающим на инвертирующийвход ФДП 11, уровня напряжения на неинвертирующем входе ФДП 11, сигнална выходе 13 ФДП 11 становится равнымнулю (фигЗд), При этом в сигнале свыхода 16 элемента И 14 появляетсяпауза (фиг, Зе), обеспечивающая раэделечие во времени выходных управляющих сигналов устройства,Если пилообразное напряжение наинвертируюшем входе ФДП 11 не превышает уровня напряжения на его неинвертирующем выходе, то сигнал на выходе 13 ФДП соответствует уровню11 и оЛог,1, При этом широтно-модулированный сигнал с выхода 15 ШИМ 6 черезэлемент И 14 поступает на первые входы элементов И 17 и 18 без временногоразделения.Такач образом, за счет ФДП 11 предотвращается возможность протеканиясквозных токов через.силовые регулирующие транзисторы ВИП в моменты переключения триггера 21 .Для работы устройства с ЧИИ выходных управляющих сигналов на выходах33 и 34 на второй управляющий вход 41устройства подается сигнал с уровнем1 Ю егЛог.1 . При подключении к внешнимвыводам (входам и выходам) устройства всех необходимых элементов и цепейи подаче питания на первый вход 39,относительно второго 40 вывода питания, начинает работать ЗГ 9.Сигнал "Лог,1", поданный на второйуправляющий вход 41 устройства запирает транзистор 57 БУ 5, при этомпервый вывод 39 питания отключаетсяот затвора транзистора 60 БУ 5, иотпирает транзистор 56 БУ 5, в результате чего выход 4 УСО 1 соединяется с затвором. транзистора 60 БУ 5.Сопротивление канала этого транзистора теперь зависит,от величины выходного сигнала УСО . При этом, в зависимости от величины выходного сигнала УСО 1 изменяется величина напряжения на затворе транзистора 62 БУ 5,определяющего величину тока зарядаконденсатора, подключенного к входу10 устройства. Кроме того, сигнал"Лог1", поданный на вход 41, инвертируется инвертором НЕ 58 БУ 5 и поступает на один вход элемента И-НЕ 68БУ 5, запрещая запуск триггера 21, атакже на выход 23 БУ 5, к которомуподключены вторые входы элементовИ-НЕ 17 и 18. Наличие си. нала с уровнем "Лог.0" на выходе 23 БУ 5 запрещает управление УМ 31 и 32 от схемИ-НЕ 17 и 18 соответственно. СигналЛо г , 1 поступает на один вход эле 5мента И 59, разрешая прохождение сигналов на выход 24 БУ 5 и управлениеУМ 32 от элемента И-НЕ 26, а такжепоступает на один вход элемента ИНЕ 30, разрешая управление УМ 31 отэлемента И-НЕ 29,После подачи питания на выводы 39и 40 устройство начинает работатьтак же, как и при широтно-импульсноймодуляции за исключением того, чтотриггер 21 не переключается, так как:выход 22 БУ 5 блокирован элементомИ-НЕ 68 БУ 5, а величина тока заряда конденсатора зависит от величинывыходного сигнала УСО 1, При этомдлительность сигнала на выходе 24БУ 5 при ЧИМ равна длительности сигнала на выходе 22 БУ 5 при широтно импульсной моцуляции (так как величи на тока разряда конденсатора постоянна), а период (частота) зависит отвеличины выходного сигнала УСО 1, Приувеличении амплитуды сигнала, подаваемого на вход 2 устройства (фиг .4 б),30УСО 1 выделяет разность между этимсигналом и эталонным сигналом на входе 3 устройства и усиливает ее Уровень выходного сигнала УСО 1.при этомуменьшается, а следовательно, снижается величина напряжения на затворетранзистора 60 НУ 5 (фиг. 4 в) . Токчерез транзистор 60 БУ 5 уменыпается,что приводит к увеличению напряженияна затворе транзистора 62 БУ 5 и к 40уменьшению тока через этот транзистор(фиг. 4 г) . Поскольку ток транзистора62 БУ 5 является током заряда конденсатОра, то время заряда конденсатораувеличивается и увеличивается период 45колебаний ЗГ 9 (фиг, 4 д) . Величинатока разряда конденсатора при этом неменяется, так как не меняется напряжение на затворе транзистора 65 БУ 5,задающего этот ток. При уменьшенииамплитуды сигнала, подаваемого навход 2 устройства, происходит обратный процесс, вызывающий уменьшениепериода колебаний ЗГ 9. Кроме того,частотно-модулированный сигнал с вы 55хода 43 ЗГ 9, соединенный с одним. входом элемента И 59 БУ 5, поступаетна выход 24 БУ 5 за счет того, что навтором входе элемента И 59 БУ 5 присутствует сигнал разрешения Лог" с второго управляющего входа 41 устройства и далее через элементы НЕ 25, И-НЕ 26, И 27 поступает на вход УМ 32, В результате этого на выходе 34 устройства появляется выходной управляющий сигнал, представляющий собой последовательность ЧМИпериод (частота) повторения которых зависит от величины входного сигнала, поступаемого на вход 2 устройства (фиг, 4 е), Частотно-модулированный сигнал с выхода 44 ЗГ 9, соединенного с одним входом элемента И-НЕ 30, поступает на вход элемента И-НЕ 29 и через элемент И 28 на вход У 1 ч 31. За счет этого на выходе ЗЗ устройства появляется сигнал, противофазный сигналу на выходе 34 устройства (фиг. 4 ж) .Таким образом, за счет введения в устройство элемента НЕ, соединенного с выходом блока управления, элемента И-НЕ, соединенного с задающим гене-, ратором, двух элементов И-НЕ, соеди ненных с триггером, и двух элементов И-НЕ, соединенных с усилителями мощности через элементы И, обеспечивается функционирование устройства с противофазными сигналами с ЧИМ на выходах устройства, что расширяет функ" циональные возможности устройства за счет возможности применения в быстродействующих ВИП с ЧИМ, так как при этом сигнал с втсрого вь 1 хода устройства реализует открывание силового транзистора ВИП, а сигнал с первого выхода - активное запирание этого транзистора, в результате чего сокращается время рассасывания неосновных носителей в базе силового транзистора ВИ 1.Блок 35 защиты предназначен для блокировки УМ 31 и 32 при возникновении аварийных ситуаций в ВИП, в частности при токовых перегрузках. На вход 36 устройства подается эталонный сигнал, определяющий порог срабатывания блока защиты, На вход 37 устройства подается контролируемый сигнал, Если величина контролируемого сигнала на входе 37 не превышает .ве-.личины эталонного сигнала .на входе 36, то выходной сигнал блока защиты соответствует уровню Лог,1 и разрешает прохождение широтно-модулированных или частотно-модулированных сигналов через элементы И 28 и 27 на входы УМ 31 и 32. При превышении ве10 личины контролируемого параметра навходе 37 величины эталонного сигналана входе 36 происходит срабатываниеблока защиты. При этом выходной сигнал блока защиты принимает значение"Лог.О" и блокирует элементы И 28и 27, запрещая прохождение сигналовчерез них на УМ 31 и 32, которые приэтом закрываютсяФормула изоб ретения Интегральное устройство для управления вторичным источником пита-. ний, содержащее задающий генератор, вход которого является первым входом устройства, предназначенным для регулирования частоты, источник опорного напряжения, соединенный с первым и. 20 вторым выводами питания устройства, формирователь длительности паузы, первый вход которого является. первым управляющим входом устройства, второй вход соединен с входом задающего ге нератора, широтно-импульсный модулятор, первый вход которого соединен с выходом усилителя сигнала ошибки, первый и второй входы которого явля-. ются первым и вторым входами устрой ства соответственно, блок защиты, первый и второй входы которого являются третьим и четвертым входами устройства соответственно, а выход соединен с пеРвыми входами первого ивто рого элементов И, выходы которых соединены с входами первого и второго усилителей мощности соответственно, выходы которых являются первым и вторым выходами устройства соответствен но, третий элемент И, входы которого соединены с выходами формирователя. длительности паузы и широтно-импульсного модулятора, блок упранлейия, первый вход которого является. вторым 45 управляющим входом устройства, второй вход - вторым входом устройства, предназначенным для регулирования частоты, третий вход соединен с выходом усилителя сигнала ошибки, четвертый с первымвыходом задающего генератора, пятый - с вторым выходом задающего генератора, а первый выход блока управления соединен с входом задающего генератора, второй выход - с входом Т-триггера, четвертый и пятый элементы, И, первые входы которых соединены с прямым и инверсным выходами Т-триг,гера соответственно, вторые входы -с выходом третьего элемента, а третьи входы - с четвертым выходом блока управления, блок управления содержит первый МОП-транзистор с каналомП-типа, исток которого соединен стретьим входом блока управления, затвор - с затвором второго МОП-транзис-тора с каналом р-типа, первым входомэлемента И, входом элемента НЕ и первым входом блока управления, стокс затвором третьего МОП-транзисторас каналом и в ти и стоком второгоМОП-транзистора, исток которого соединен с первым выводом питания и истоком четвертого МОП-транзистора сканалом р-типа, затвор и сток которого соединены со стоком третьего МОПтранзистора и затвором пятого ЮНтранзистора с р-каналом, исток которого соединен с первым выводом питания, а сток - с истоком шестого МОПтранзистора с р-каналом, затвор которого соединен с затвором седьмогоМОП-транзистора с п-каналом, вторымвходом элемента И и четвертым входомблока управления, а сток - со стокомседьмого МОП-транзистора и первым выходом блока управления, исток седьмого МОП-транзистора соединен со стокомвосьмого МОП-транзистора с каналомп-типа, исток которого соединен свторым выводом питания и истоком девятого МОП-транзистора с каналом итипа, сток которого соединен с истоком третьего МОП-транзистора, затвор -со стоком и затвором десятого МОПтранзистора с п-каналом, затвор восьмого МОП-транзистора - с вторым входом блока управления, а исток десятого МОП-транзистора соединен с второйшиной питания, выход элемента И является третьим выходом блока управления, выход элемента НЕ соединен спервым входом элемента И-НЕ и четвертым выходом блока управления, второйвход элемента И-НЕ является пятымвходом блока управления, а выход -вторым выходом блока управления, о тл и ч а ю щ е е с я тем, что, с це-.лью расширения функциональных возможностей, в него введен элемент НЕ,первый, второй и третий элементы И-НЕвход элемента НЕ соединен с третьимвыходом блока управлейия, выход - спрямым входом первого элемента И-НЕ,выход которого соединен с вторым входом второго элемента И, а инвертирующий вход - с выходом пятого элемен 1538215та И, выход четвертого элс.мента 11 соединен с инвертирующим входом второго элемента И. - .НЕ, выход которого соединен с вторым входом первого элемента И, а прямой вход - с выходом5 11 1 б третьего элемента И - 1 Г, первый вход которого соединен с вторым выходом задаютцего генератора, а второй вход с первым входом блока управления1538211 Составитель А,КиселеТех ред 31. Сердокова актор И,Де рректор М,Кучерява Заказ Г при ГКНТ СС тельскиц комбинат "Патент", г, Ужгород, ул. Гагарина, 1 Производственно Тираж 487 дарственного комитета по 113035, Москва, Ж

Смотреть

Заявка

4254887, 01.06.1987

ПРЕДПРИЯТИЕ ПЯ В-2969

ПОПОВ ВАСИЛИЙ ИЛИОДОРОВИЧ, ЕЛЬЦЕВ МИХАИЛ ПЕТРОВИЧ

МПК / Метки

МПК: H02M 3/10

Метки: вторичным, интегральное, источником, питания

Опубликовано: 23.01.1990

Код ссылки

<a href="https://patents.su/9-1538211-integralnoe-ustrojjstvo-dlya-upravleniya-vtorichnym-istochnikom-pitaniya.html" target="_blank" rel="follow" title="База патентов СССР">Интегральное устройство для управления вторичным источником питания</a>

Похожие патенты