Устройство автоматической регулировки амплитуды видеосигнала

Номер патента: 1533014

Авторы: Афанасьев, Балягин, Васильев, Стаценко

Есть еще 1 страница.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИА ЛИСТИЧЕСНИХРе сг)уел) ( ( 09) ИИ 5) 4 Н 04 1 5/2 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕтЯНИЯМ И ОтНРЫтИЯПРИ ГКНТ СССР ф с,Ф)(ОД РЕНАЛА к телевиетенид овки ампл ом измене ещенностиости датчи(21) 433 2521/2(54) УСТРОЙСТВО АВТОМАТИК ЛИРОВКИ РМЛИТУДЫ ВИДЕОСИ (57) Изобретение относитс зионной технике, Цель изоб сокращение времени регули туды видеосигнала гри рез нии в широких предегах ог. Фоточувствительной поверх1533014 1 О ка иэображения на ПЗС.Устройство содержит г-р 1 1 актовых импульсов, сог" ласующие усилители 2, 6 и 7, датчик 3 иэображения на ПЗС, видеоусилитель5 компаратор 5 напряжения, блок отсчета 8 длины строки и кадра, делитель 9 частоты, реверсивный счетчик 10, компараторы 11, 19, 20 и 27 кодов, формирователь 12 импульса конца строки и кадра, КБ-триггеры 13,16,21 и 23, элемент ИЛИ 14, элементы И 15 и 17, счетчик 18 импульсов, амплитудный Изобретение относится к телевизионной технике и может быть испольэовано в измерительных телевизионныхсистемах, построенных на основе датчиков изображения на приборах с зарядовой связью (ПЗС),Цель изобретения - сокращение времени регулировки амплитуды видеосигнала при резком изменении в широкихпределах освещенности фоточувствительной поверхности датчика иэображения на ПЗС.На фиг,1 представлена структурнаясхема устройс ва автоматической регулировки амплитуды видеосигнала; нафиг,2 - структурная схема амплитудного детектора на фиг,3,4 и 5 - временные диасраммы, иллюстрирующиеработу устрс 1 йства автоматической регулировки амплитуды видеосигнала,Устройство автоматической регули -ровки амплитуды видеосигнала (фиг,1)содержит генератор 1 тактовых импульсов, первый согласующий усилитель 2,датчик 3 иэображения на ПЗС, видеоусилитель 4, компара гор 5 напряжения,второй согласующии усилитель 6, третий согласующий усилитель 7, блок 8 45отсчета длины строки и кадра, делитель 9 частоты, реверсивный счетчик10, первый компаратор 11 кодов, фор"мирователь 12 импульса конца строкии кадра, первый КЯ-триггер 13, элемент ИЛИ 14, первый элемент И 15,второй КБ-триггер 16, второй элементИ 17, счетчик 18 импульсов, второй19 и третий 20 компараторы кодов,третий КБ-триггер 21, амплитудныйдетектор 22, четвертый КК-триггер 2355первый 24 и второй 25 цифровые делители, коммутатор 26 кодов, четвертыйкомпаратор 27 кодов. детектор (АД) 22. цифровые де к тели 24 и 25 и коммутатор 26 код:в, Цель достигается эа счет того чго в текущем кадре скачкообразно устанавливается приблизительное значение необходимого времени накопления, а более точная подстройка производится в дальнейшем при последовательно-пошаговой стабилизации амплитуды видеосигнала. Устройство по п.2 формулы отличается выполнением АД 22, 1 з,п, ф-лы, 5 ил. Амплитудный детектор 22 (фиг.2)содержит первый 28-1, второй 28-2,,. и-й 28-п компараторы напряженияамплитудного детектора, первый 29-1,второй 29-2. и-й 29-и элементы Иамплитудного детектора, первый 30-1,второй 30-2, ,и-й 30-и счетчики амплитудного детектора первый 31-1,второй 31-2п-й 31-п компараторыкодов амплитудного детектора, первый32-1, второй 32-2 п-й 32-п триггеры амплитудного детектора и шифратор 33.Устройство автоматической регулировки амплитуды видеосигнала работаетследующим образом,Генератор 1 тактовых импульсов(фиг.1) формирует кадровые гасящиеимпульсы (фиг.3 а, 4 а, 5 а), поступающие на второй вход формирователя 12импульсов конца строки и кадра, второй вход элемента 14 ИЛИ, входы управления первого 24 и второго 25 цифрового делителя, сигналы упра вленияпервого согласующего усилителя 2,первой, второй и третьей фазы (фиг,3 б,Зв, Зг соответственно), второго согласующего усилителя 6 первой, второйи третьей фазы (фиг.3 д, Зе, 3 ж соответственно), третьего согласующегоусилителя 7 первой, второй и третьейфазы (фиг.3 з, 3 и, Зк соответственно),импульсы управления блоком 8 отсчетадлины строки и кадра и делителем 9частоты (фиг.3 л), импульсы управления(фиг,3 м), поступающие на тактовыевходы первого 24 и второго 25 цифровых делителей.Блок 8 отсчета длины строки и кадра формирует параллельный двоичныйкод длины кадра (в соответствии с кодом, поступающим на его второй вход), 5 1533 поступающий на вторые входы компаратора 11 кодов, а также гасящую смесь приемника, поступаюцую на вход Ф рмирОВа;е.тя 12 МПуЛЬСОВ КОНца СтрОКИ Икадра,формирователь 12 импульсов концастроки и кадра формирует импульсы конца строки и кадра, поступающие навторой вход счетчика 18 импульсов,импульсы конца кадра (фиг.46, 56),поступающие на К-входы К 5-триггеров13, 21, 16 и 23, второй вход амплитудноеп детектора 22 и четвертый входреверсивного счетчика 1 О. Первый сог ласующий усилитель 2 (фиг.1) формирует импульсы управления выходным регистром ПЗС и тактовые импульсы, соот -ветствующие каждому элементу изображения (фиг,4 в, 5 в), Тактовые импульсы 2 Опоступают с второго выхода первогосогласующего усилителя 2 на второйвход элемента И 1/ и на второй входамплитудного детектора 22.Видеосигнал с выхода ПЗС 3 через 25видеоусилитель 4 поступает на первыйвход компаратора 5 напряжений, навторой вход которого подается огорныйсигнал ,и (фиг,4 г, 5 г). При превышении ампги тудой видеосигнала уровняопорного сигнала сна выходе компаратора 5 вырабатывается сигнал ,ровнялогической единицы, поступающий н:первый вход элемента И 1, на второйвход которого поступают импульсы пер 35вого согласующего усилителя 2. С выхода элемента И / на первый входсчетчика 18 импульсов поступают импульсы, количество которых равно количеству элементов ПЗС, видеосигнаг скоторых превышает заданный пороговыйуровень (фиг,4 д, 5 д), Импульсы концастроки и кадра, поступающие на второйвход счетчика 18 импульсов, по окончании строки и кадра сбрасывают счегчик 18 импульсов. Импульсы конца кадраус тана вливают ВЯ-тртггерь 13, 16, 21и 23 в нугевое состояние, с выходовсчетчика 18 импуе 1 ьсов двоичный параллельный код псдэегсй на первые входыкомпараторов 19, 20 и 2/ кодов.Компаратор 11 кодов при совпадениикодов с первых выходов блока 8 отсчета длины строки и кадра и выходс в реверсивного счетчика 11 формируе 1 им 55пульс, устанавливающий К.т-триггер 13в состояние логической единицы,. Импульсы конца кадра сЕрасывают сс -триг"гео 13 в нулевое сосояние. пог еупяюГ 6щи. с выхода-тоие ер. 3 м с;(а 1 Г,4 Е, 5 Е) ,.,1 зпяЮт раО,т Е .:-Ьего согласующео усилителя , и Определяют время накопления датчика 3 иэображения на ПЗС, Численное значение времени накопления определяется кодом на выходах реверсивного счев тчика 10, Управление состсянием реверсивного счетчика 10, а следовательно, и временем накопления ПЗС, осуществ- ЛЯЕТСЯ ПОСЛЕДОВатЕЛЬно-ПОШаГОВО (МЕД- ленно, но точно) по сч;тному входу импульсами, поступающими с выхода делителя 9, и скачкообразно (быстро, но приблизительно) по входам предварительной ус ановки .Устроистг. при 1 Осгедовательнопошаговои стабилизации ат"плит уды видеосигнала работает следующим обра -ЭОМ.На вторые входы компаратора 19 подается код числа, равного количеству д фектных точек иэображения, видео- СИГНаЛ С КотОРЬХ ПРЕВЬШа т УРОВЕНЬ опорного си на;а. На вторые входы компаратора кодов 20 подается код числ, равного сумме числа дефектных точек изображения и до 11 ус тимо г числа точек, а дмо".иг ал г . ;рь -ежет ПРЕР "4 сит Ь УРРйСНЬ ОПя О О СИ Наяа для тсттт ь ус .йс 1 ва при последовд тель . -тош 1 с ой стабипизаци ампт;1 тудь аидеосиг а: .Есес кот ич гт яо эгемсн сов изобт,- жения в геч.ни г 1 оки ипи кадра, видео игнл с которых превссас т спорный уровень, богьше, чем число эаписан- НОЕ В КОМПаратС рв 19 КстС 1 В, НО МЕНЬШЕ числ, записат,ого в кмпараторе "0 кодов, то на прямом еыходе 1 с.-триггера 1 устанавги ч.ется состояние ло ическй единиць а на , рамом выходе К)- григ ера 1 ст есте ся состсяние ЛОГИЧ.Г КО О ЕЛЯ . Уса нськи вши й.й на выхсде элене та Иу, бивень логической:д -ицыагрещэе г- .бс. гу рверсивно с счет чиктетному вхсд 3 . уср;.;йство е; ход; тс: в .аби 1 ьномС ОС Е:,Е НИИ . 1 сли е Оличес -пг ент.;вобра -жсив течен - рс к. г кадра, видеосигнал с ксторьх пвевьш; ; спрьй уровень, Окажется менш че сла, за - Гп ННОГО Ет КОМП в .Одтсл 19 КСтОВ, ибел 1,е и. ла, 3: ";,аннсте О в ктм паратсре 20 кп;.1 я, тс я тЕтолх слуях на выходе элемеа И 1 т появляется уровень логи с ского .лй, раз;сас 1 щий15 работу реверсивносчетчика 10 припоступлении кадровых гасящих импульсов на первый вход элемента ИЛИ 14,При этом логическии уровень на второмвходе реверсивного счетчика 10 опре 5деляет направление счета реверсивного счетчика 10 и, следовательно, направление изменения времени накопленияПЗС при последовательно-пошаговой 10стабилиэа ции амплитуды видеосигнала.Устройство при скачкообразной (быстрой) стабилизации амплитуды видеосигнала работает следующим образомАмплитудный детектор 22 (фиг.2)осуществляет синхронное детектирование видеосигнала, поступающего с видеоусилителя 4, На выходе амплитудного детектора 22 формируется двоичныйкод в соответствии с заранее установленным правилом. Видеосигнал с первого входа амплитудного детектора 22поступает на аналоговые в оды компараторов 28-1, 28-228-п напряжений,на входы опорных си( налв которых поданы опорные напряжения в , 1,оп пБ , относящиеся межл ч сооой опредеопленным образом, например, линейно от0 для Е, до уровня, подаваемого наопорныи вход кс мпаратора напряжений 5 З 0дляб ивыходов элемент,ов И 29-129-2,,29-п, стробируемых по второмувходу амплитудного детектора 22 тактовыми импульсами (гЧв,5 в) на35счетные входы сче иков 30-1, 30-2,30-,п поступают импульсы, числокоторых равно числу превышений амплитудой видеосигнала опорных уровней0 О, , ,Г. соответственно, Двоичные коды числа та ких превышенийформируются на вьходах счетчиков 30-1,30-2,30-п и поступают на первыевходы компараторов 31-1, 31-231-и кодов, которые осущест вляютсравнение этих кдое с предварительноустановленными кодам Е , Хрл эг11, Коды .1., Х11 могутимет ь, например, одинаковые значенияи равняться среднему численному значению кодов, подаваемых на вторыевходы комп=раторов 1- и 20 кодов,КЯ-триггеры 32-1, 32-32-л осу.ществляют Фиксацию наличия превышенияустановленное количество раз ,1 . )аП 55в точках стробирования амплитудой видеосигнала опорных уровней 11 О , эа текущее время кадра, КЯ-триггеры 32-1,32-,2, ,"2 и с етчики 30-1 30-230-и сбрасываются в нулево сэстоя ние импульсами конца кадра, пс т упающими на третий вход амплитуды: т о детектора 22Шифратор 33 формирует двоичный код амплитуды видеосигнала с учетом предварительно установленного правила, например с учетом заданного числапревышений установленных опорных уровней. Выходы шифратора 33 являются вы," ходами амплитудного детектора 22, Первый цифровой делитель 24 обеспечивает вычисление с точностью до целого выражения:т 0(1)тгде Б, - двоичный код для установкипо входам старших разрядовреверсивного счетчика 10перед следующим кадром;И - двоичный код с выходов старших разрядов реверсивногосчетчика 10 в текущем кадре;максимально возможный двоичоный код с выходов амплитудного детектора;Ц - двоичный код с выхода амплитудного детектора по истечении текущего кадра,Код В(фиг,4 ж) через коммутатор 28 кодов поступает на входы предварительной установки реверсивного счетчика 10. Запись кода в реверсивный сче чик производится импульсами конца кадра (фиг.4 б) перед началом активной части в каждом кадре.Если в исходном состоянии в промежутке времени до т., (фиг,4) устройство находится в режиме последовательно-пошаговой стабилизации, то коды Х и И ., равны, В случае резкого уменьшения освещенности амплитуда видеосигнала в следующем кадре, соответствующем интервалу временина фиг.4 г, резко падает, В течение следующего кадрового гасящего импульса первый цифровой делитель 24 производит вычисление кода 11 , который1 к началу следующего кадра заносится в реверсивный счетчик 10. Вследствие этого время накопления в следующем кадре (Т, фиг,4 е), соответствующем интервалу времени е - с скачкообразно увеличивается (ТТ , фиг,4 е)3 а и в дальнейшем будет подстроено более точно при последовательно-пошаговой стабилизации.9 т 533В случае резкого увеличения освещенности число импульсов, количество которьх равно числу элементов ПЗС видеосигнал с которых превышает эа" данный пороговый уровень, резко возрастает (интервал времени -1на фиг4) и превышает численное значение кода, установленного на вторых входах компаратора 27 кодов. Сигнал превы 10 шения с выхода компаратора 27 кодов устанавливает КБ-триггер 23 в единич" ное состояние до момента поступления импульса конца кадрового гасящего им" пульса (фиг,4 з) . Уровень логической единицы с выхода КБ-триггера 23 поступает на управляющий вход коммутатора 26 кодов и подключает к входам предварительной установки реверсивного счетчика 10 заранее установлен" ный на вторых входах коммутатора 26 кодов код, соответствующий минимальному времени накопления (Т ,фиг,4 е)н,формирователя видеосигнала на ПЗС (1 т фиг,4 и), котоРый к началУ акми 18тиеной части следующего кадра заносится е оевеосивный счетчик 10 (фиг.4 к), В результате видеосигнал резко падает (инвервал времени с 4 -на Фиг,4 г) и устройство стабилизации срабатывает на уменьшение освещенности (интервал времени с, -с на фиг,4), определяется код М, при условии, что Е =Е,.Второй цифровой делитель 25 обеспечивает вычисление с точностью до целого выражения:".т (2)огде И - двоичный код с выходов реверсиеного счетчика 10 в текущем кадре;И - двоичный код числа строк еоактивной части кадра при минимальной длительности кадРа;М - коэффициент увеличения длительности кадра.Вычисленное значение коэффициента М в виде двоичного кода поступает на 50 управляющий вход генератора 1 тактовых импульсов (Фиг.5 л) который в со" ответстеии с кодом устанавливает дискретно время кадра по правилу К,=И+1 где М, - коэффициент дискретногс увеличения активной части кадра. Величина М вычисляется по Формуле (2).Если вследствие уменьшения освеценности, при котором происходит 014 10уменьшение амплитуды видеосигнала(фиг.5 е, интервал времени от ,- с, ),будет определен коэффициент М ) 1, тов течение следующего кадрового гасящего импульса (период времени с -,фиг.5 е) генератор тактовых импульсов1 перестраивается и активное времяследующего кадра возрастает в М д раэ,например, если Мщ 1 то М, 2 (промежуток времени-з на фиг,5 е).8 случае последующего резкого увеличения освещенности (интервал времени с -с на фиг,5 з) по импульсу свыхода КЗ-триггера 23 (фиг,5 а) коммутатор 26 кодов устанавливает на входах предварительной установки реверсивного счетчика 10 код Х(фиг.5 и)который к началу следующего кадрапоявляется на выходах реверсивногосчетчика 10 (фиг,5 к) и может быть использован для вычисления коэффициентаМ, По истечении кадра с временем накопления, соответствующим Х первыйтминцифровой делитель определяет код Е(интервал времени с, на фиг.5 ж), который через коммутатор 26 кодов к началу активной части кадра записывается в реверсивный счетчик 1 О (интервалвРемени 1 на фиг.5 к) .Таким образом, в текущем каДРескачкообразно устанавливается приблизительное значение необходимого времени накопления.Более точная подстройка проводитсяв дальнейшем при последовательно-пошаговой стабилизации амплитуды видеосигнала,формула изобретения1, Устройство автоматической регулировки амплитуды видеосигнала,содержащее генератор тактовых импульсов, первый управляющий выход которого подключен к входу первого согласующего усилителя, соединенного первой группой выходов с первой группой входое датчика изображения на приборе с зарядовой связью (ПЗС) выход которого подключен к входу видеоусилителя, выход еидеоусилителя является выходом устройства автоматической регулировки амплитуды видеосигнала, а также подключен к первому входу компаратора нагряжения, второй вход которого является входом опорного напряжения, второй управляющий выход генератора тактовых импульсов подключен черезт) .и Вхс)д ко) орого под;Я ч: ГЬ)ХГ)ду ЭЛЕИЕта ИЛИ, РНХд компаратора) напряжения соедине) спервым входом второго элемента И,ВТ1 Сй В)л д К- )ГО-О ПОДКЛЮЧЕН К ВтО- р)му Г 1 .,Г;." -)Г;,- ОГ О согласующе) О усил " 1 (1( Рл.)Г О )лемент И оег)1 е);1 )1 ги 1)ы -. Одом .четчика 1)Г)У 11 Ь )Г), 1.)1Н)Щ)И ВХ(;Д К)Т(Р)ГО . ,ед,;,.н Г н 1:м Выходом ф11 ир;ва- -.:ЛГ ИлУ)1.а К)НЦ.) СТРОКИ И Ь )ДРа, Г ., /о) иО(; ),. 1 и1.ых Выходов (.апет чи ;.н )мпу.).сов оэдключсна к первым ин- )ОРМ )ЦИСНЫЛ ВХОДВМ ВТОООГО И тРЕтЬЕ- о .;мп .)аторов кодов вторые инфор- с ЦИ. ) ЬВХОДЬ) КОТОЭЬ 1 Х ЯВЛЯЮТ Ся ВХЭ,ами Р)я;1т) ы); кодов выход вт(;р)ГО компэрат)ра кодс; соединен с ус 1 ансВОЧНЫк ВХОДОМ .рвтЬЕГО К";)-трИГГра5 ЗЫХОД .Ото(ло"О СОЕДИНЕН С ВтОрЫМ ВХО- дом -е ВОГО э" мента И выход третьсго компаратора кодов соединен с уста - новц)ым в:Одом Ртпрого К 5-триггер,40 вгорой согласующий усилитель к второму входу датчика иэображения на ПЗС, третий вход которого соединен через третий согласующий усилитель с третьим управляющим входом генератора так 5 товых импульс.ов, четвертый выход которого подключен к первому входу блока отсчета длины строки и кадра и к входу делителя частоты, выход которого соеди-:) с первым входом реверсивного счетчика, группа выходов которого подключена к первой группе входов первого компаратора кодов, вторая 1 руппа входов которого соЕдинена с Выходом блока отсчета длины строки и кадра, второй выход которого соединен с первым входом Формирователя имгульса конца строки и кадра, первый выход Формировате)я импульса кон О ца строки и кадра соединен со сбрасыающим Входом (1 ер(ого КБ-триггера УСтаНОаоч Ый ВХОД КОТОРОГО ;ОЕДИНЕН С ВЫХДОМ ПЕрВОГ.О КОМПаратОра КОДОВ, выходерього К"-тригт ера подключен 25в)орму зхолу тр-тьего согласующего у СилтЕ)тяПятЫЙ ВЫХОД ГЕНЕратОраак)пвь импульсов подключен к второ у яу )ду ф )рмирователя импульса конца-Ои кадр: и к первому входу элемнто Ц 11 И второй 1)х(д которГ)ГО ссе Ди, С .)ЫХОД(лМ ПЕРВ)ГО ЭЛЕМЕНТВ И, первый Вхс)Г) э.)е, .нта И соедине) са:; ;ым Г;х,),цом вараго К 5-тригге)онмс) Вьх, д В- )рого КБ-триггера35Еги . С Гттсвь)М ВХОДОМ РЕВЕРСИВНОГО сбрасывающий вход кг гогого,);.Ди), со сбрасывающими в, , ) -; я(третьего КЫ-триггер, ою щ е е с я тем, что, с целью сокращения времени регулировки амплитуды видеосигнала при резком иэмс.нении вI широких пределах освещенност) Фоточувс)вительной пов( рхности датчика изображен,я на ПЗС, введены;)мплитудный дет;,)р, (ет(сртый 15-Т)э)лггер, первьй и В.орой цифровые де тели, коммутатор кодов и чет(.рть компаратор кодов, при этом выход видеоусили" теля подключен к Г)ерво)у входу амплитудно( О детектора, 1 торо)1 Вход которого соединен с вторь)л выходом первэГо согласующГО усилит."1)я, )о( Гий вход амплитудного Дете) )р(1 Гк дкю . к сбрасыв,щему входу четэер; )го К 1)- триггера, к ч таерт )му ходу реяерсивногс счетчика и к Г)ерму 1 ыходу ФормиРователЯ импУль(уа ко,а с-Роки и кадра, Гтыход )мпт)ит уд)ГГО,",ет 1-:1 тора соединен с пеовым зх )дом , рГ)ОГОци(ОВОО делите 11).рой В, Од которого объединен с 1).рт)ым входом вторс)- го цифрового д.питя и подключен к пятому Г)ьХГ)ду гврат )ра тактовых имПУРСОВ (; Ч Ой ВЬ)Хд КОТО) ) 11 ОДКЛЮен к тр( ть му входу перво О цифровГ)го ЛЛИТГ)Р,) к ЯТО 1 О 1 у в,:О)у Г 11 ро)0 цифров)го а",лите 11,: : Г,й Вход ксто- РОГО ЯВЛЯ ) . Я Х)Л ДЛЯ)ОР 1( ( КОДа, уГ)1) Вляк)щ 1 и Выход ВторОГ О цифр ВО ГО ДЕ)11)Р " ) КПЛ ЧЕ К у;,Г)11 сж):Муах ду)1 р 11 )1.) к 1В и К ВГОР)Хл)1 1; . " ц 1 Л ( ГРКИ И К. - ,); .;)-.,. (;.О- до) герв(: с цифр ".Г(:лтегг .,Од.1(3 юс)на н ч(. В(.1), Ои 1)у)п( яуолся Г,тоР О ЦиР(.)1Г. л,г;,111 Я 1Г;,.ГРУпг-. В)Д)Р 1,(.);:, )., м"": Р, кг)- Д Р КОД 1 1 В) , )л )1 ДЕ );ТЕЛ) .Дкл"):КОДОВОМУд) комму Г.)т(р -:,. (рой к(1,.)саьй вход к) т,;)01 ")яет(.я Гходо) ДЛЯ ОПОРНО( О КОД 1 ;,",",И ВГЛХ, Л) о 1 дключен к гя. Ом. , Во;у ду ре- Врсив)ого -.че; 11 (; упра),)Г)Гющи)1 вход коммута. ор,: к )дон . Вп)(н вых)дсм :етвертог тЫ- т;)иг л), станоьочньй ВХОД КО 1 О)О) О 1 ГлКЛК ЕН , ВЫ).ДУ С Т"13153302, Устройство по и.1, о т л и ч а ю щ е е с я тем что амплитудный детектор содержит и групп, каждая из которы состо т из компаратора кодов амплитудного детектора, первый вход5 которого подключен к первому входу амплитудного детектора, второй вход которого является входом для опорного напряжения, а выход соединен с первым входом элемента К амплитудного детектора, второй вход которого подключен к второму входу амплитудного детектора, а выход - к первому входу счетчика амплитудного детектора, второй 11 14вход которого соединен с третьим входом амплитудного детектора, а выходс первым входом компаратора кодовамплитудного детектора, второй входкоторого является входом для опорногокода, а выход соединен с установочнымвходом КБ-триггера амплитудного детектора, выход которого подключенк п-му входу шифратора, а сбрасывающий вход соединен с третьим входомамплитудного селектора, при этом выход шифратора является выходом амплитудного детектора.1533014 К Составитель А.ЦветковРедактор ЛВеселовская Техред Л.Олийнык Корректор С.Шекмар Производственно-издательский комбинат "Патент", г,Ужгород, ул. Гагарина 10 Заказ Е 1 СЕУ 5 Е Тираж 626 ВНИИПИ Государственного комитета по изооре :. 113035, Москва, ЖРаушская

Смотреть

Заявка

4332521, 24.11.1987

ПРЕДПРИЯТИЕ ПЯ Г-4652

СТАЦЕНКО ВИТАЛИЙ АНДРЕЕВИЧ, ВАСИЛЬЕВ ВЛАДИМИР НИКОЛАЕВИЧ, БАЛЯГИН АРКАДИЙ ВЛАДИМИРОВИЧ, АФАНАСЬЕВ АЛЕКСЕЙ ПЕТРОВИЧ

МПК / Метки

МПК: H04N 5/20

Метки: автоматической, амплитуды, видеосигнала, регулировки

Опубликовано: 30.12.1989

Код ссылки

<a href="https://patents.su/9-1533014-ustrojjstvo-avtomaticheskojj-regulirovki-amplitudy-videosignala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство автоматической регулировки амплитуды видеосигнала</a>

Похожие патенты